Триггер на мдп-транзисторах

Номер патента: 1330654

Авторы: Копыл, Рева, Торчинский, Утяков

ZIP архив

Текст

(57)вой ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 3989273/24-2410.12.8515.08.87. Бюп. У 30П,А.Копыл, В.П.Рева, А.М.Торчнни Л.Л.Утяков681.327.6(088.8)Авторское свидетельство СССР 856, кл. С 11 С 11/40, 1970. тент франции В 2103592,11 С 11/00, опублик, 1972ТРИГГЕР НА МДП-ТРАНЗИСТОРАХ Изобретение относится к цифроычислительной технике и может быть использовано в интегральных устройствах динамической логики. Цельизобретения - повышение надежностиработы. Цель достигается эа счет введения дополнительных транзисторов 1 О,11 записи, транзисторов 12, 13 считы"вания, форсирующих транзисторов 16,17,ьарядных транзисторов 18, 19, раз"рядного транзистора 21 и второй тактовой шины 20, позволяющих исключитьпаразитные емкостные выбросы и ускорить рекомбинационные процессы в подложке. 2 ил.1 13306Изобретение относится к цифровойвычислительной технике и может бытьиспользовано в интегральных устройствах динамической логики,На фиг.1 представлена принципиальная электрическая схема триггера; иафиг.2 - временные диаграммы его рабоТриггер на МДП-транзисторах (фиг.1) 10содержит первыйи второй 2 транзисторы хранения, первый 3 и второй 4нагруэочные транзисторы, первую 5тактовую шину, первый 6 и второй 7транзисторы записи, первый 8 и второй 9 входы, третий О и четвертый11 транзисторы записи, первый 12 ивторой 13 транзисторы считывания,первый 14 и второй 15 выходы, первый16 и второй 17 форсирующие транэис Оторы, первый 8 и второй 19 зарядныетранзисторы, вторую 20 тактовую шинуи разрядный транзистор 21.Триггер работает следующим образом. 25Во время действия тактового импульса (20) происходит заряд узлов22 и 23 (фиг.1) до напряжения где 35 Триггер на МДП-транзисторах, содержащий первый и второй транзисторы хранения, истоки которых соединены между собой, а затвор и сток первого транзистора хранения соединены со 1 т Пеор е30амплитуда тактовых импультсов;11, - пороговое напряжение транзисторов (момент временифиг.2),Во время действия тактового импульса , (5) может происходить запись информации в триггер. Запись происходит высоким уровнем напряжения на одном из входов 8 или 9 триггера. В момент времени т,-с (фиг.2) узел 24 разряжается до нулевого потенциала через транзисторы 11, 21, а узел 25 заряжается до напряжения У = 45О, - Уо через транзистор 6 (при этом цепь азряда - транзисторы 10 изакрыты). Если запись информации в триггер не происходит (момент времени сд -й ), то он сохраняет свое предыдущее состояние, при этом узел 24 подзаряжается емкостным током от узла 22 через транзистор 3, а узел 23 разряжается до нулевого потенциала через транзисторы 2, 4 и 21. Разряд узла 23 до нулевого потенциала приводит к уменьшению емкости между первой тактовой шиной 5 и узлом 23 до величины емкости перекрытия зат 54 2вор - сток, затвор - исток. Поэтому при уменьшении напряжения на тактовой шине 5 до нуля в узле 23 не будет выброса напряжения обратной полярности, как в случае, если вместо Форсирующих транзисторов 16, 17 используются емкости. Затем во время действия тактового импульса р (20) происходит заряд узлов 22 и 23, при этом неосновные носители, накопленные под затворами нагрузочных транзисторов 3 и 4, рекомбинируют на источнике тактового напряжения. При записи противоположной информации в триггер процесс симметрично повторяется. Транзисторы 12 и 13 считывания подключают выходы 14, 15 триггера к узлам 24, 25 хранения только на вре" мя действия тактового импульса Ф,(5), все остальное время информация на выходах триггера остается неизменнойТаким образом, введение в триггер зарядных транзисторов 18, 19 позволяет осуществить рекомбинацию накопленных неосновных носителей на источнике тактового напряжения (тактовой шине 20), что исключает зависимость работы триггера от рекомбинационных процессов в объеме полупроводника (в подложке) и повышает помехозащищенность и быстродействие триггера, Введение форсирующих транзисторов 16, 17 исключает емкостные выбросы напряжения противоположной полярности в подложку, что также повышает помехозащищенность триггера. Дополнительные транзисторы 10 и 11 записи позволяют осуществить надежную запись информации в триггер. Введение транзисторов 12, 13 считывания позволяет разделить узлы 24, 25 хранения и выходы 14, 15 триггера, что уменьшает емкостную нагрузку на выходах триггера и повышает его быстродействие при работе в логических схемах. Следовательно, предложенное выполнение триггера позволяет увеличить его помехозащищенность и быстродействие, что приводит к повышению надежности его работы формула изобретения1330 б 54 ки соединены со стоками первого ивторого транзисторов хранения соответственно, а стоки являются соответственно прямым и инверсным выходамитриггера, первый и второй форсирующие транзисторы, истоки и стоки которых подключены к первой тактовой шине триггера, а затворы соединены состоками первого и второго нагрузочных транзисторов соответственно, первый и второй зарядные транзисторы,затворы и стоки которых подключены квторой тактовой шине триггера, а истоки соединены со стоками первого ивторого нагрузочных транзисторов соответственно, и разрядный транзистор,сток которого соединен с истокамипервого и второго транзисторов хранения, затвор и исток подключены к первой и второй тактовь 1 м шинам триггерасоответственно, а затворы первого ивторого транзисторов записи соединены со стоками первого и второго траиэисоров записи соответственно,25 фФигг ставитель Д. Ковалдихред М. Ходанч ректор А.Обруч Редактор М.Келеме каэ 3586/ Тираж 589Государственногоелам изобретенийМосква, Ж, Р Подписноекомитета СССР ВН открытииушская наб., д. 4/ и 1130 Производственно-полиграфическое предприят стоком и затвором второго транзистора хранения соответственно, первый и второй нагрузочные транзисторь, истоки которых соединены со стоками первого и второго транзисторов хране 5 ния соответственно, а затворы подключены к первой тактовой шине триггера, первый и второй транзисторы записи, истоки которых соединены со стоками первого и второго транзисторов хранения соответственно, а стоки являются установочным входом и входом сброса триггера соответственно, о т л и - ч а ю щ и й с я тем, что, с целью повышения надежности работы, в триггер введены третий и четвертый транзисторы записи, истоки и стоки которых соединены с истоками и стоками соответственно первого и второго транзисторов хранения, а затворы соединены со стоками второго и первого транзисторов записи соответственно, первый и второй транзисторы считывания, затворы которых подключены к первой тактовой шине триггера, истог. Ужгород, ул. Проектная,

Смотреть

Заявка

3989273, 10.12.1985

ПРЕДПРИЯТИЕ ПЯ Х-5737

КОПЫЛ ПЕТР АНТОНОВИЧ, РЕВА ВЛАДИМИР ПАВЛОВИЧ, ТОРЧИНСКИЙ АЛЕКСАНДР МИХАЙЛОВИЧ, УТЯКОВ ЛЕВ ЛАЗАРЕВИЧ

МПК / Метки

МПК: G11C 11/40

Метки: мдп-транзисторах, триггер

Опубликовано: 15.08.1987

Код ссылки

<a href="https://patents.su/3-1330654-trigger-na-mdp-tranzistorakh.html" target="_blank" rel="follow" title="База патентов СССР">Триггер на мдп-транзисторах</a>

Похожие патенты