Патенты опубликованные 23.07.1984

Страница 24

Цифровой функциональный преобразователь

Загрузка...

Номер патента: 1104492

Опубликовано: 23.07.1984

Автор: Кучеренко

МПК: G06F 1/02

Метки: функциональный, цифровой

...цель достигается тем, что в цифровой функциональный преобразователь, содержащий элемент И, реверсивный счетчик, управляемый делитель частоты и блок памяти, адресный вход и первый выход которого соединены соответственно с импульсным выходом и управляющим входом управляемого делителя частоты, тактовый вход которого соединен с входом устройства, второй выход блока памяти соединен с входом управления реверсом реверсивного счетчика, выход которого соединен с выходом преобразователя, дополнительно введены элемент НЕ и блок мультиплексоров, причем выход 1-го мультиплексора блока соединен с первыМ информационным входом (+1)-го мультиплексора (=1,2 1 -1, где 1 - количество мультиплексоров в блоке), ш-е информационные входы каждого...

Генератор последовательностей (, )-чисел с произвольными начальными условиями

Загрузка...

Номер патента: 1104493

Опубликовано: 23.07.1984

Авторы: Браткевич, Воронов, Збродов

МПК: G06F 1/02

Метки: генератор, начальными, последовательностей, произвольными, условиями, чисел

...тем,что генератор последовательностей(г,р)-чисел с произвольными начальными условиями, содержащий р+1 по 40следовательно соединенных регистровс.первого по (р+1)-ьп, сумматор иблок синхронизации, причем первыйинформационный вход и выход первогорегистра являются соответственно45входом начальных условий и выходомгенератора последовательностей (г,р)"чисел, выход сумматора подключенк второму информационному входу первого регистра, выход которого подключен к первому информационному вхо-ду сумматора, первый и второи выходыблока синхронизации подключены к синхрониэирующим входам всех регистрови сумматора соответственно, содерг(жит дополнительно гпоследовательносоединенных регистров с (р+2)-го по(р+1)-го регистра подключен к инфор 493...

Устройство для ввода информации

Загрузка...

Номер патента: 1104494

Опубликовано: 23.07.1984

Авторы: Пискунов, Пищенюк, Тарарышкин

МПК: G06F 3/02

Метки: ввода, информации

...импульсов, а выходы - к адресным входам мультиплексора и информационным входамрегистра, введены пороговый элемент,нагрузочный элемент, формировательстроб-сигнапа и первый накопительный элемент, выход генератора импульсов подключен к входу формирователя импульсов и к элементам коммутации, выход формирователя импульсов соединен через пороговый элемент с тактовым входом формирователя строб-сигнала, через первый накопительный элемент - с общей шиной и через нагрузочный элемент - со 5 стробирующим входом регистра, вь 1 - ход формирователя строб-сигнала является стробирующим выходом устройства и соединен со стробирующим входом регистра, выход мультиплексора соединен с информационным входом формирователь строб-сигнала.Формирователь...

Устройство управления вводом-выводом

Загрузка...

Номер патента: 1104495

Опубликовано: 23.07.1984

Авторы: Казаков, Ленский, Лившиц

МПК: G06F 3/04

Метки: вводом-выводом

...и элемент ИЛИ с третьим входом блока связи, введены формирователь импульсов, счетчик, триггер, элемент И, причем выходы регистра данных, формирователя 55 импульсов и элемента И через счетчик соединены с входом триггера, выход которого соединен с входами цифрового управляемого генератора и формирователя импульсов, выход блока связи соединен с входами триггера и элемента И, другой вход которого объединен с входом элемента ИЛИ и соединен с входом устройства.На чертеже изображена структурная блок-схема предлагаемого устройства.Устройство управления вводом-выводом содержит регистр 1 обмена, блок 2 связи, регистр 3 данных, блок 4 памяти, цифровой управляемый генератор 5, элемент 6 ИЛИ, формирователь 7 импульсов счетчик 8, триггер 9 и элемент...

Имитатор внешнего устройства

Загрузка...

Номер патента: 1104496

Опубликовано: 23.07.1984

Авторы: Афанасьев, Олесов, Перешивкин, Тужилин, Шпиев

МПК: G06F 3/04

Метки: внешнего, имитатор, устройства

...подключены к тактовому входу имитатора, третьи входы - через счетчик интервалов к первому выходу М-гоузла сдвига, а четвертые выходы -к группе адресных входов выходногоблока коммутации, выход первого элемента ИЛИ соединен с выходом синхроимпульсов имитатора и стробирующимвходом блока контроля четности, выход которого является выходом сигнала "Ошибка" имитатора, выход второго элемента ИЛИ подключен черезэлемент НЕ к первому входу элемента И, вторым входом соединенного свторым выходом входного блока комму"тации, группа информационных входовблока контроля четности подключенак группе выходов выходного блокакоммутации,На фиг.1 представлена блок-схемаустройства; на фиг. 2-5 - функциональные схемы входного блока комму"тации, блока формирования...

Многоканальное устройство для подключения абонентов к магистрали

Загрузка...

Номер патента: 1104497

Опубликовано: 23.07.1984

Автор: Дерновский

МПК: G06F 3/04

Метки: абонентов, магистрали, многоканальное, подключения

...т.е. отключенный канал невлияет на работу других каналов. Привключенном питании контакты Р 1 и РЗразомкнуты, а контакты Р 2 - замкну ты. В этом случае сигнал выборки свхода 19 через верхнюю группу контактов переключательного элемента 30и замкнутые контакты Р 2 поступаетна вход усилителя-приемника 7, асигнал выборки с выхода усилителяпередатчика 8 через среднюю группуконтактов переключательного элемента 30 - на выход 20. Путь прохождения сигнала обратной выборки не изменится. Контакты РЗ служат дляподключения к управляющему входуусилителя-передатчика 8 уровня логического нуля при переключениипитания канала для исключения .выда 1104497чи сигналов помехи и линию выборки.Изменение положения переключательного элемента 30 с...

Устройство для сопряжения

Загрузка...

Номер патента: 1104498

Опубликовано: 23.07.1984

Автор: Макаев

МПК: G06F 3/04

Метки: сопряжения

...диаграммы работы устройства сопряжения. Устройство сопряжения содержит (фиг,1) первый 1 и второй 2 формирователи импульсов записи, первый элемент ИЛИ 3, первый 4, второй 5, третий 6 и четвертый 7 элементы И, первый 8, второй 9, третий 10 и четвертый 11 блоки стековой памяти, второй элемент ИЛИ 12, первый триггер 13, второй триггер 14, пятый элемент И 15, элемент 16 задержки, третий 17 и четвертый 18 триггеры, первый 19 и второй 20 счетчики адресов памяти, первый 21, второй 22, третий 23 и четвертый 24 коммутаторы, третий формирователь 25 импульсов (считывания), выходной регистр 26. 25 35 Формирователь импульсов (фиг.2) содержит триггеры 2 и 28, элементы И 29 и 30, распределитель 31 импульсов, представляющий собой де" шифратор,...

Устройство сопряжения для вычислительных комплексов

Загрузка...

Номер патента: 1104499

Опубликовано: 23.07.1984

Авторы: Гобземис, Минценгоф, Тимофеев

МПК: G06F 3/04

Метки: вычислительных, комплексов, сопряжения

...- соответственно с первым входом элемента И и вторым входом первого элемента И-НЕ, вторые входы второго элемента И-НЕ и элемента И соединены соответственно с вторым и первым1 О входами блокавыходы второго триггера и элемента И являются соответственно вторым и первым выходами блока, третий вход первого триггера соединен через элемент НЕ с первым 15 входом блока, а четвертый вход - с шиной "земли" источника питания. Блок управления связью с основной машиной содержит пять триггеров, девять элементов И-НЕ, два элемента И, элемент ИЛИ, элемент НЕ, три элемента задержки и четыре элемента И-ИЛИ-НЕ, причем выходы первого и второго элементов И-НЕ соединены соответственно с первым и вторым входами первого триггера, первым и вторым выходами...

Многоканальное микропрограммное устройство ввода-вывода

Загрузка...

Номер патента: 1104500

Опубликовано: 23.07.1984

Авторы: Супрун, Тимонькин, Ткаченко, Харченко

МПК: G06F 3/04

Метки: ввода-вывода, микропрограммное, многоканальное

...вычислительной машиной, содержащее блок синхронизации, блоки хранения сообщений, блоки дешифрации, коммутаторы записи и считывания 111.Недостатком этого устройства является низкое быстродействие, обусловленное жестким порядком определения последовательности записи сообщений. Кроме этого, устройству присуща узкая область применения в связи с установкой приоритета выбора сообщений в зависимости от их количества, а не важности для процессора высшего уровня управления. к;к;Т; 7:. ф-. 1 с(1) где, - среднее время записи исчитывания из -го блокаприема сообщений соответственно;- число блоков приема сообщений -го канала устройства,Иэ выражения (1) следует, чтосреднее время одного цикла работы-го ( 6 1, ш) канала в известномустройстве...

Устройство для определения ранга числа

Загрузка...

Номер патента: 1104501

Опубликовано: 23.07.1984

Авторы: Ахременко, Коляда, Кравцов, Ревинский, Старовойтов

МПК: G06F 5/02

Метки: ранга, числа

...сравнения ( 1 2 О -1), выходы первого и О -го блоков суммирования подключены соответственно к первому и второму входам дополнительного блока памяти, выход которого подключен к первому входу сумматора ранга, выходы элементов сравнения соединены с соответствующими входами блока задания знака, выход которого соединен с вторым входом сумматора ранга, выход которого является выходом устройства 21.Недостатками известного устройства являются большой объем оборудования и низкое быстродействие. Цель изобретения - сокращение аппаратурных затрат и повышение быстродействия устройства. Поставленная цель достигается тем, что устройство для определения ранга числа, содержащее 1 регистров, 1 блоков памяти, причем входы регистров являются входами...

Устройство для выделения максимального числа, заданного импульсной последовательностью

Загрузка...

Номер патента: 1104502

Опубликовано: 23.07.1984

Авторы: Ваврук, Елагин, Тимофеенко, Филимонов

МПК: G06F 7/02

Метки: выделения, заданного, импульсной, максимального, последовательностью, числа

...изобретения - повышение достоверности.Поставленная цель достигается тем, что в устройство для выделения максимального числа, заданного импульсной последовательностью, содержащее И -входовой элемент ИЛИ, где и - число сравниваемых чисел, выходной элемент ИЛИ и и каналов анализа, каждый из которых состоит из элементов И, ИЛИ, триггера и счетчика импульсов, причем шины сравниваемых чисел устройства соединены с первыми входами элементов И и счетными входами счетчиков импульсов соответствующих каналов анализа, входы установки в нулевое состояние счетчи-ков импульсов всех каналов анализа соединены с выходом И -входового элемента ИЛИ, выходы элемента ИЛИ каждого канала анализа соединены с входами установки в "0 соответствующих...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 1104503

Опубликовано: 23.07.1984

Авторы: Ерошко, Шубина

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...йричем вход 1 -го разряда 1 -го сравниваемого числа устройства,где- 1,2.п 1 ( % - число разрядов сравниваемых чисел), соединен с первым информационным входом 1 -го элемента 2 И-ИЛИ 1 -й группы, выход которого подключен к входу установки в единичное состояние 1 -го разряда 1 -го регистра, и информационным входом 1 -го элемента И управления записью 1 -й группы, выход которого подключен к входу установки в единич-.1ное состояние 1 -го разряда 1 -го выходного регистра, выход 1 -го разряда которого соединен с информационным входом-го выходного элемента И 11-й группы, выход, которого является выходом-го разряда 1 -го числа выходного множества устройства,выходы разрядов каждого 1 -го регистра заданного множества подключены к соответствующим...

Устройство для сортировки двоичных чисел

Загрузка...

Номер патента: 1104504

Опубликовано: 23.07.1984

Авторы: Крылов, Шубина

МПК: G06F 7/06

Метки: двоичных, сортировки, чисел

...вто. рой группы которого соединены с выходами-х многовходовых элементов ИЛИ, первый выход блока .сравнения 15 подключен к первому входу элемента И управления выдачей числа, второйьвход которого подключен к шине тактовых импульсов устройства, а выходк управляющим входам элементов И 20 съема числа всех столбцов и входу элемента задержки, второй выход блока сравнения является выходом конца работы устройства, в каждой ячейке анализа выходы второго и третьего 25 элементов запрета соединены с первым и вторым входами второго элемента ИЛИ, вторые информационные входы второго и Третьего элементов запрета-йячейки анализа соединены соответст- ЗОвенно с шинами инверсного и прямого кода 1 -го разряда-го числа устройства, выход второго элемента ИЛИ 1...

Устройство для вычисления модуля комплексного числа

Загрузка...

Номер патента: 1104505

Опубликовано: 23.07.1984

Авторы: Волощук, Дрозд, Муравинец, Полин, Романов

МПК: G06F 7/38

Метки: вычисления, комплексного, модуля, числа

...выходам первого регистра 1 соответственно, (0-2) старших разрядов которого подключены к первой группе входов третьего сумматора 7 соответственно, вторая группа входов которого подключена к прямым выходам разрядов второго регистра 2 соответственно, прямые выходы (И) старших разрядов которого подключены к второй группе входов второго сумматора 5 соответственно, выходы разрядов второго 5 и третьего 7 сумматоров подключены к первой и второй группам информационных входов первого коммутатора 8 соответственно, выходы которого подключены к выходам устройства, к первой группе входов блока 10 свертки по модулю три подключены нечетные выходы первого 8 и второго 9 коммутаторов и выходы четных разрядов первого 3 и второго 4 регистров контрольных...

Накапливающий сумматор

Загрузка...

Номер патента: 1104506

Опубликовано: 23.07.1984

Автор: Пешев

МПК: G06F 7/49

Метки: накапливающий, сумматор

...цель достигается тем, что в накапливающем сумматоре, содержащем в каждом разряде кольцевой счетчик, блок управления кольцевым счетчиком и блок формирования сигнала переноса, содержащий первый элемент ИЛИ и первый и второй элементы И, выходы которых подключены соответственно к первому и второму входам элемента ИЛИ блока формирования сигнала переноса, выход которого является выходом переноса в следующий разряд сумматора, первый вход первого элемента И блока формирования сигнала переноса подключен к входу переноса из предыдущего разряда сумматора, блок управления кольцевым счетчиком содержит первый элемент ИЛИ и первый элемент И, выход первого элемента И блока управления кольцевым счетчиком подключен к первому входу первого...

Накапливающий сумматор

Загрузка...

Номер патента: 1104507

Опубликовано: 23.07.1984

Автор: Демин

МПК: G06F 7/50

Метки: накапливающий, сумматор

...контактов первого релесоединен с неподвижным контактомпары нормально замкнутых контактоввторого реле и с неподвижным контактом второй пары нормально разомкнутых контактов второго реле, подвижный контакт которой соединен сшиной нулевого потенциала сумматора,подвижный контакт пары нормальнозамкнутых контактов второго релесоединен с первой шиной питания сумматора, первый вывод обмотки первого реле подключен через второй резистор к шине нулевого потенциала,а второй вывод подключен к входуразряда сумматора и через третийрезистор соединен с шиной нулевогопотенциала сумматора, неподвижныйконтакт первой пары нормально разомкнутых контактов первого реле соединен с второй шиной питания сумматора. На чертеже представлена...

Делительное устройство

Загрузка...

Номер патента: 1104508

Опубликовано: 23.07.1984

Авторы: Баранов, Булкин, Петрунек

МПК: G06F 7/52

Метки: делительное

...соединен с выходом второго элемента И, второй вход кото. рого соединен с выходом второго элемента НЕ, вход которого соединен с вторым входом первого элемента И, выход которого соединен с информационным входом четвертого 0 -триггера блока управления, прямой выход третье го Э -триггера которого соединен с входом сложения сумматора-вычитателя, вход вычитания которого соединен с входом вычитания вычитающего счетчика и прямым выходом пятого Э -триггера блока управления, выход четверто-.го элемента ИЛИ которого соединенс входом записи регистра частного,вход сброса которого соединен с прямым выходом восьмого Э -триггераблока управления, вход первого элемента НЕ которого соединен с выходом счетчика, вход сброса которого соединен с...

Устройство для умножения

Загрузка...

Номер патента: 1104509

Опубликовано: 23.07.1984

Авторы: Романенко, Суворов

МПК: G06F 7/52

Метки: умножения

...большой объем требуемой памяти, складывающийся из требуемыхемкостей двух блоков памяти, равных(2 х 2 п) бит и 1 2 х(2 п) бит соответственно,Целью изобретения является сокращение объема оборудования,Поставленная цель достигается тем,что в устройство для умножения, содержащее сумматор, вычитатель, блок памяти, причем вход первого операндаустройства соединен с первыми входамисумматора и вычитателя, вторые входыкоторых соединены с входом второго 4 Ооперанда устройства, введены селектор и дополнитепьный вычитатель, причем выход сумматора -соединен с первымвходом селектора, второй. вход которого соединен с выходом вычитателя, вы 45,ход селектора соединен с входом блокапамяти, выход которого соединен свходом дополнительного...

Цифровое устройство для вычисления синусно-косинусных зависимостей

Загрузка...

Номер патента: 1104510

Опубликовано: 23.07.1984

Авторы: Закидальский, Синьков

МПК: G06F 7/548

Метки: вычисления, зависимостей, синусно-косинусных, цифровое

...с выходом третьего элемента ИЛИ-НЕ и старшим разрядом первого входа блока управления, остальные разрядыкоторого соединены с входами третьего элемента ИЛИ-НЕ, вторые входы первых элементов ИЛИ-НЕ и И-НЕ соединены с вторым входом блока управления и первым входом второго элемента И-НЕ, выход которого соединен с вторым входом второго элемента ИЛИ-НЕ и тактовым входом первого триггера, вход установки в единицу которого соединен с вторым выходом узла памяти, третий выход которого соединен с входами установки в ноль второго и третьего триггеров, входы установки в единицу которых соединены с выходами соответственно первого и третьего элементов И-НЕ, выходы первого элемента ИЛИ-НЕ и второго триггера соединены с входами третьего...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 1104511

Опубликовано: 23.07.1984

Авторы: Елисеев, Музалев, Слюсарев, Шишканов

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...одноразрядного сумматора этого же столбца, допол-. нительно введены коммутатор раЗрядов, 15 дешифратор разрядов, группа элементов И, элемент НЕ, одноразрядный сумматор в первый столбец, сумматор, входы первого слагаемого которого соединены с выходами соответствующих 20 одноразрядных сумматоров последнего столбца вычислительной матрицы, входы второго слагаемого сумматора соединены с выходами соответствующих элементов И группы, первые входы кото 25 рых соединены с выходами первых одноразрядных сумматоров соответствующих столбцов с первого по предпоследний, выход первого одноразрядного сумматора последнего столбца соединен с вхо- ЗО дом элемента НЕ, выход которого соединен с вторыми входами элементов И группы с первого по предпоследний и...

Генератор случайных чисел

Загрузка...

Номер патента: 1104512

Опубликовано: 23.07.1984

Авторы: Гаршин, Гаршина, Грибанов, Домнин

МПК: G06F 7/58

Метки: генератор, случайных, чисел

...случайных чисел. Наиболее эффективным представляется испол зование в ГСЧ одного блока автоподстройки с несколькими ГСП таким образом, чтобы коррекция равновероятности всех ГСП производилась поочередно с высоким быстродействием, что практически несуществимо в известном ГСЧ.Цель изобретения - повышение быстродействия и упрощение конструкции ГСЧ при улучшении характеристики равновероятности случайной последовательности.Поставленная цель достигается тем, что вгенератор случайных чисел, содержащий источник шума, выход которого соединен с информационным входом первого усилителя, выход которого соединен с 0-входом Р-триггера, выход которого соединен с входом второго усилителя, выход которого являетсяторов.Генератор содержит источник 1 шума,...

Устройство для решения дифференциальных уравнений

Загрузка...

Номер патента: 1104513

Опубликовано: 23.07.1984

Авторы: Кабанец, Кириллова, Петров, Скорик, Степанов

МПК: G06F 7/64

Метки: дифференциальных, решения, уравнений

...сигналов, к которому адресуется блок 3местного управления, срабатываетдешифратор 104 адреса (фиг. 9), с выхода которого активный сигнал совмест.но с активным сигналом ЗП УВВ поступают на входы элемента И 99. По сигналу с выхода элемента И 99 передаваемая информация с шин 13 записывается в регистр 97 вывода и одновременно через первый выход запроса коммутатора 4 сигнал "Запрос" поступаетв решающий блок 5 (распределитель импульсов). По сигналу "Запрос" решающий блок 5 переходит на подпрограмму чтения информации нз регистра 97 вывода. Для этого решающий блок 5 выставляет на адресных выходах адрес коммутатора 4 управляющих сигналов, которыйпоступает на вход дешифратора 105 ад.реса, а по шине ЧТ УВВ - активныйсигнал. По совокупности...

Решающий блок цифровой интегрирующей структуры

Загрузка...

Номер патента: 1104514

Опубликовано: 23.07.1984

Авторы: Гузик, Евтеев, Криворучко, Секачев

МПК: G06F 7/64

Метки: блок, интегрирующей, решающий, структуры, цифровой

...выходом пятогоэлемента И, а нулевой выход - с третьим входом первого элемента И узла 15масштабирования, второй вход третьего элемента ИЛИ и второй вход четвертого элемента ИЛИ соединены с вхо.дом сброса решающего блока, а вторыевходы третьего, четвертого, пятого 20и шестого элементов И соединены свходом конца итерации решающего блока.На фиг, 1 представлена функциональная схема решающего блока цифровой 25интегрирующей структуры; на фиг. 2 -функциональная схема узла масштабирования; на фиг. 3 - схема коммутатора; на фиг. 4 - схема узла квантования; на фиг, 5 - схема объединениярешающих блоков для вычисления синусно-косинусных преобразований,В состав решающего блока (фиг. 1)входят узел 1 масштабирования, сумматор 2 подынтегральной функции,...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1104515

Опубликовано: 23.07.1984

Авторы: Донченко, Леонов, Тимонькин, Ткачев, Харченко

МПК: G06F 11/00, G06F 9/22

Метки: микропрограммное

...с самоконтролем, содержащее два блока памяти микрокоманд, два регистра адреса, два формирователя адреса, два регистра микрокоманд, два счетчика, два блока формирования микрооераций, два блока контроля, два блока сравнения, два регистра адреса возврата, триггеры, элементы И, ИЛИ и НЕ 3 1.Недостатками этого устройства являются большая сложность, обусловленная двухканальным принци;ом построения устройства, а также низкая достоверность функционирования,Наиболее близким по технической сущности и достигаемому результату3 1 14у(т Г; . и,и я иу я : т Г я и и Г р о 1р сцм 1 е уст ройствс. ура 1 ения самконтролем, .о пе ржицее блок зле ме нтов И, лемент Е, да элемента И,два ЕЯ-триггера, счетчик регистр5адреса, блок памяти, регистр микрокоманд,...

Устройство многоуровневого прерывания

Загрузка...

Номер патента: 1104516

Опубликовано: 23.07.1984

Авторы: Бурмистров, Ларченко, Холодный, Ялинич

МПК: G06F 9/48

Метки: многоуровневого, прерывания

...соединен с вторым входом первого элемента И, выход счетчика соединен с вхо 35дом дешифратора, выход которого соединен с управляющими входами входного и выходного коммутаторов,. содержит постоянный блок памяти, триггер синхронизации и второй элемент И,ф 40причем первый управляющий вход устройства соединен с синхронизирующимвходом триггера запрета прерывания,первым информационным входом входного коммутатора и с первым входом 45счетчика, выход регистра запросов .соединен с входом постоянного блокапамяти, выход которого соединен свторым входом схемы сравнения и информационным входом стека регистров50состояний, выход первого элемента Исоединен с информационным входомтриггера синхронизации, выход которого соединен с Я-входом...

Устройство для обслуживания сообщений

Загрузка...

Номер патента: 1104517

Опубликовано: 23.07.1984

Авторы: Барсуков, Мурин

МПК: G06F 9/50

Метки: обслуживания, сообщений

...согласно дисциплине обслуживания "Последний пришел - первый обслужен". неизменяется содержимое счетчика адреса записи. Это приводит к тому,чтопоследующие сообщения записываютсяне в освободившуюся область памяти,а фиксируются, начиная с адреса,хранящегося в счетчике адреса записи,Цель изобретения - повьппение надежности устройства за счет исклю. -чения возможности записи в занятыеблоки триггеров..Поставленная цель достигается тем,что в устройство для обслуживания сообщений, содержащее элемент ИЛИ,дешифратор, два регистра сдвига,выходной регистр, блок элементов ИЛИ,шифратор, каналы, в каждом каналеэлемент ИЛИ, первый, второй блокэлементов И, блок триггеров, причемгруппа входов элемента ИЛИ соединенас группой запросных входов устройства...

Устройство для обработки прерываний

Загрузка...

Номер патента: 1104518

Опубликовано: 23.07.1984

Авторы: Гвоздев, Мазур, Мищенко

МПК: G06F 9/48

Метки: прерываний

...выход элемента ИЛИсоединен с первым входом элемента И,выход эле;".";.нта И соединен с единичным входом триггера прерывания, входзапуска устройства соединен с управляющим входом шифратора и единичнымвходом триггера блокировки сигналапрерывания, вход сигнала окончания 55обработки прерываний устройствасоединен с нулевым входом триггераблокировки сигнала прерывания, нуле 20 3 11045Изобретение относится к вычисли,тельной технике, н частности к устройствам обмена с внешними абонентами.Известно устройство для прерывания программ, содержащее регистр маски, шифратор, элементы И, ИЛИ, счетчик5 времени, генератор импульсов, регистр прерываний, регистр управления, регистр блокировки, группы входов и выходов 1 .1 ОНедостаток устройства -...

Многоканальное устройство для автоматического контроля микропроцессоров

Загрузка...

Номер патента: 1104519

Опубликовано: 23.07.1984

Авторы: Захаров, Ковбанюк, Проценко, Середа, Фролов

МПК: G06F 11/30

Метки: микропроцессоров, многоканальное

...блок регистровой памяти с первым входом блока 5индикации, второй вход которого соединен с информационным выходом блокасравнения, выход эталонного микропроцессора соединен с вторым входомсхемы сравнения, через дешифратор 10состояний выводов - с разрешающимвходом блока формирователей импульсов, а через селектор адреса - с адресным входом блока памяти, выходсхемы сравнения соединен с первым 15входом элемента ИЛИ, выход которогосоединен с вторым входом триггераготовности, выход которого соединенс входами готовности блока формирователей импульсов и коммугатора, выход несовпадения блока сравнения соединен с вторым входом элемента ИЛИи через коммутатор с входом неисправности блока управления, вход готовности которого соединен с...

Устройство для функционально-параметрического контроля электронных блоков

Загрузка...

Номер патента: 1104520

Опубликовано: 23.07.1984

Авторы: Блинов, Булычева, Сарычев

МПК: G06F 11/08

Метки: блоков, функционально-параметрического, электронных

...а адресным входом - с выходом второго счетчика, подключенного входом к выходу старшего разряда первого счетчика, введены блок нагрузок, блок компараторов, триггер, элемент И и формирователь тестов, подключенный выходами к входу контактного блока, входами - к третьему выходу первогосчетчика, соединенного вторым выходом с первым входом элемента И, подключенного вторым входом к прямому выходу триггера и стробирующему входу блока компараторов, а выходом - к Я-входу триггера, связанного К-входом с третьим выходом первого счетчика, адресный вход блока нагрузок соединен с входом дешифратора, а информационный вход - с выходом контактного блока и информационным.входом блока компараторов, соединенноговыходом с вторым информационным входом...

Устройство для отладки программ

Загрузка...

Номер патента: 1104521

Опубликовано: 23.07.1984

Авторы: Бурковский, Фомин

МПК: G06F 11/28

Метки: отладки, программ

...а выход - счетвертым входом блока 1.Первый и второй управляющие входыблоков 4-6 подключены к схеме 20,выходы которой соединены с формирователями 24, регистром 26, формирователями 23 и регистром 21. Адресные входы блоков 4-6 через регистр 21дешифратор 22 и формирователи 23связаны с входами накопителя 25, вторые входы которого подключены к выходам формирователей 24, а выходык информационным входам регистра 26,выходы которого соединены с входамиформирователей 24 и выходами блока,а другие информационные входы - синформационными входами блока.Выходные контакты переключателя27 соединены с выходами блока 9,а входные - с постоянными сигналамилогических уровней "1" и "0".Элемент И 28 коммутатора 7 связан первым и вторым входами соответственно с...