H03M 13/51 — постоянно взвешенные коды; n из m коды; коды Бергера

Страница 8

Устройство для контроля хода программы

Загрузка...

Номер патента: 892446

Опубликовано: 23.12.1981

Авторы: Гребнев, Шептуха

МПК: H03M 13/51

Метки: программы, хода

...командыусловного перехода до команды останова.Для организации контроля хода программы,первой, после каждого разветвления программы, должна выполняться команда. Вэтом случае при выполнении специальнойкоманды как проверяется правильностьвыполнения условного перехода, так и за5 10 15 О 5 78914 устройства поступают разные сигналы, с выхода схемы 6 на второй входэлемента И 4 поступает единичный сщснал, и с выхода элемента И 4 единичныйсигнал поступает на третий вход элемента ИЛИ 5. На выходе 15 устройствасформируется единичный сигнал,При выполнении специальной командыучастка программы, на который происходит передача управления по командеусловного перехода, устройство работаетследующим образом.Носле дешифрации в устройстве управления машины...

Устройство для контроля ввода-вывода

Загрузка...

Номер патента: 896626

Опубликовано: 07.01.1982

Авторы: Аблязов, Гардымов, Грицук, Колосов, Королев, Кулешов, Купреев, Лопатин, Туккель, Фельдман

МПК: H03M 13/51

Метки: ввода-вывода

...адреса состоит из элемента ИЛИ 9 и узла 10 контроля по четности. Входы элемента ИЛИ 9 соединены с младшим разрядом адресной магистрали и выходом узла 10 контроля по четности, выход элемента ИЛИ соединен со входом мпадшего 60 разряда РА адреса числовые входы узла 10 контроля по четности соединены с числовой магистралью,а управляющий вход - со входом начала ввода блока ввода. 65 Блок управления контролем (фиг.3) состоит иэ формирователя 11 тока чтения и Формирователя 12 тока записи, элементов И 13 и 14 и Формирователя 15 задержки. Выходы чтения и записи блока синхронизации соединены соответственно с первыми входами элементов И 13 и 14, второй вход элемента 14 И соединен со входомфРазрешение ввода блока ввода а выход - со входом...

Устройство для исправления ошибок в системах передачи дискретной информации

Загрузка...

Номер патента: 896777

Опубликовано: 07.01.1982

Автор: Ханафиев

МПК: H03M 13/51

Метки: дискретной, информации, исправления, ошибок, передачи, системах

...искажен только Ч 4-1 блок, При сравнении. проверочной комбинации принятого декодированного.блока с эталоном, образованным из сообщений блока Ч + 1, ошибка в нем обнаруживается за счет искаженного эта,лона. В этом случае в регистр 8заносятся символы проверочной комбинации блока Ч + 2, а в регистр 13 ошибок, выходы М - 1 разрядов которо" го (начиная со второго) параллельно соединены с Рходами.блока 14 3 элементов НЕ и блока 15 элементов И, записывается (при М=4) комбинация1100, В регистре 10 последнего правильно принятого блока находятся соответствующие сообщения блока элементов 1 И. Количество разрядов регистра13 ошибок, в которых записаны нули после декодирования очередного кодового блока, определяют число одно" именных сообщений,...

Мажоритарное декодирующее устройство корректирующего кода рида-маллера

Загрузка...

Номер патента: 902283

Опубликовано: 30.01.1982

Авторы: Солодовников, Хромушин

МПК: H03M 13/51, H04L 17/30

Метки: декодирующее, кода, корректирующего, мажоритарное, рида-маллера

...Озл Овг Олу Ого Цг О + Ога + 019 + Ов+ Ог 1 + Оа+ О Огь+ Овв Ого+ 01 Для рассматриваемого примера суствует следующая система проверочныхавнения: Олб. 1 Ч + 01 + Ог + Ола +3+ "ар+ 1 лс + ла Оао + Оаа + Огц ло Ло ++ Огг Огл Оз + Огз9022 О + 1 О 5 + зОс + О 5 + 1Он + О,+ 3 + ч+ 1 иОюо + г + + На вход Я устройства декодирования подается сигнал "Установка", который сбрасывает в нуль счетчики 6 и 7 и ус танавливает формирователь 8 строб-импульса в исходное состояние,формирователь 8 строб-импульса в исходном состоянии дает разрешение на прохождение сигналов со всех разрядов информационного входа 1 через коммутатор 2 на вход сумматора 3 по модулю два и запрещает прохождение через коммутатор 2 информационных выходов 1 Ч,25 Постоянный...

Устройство для приема дискретной информации

Загрузка...

Номер патента: 902293

Опубликовано: 30.01.1982

Авторы: Кудрявцев, Мельников

МПК: H03M 13/51, H04L 17/16

Метки: дискретной, информации, приема

...его с соответствующего блока памяти. Сигнал с блока 9 памяти через элемент ИЛИ 12 поступает на второй вход элемента И 2,101520Зо3540455055 3 4разрешая выдачу информации с элемента 7 задержки, Сигнал с блока 10 памяти через элемент ИЛИ 13 поступает на второй вход элемента И 3, разрешая выдачу информации с элемента 8 задержки. В случае, если по поступившей на элемент 7 и 8 задержки информации блок 4 сравнения выработал отрицательное решение (сигнал записан в блок 11 памяти), то как было отмечено, осуществляется анализ на наличие ошибок в последующих, по отношению к хранящимся в элементах 7 и 8 задержки информации и потребителю выдается информация с того элемента задержки, на который в очередном цикле поступает неискаженная...

Устройство для автоматического контроля и коррекции ошибок

Загрузка...

Номер патента: 918947

Опубликовано: 07.04.1982

Автор: Ян

МПК: G06F 11/10, H03M 13/51

Метки: коррекции, ошибок

...этого сравнения либо передает безошибочное кодовое словФ чеО рез выход блока 8 анализа синдромана информационный вход сигнала "инФормация без ошибок" либо передаетУошибку на выход блока 3 анализа синдрома, которая оттуда подается на .вход дешифратора 7 коррекции. На основании значения синдрома, которыйпринимается на входе дешифратора 7коррекции, на основании четности синдрома, которая генерируется на выходе генератора 4 четности синдрома иЗОподается на вход дешифратора 7 коррекции, и на основании сигнала об одной ошибке, который подается на входдешифратора 7 коррекции, дешифраторкоррекции рассортировывает ошибки на35некорректируемые, о чем сообщаетсяс помощью сигнала на выходе дешифратора 7 коррекции, который поступаетна выход...

Устройство для приема дискретной информации с исправлением ошибок

Загрузка...

Номер патента: 919119

Опубликовано: 07.04.1982

Автор: Осмоловский

МПК: H03M 13/51, H04L 17/16

Метки: дискретной, информации, исправлением, ошибок, приема

...из блока 12 памяти.Устройство не связано с конкретным (п,К) = кодом. Параметрами стохастического кода является величины На чертеже представлена структурная электрическая схема устройства.Устройство содержит формирователь 1 входного сигнала, блок 2 деления полиномов, датчик 3 квазислучайной последовательности, регистр 4 деко дируемой комбинации,основной коммутатор 5, первый сумматор б, блок 7 анализа, ключ 8, накопитель 9 локализованных символов, блок 10 выбора символов, блок 11 выбора соотношений 10 символов, блок 12 памяти, блок 13 управления, дополнительный коммутатор 14, второй сумматор 15, выходной накопитель 16.Устройство работает следующим.образом.Принятая информация поступает в формирователь 1 входного сигнала,где формпру тся...

Устройство для исправления и обнаружения ошибок

Загрузка...

Номер патента: 921106

Опубликовано: 15.04.1982

Авторы: Бродская, Цвигун

МПК: H03M 13/51

Метки: исправления, обнаружения, ошибок

...стираний поступает в первый и второй накопители 2 и 12 таким образом, что на позициях, на которых канал стираний фиксирует стертые символы, в первый накопитель 2 записываются нули, а во второй накопитель 12 на тех же позициях записываются единицы, Количество стертых позиций подсчитывается счетчиком 10 числа стираний. з 0 Из канала стираний через третий селектор 11 в блок 9 восстановления стираний записываются единицы на те информационные позиции, на которых были стерты символы, на остальных информационных позициях записываются нули.35Затем в блоке 9 восстановления стираний на стертых позициях образуются все возможные комбинации, а в датчике 3 ошибок для каждой фиксированной комбинации, записанной в блоке 9 восстановления стираний,...

Устройство для контроля в кодах из

Загрузка...

Номер патента: 922750

Опубликовано: 23.04.1982

Автор: Павличенко

МПК: H03M 13/51

Метки: кодах

...соответствующего элемента И группы, выход каждого элемента И группы соединен с соответ. ствующим входом элемента ИЛИ, коли 45 чество пороговых элементов кажцой группы первого и второго детектора в из . равно соответственно количеству нечетных и четных чисел в множестве О+1а кажцый-ый пороговый элемент первой и второй групп пороговых элементов50 первого детектора ге из и имеют соответственно пороги (21 -Ц и щ-(2 -1), а каждый-ый пороговый элемент первой и второй группы второго детектора е изимеет соответственно пороги (21 -2) и т-(21 -2), входы пороговых элементов первой группы первого детектора е изсоединены соответст 750 фвенно со входами пороговых элементовпервой группы второго детектора ю изб,а их количество равно2входыпороговых...

Устройство приема-передачи дискретной информации с решающей обратной связью

Загрузка...

Номер патента: 930716

Опубликовано: 23.05.1982

Авторы: Карпов, Коричнев, Пылькин

МПК: H03M 13/51, H04L 1/16

Метки: дискретной, информации, обратной, приема-передачи, решающей, связью

...комбинации по сигналу ".Подтверждение" блок 5 стирает информацию в этом регистре,.что свидетельСтвует о безошибочном приеме первой комбинации, и осуществляет пера20 Формула изобретения 5 93071дачу следующей комбинации из буферного накопителя 10;Аналогично сигнал 1-й комбинациизаставляет блок 5 стирать информациюв Ь-м регистре Р -разрядного накопителя 3 при правильном приеме. Приобнаружении ошибок в принятой комбинации. и-й регистр не обнуляется, аинформация с этого регистра по сигналу с блока 5 выдается на повторную 1 опередачу через кодер 2 с одновременной записью:в первый регистр и-разрядного накопителя 3.Порядок записи очередной комбинации из буферного накопителя 10 в 15регистры блока 8 определяет блок 5в соответствии с сигналами на...

Устройство для обнаружения ошибок

Загрузка...

Номер патента: 932636

Опубликовано: 30.05.1982

Авторы: Гордеев, Забралов, Федюковский

МПК: H03M 13/51, H04L 1/24

Метки: обнаружения, ошибок

...насоответствующий вход стробирующегоблока 3 для Формирования кодовых последовательностей, 8 счетчиках 4 и 6 ю 25 анализируются кодовые последовательности противоположных полярностей,причем на информационном выходе сцетчика 6 образуются значения позицийкодовых последовательностей. Есликакой-либо разряд последовательности искажен помехой, на вспомогательных выходах счетчиков 4 и 6 образуются двоичные сигналы, которые поступают на схему 5 совпадения указанных сигналов с разрешающим сигналом блока 2,35 присутствующим на время приема информационных разрядов кодовых последовательностей, Если помехой искажены сигналы обоих полярностей, на выходе4 О схемы 5 образуются сигналы стирания, поступающие на вход интегратора 10, представляющий...

Устройство для подавления импульсных помех в сигнале с информационной избыточностью

Загрузка...

Номер патента: 932637

Опубликовано: 30.05.1982

Авторы: Мироновский, Слаев

МПК: H03M 13/51, H04B 1/10

Метки: избыточностью, импульсных, информационной, подавления, помех, сигнале

...соединен с выходом соответствующего второго вентиля, введеный-входовой контрольный сумматор,входы которого соединены с выходамисоответствующих вторых вентилей, авыход - с точкой соединения управляющих входов первых вентилей, и (й) 55дополнительных й-входовых весовыхсумматоров, каждый вход каждого изкоторых соединен с выходом соответствующего второго вентиля, между выходом каждого й-входового весового сумматора и дополнительного Й-входовоговесового сумматора и входом соответствующего первого вентиля включен компаратор.На чертеже приведена структурная электрическая схема предложенного устройства.Устройство для подавления импульсных помех в сигнале с информационной избыточностью содержит входной элемент 1 задержки, вторые...

Устройство для декодирования двоичных кодов хемминга

Загрузка...

Номер патента: 940299

Опубликовано: 30.06.1982

Авторы: Давыдов, Жуков

МПК: H03M 13/51

Метки: двоичных, декодирования, кодов, хемминга

...первый вход которого соединен с нулевым выходом счетчика 2, а другие - с единичными. Кроме того, единичные выходы счетчика 2 подключены к входам первого дополнительного элемента И 3, Один вход сумматора 12 соединен с выходом выходного элемента И 9, а другой подключен к выходу последнего разряда сдвигового регистра 1 1, первый разряд которого через элемент ИЛИ 10 соединен с выходом сумматора,5 9402Устройство для декодирования двоичных кодов Хемминга работает следующим образом.В исходном состоянии все триггеры устройства находятся в нулевом состоя нии (установка триггеров в "0" на схеме не указана).Посылка двоичных символов, закодированная в коде Хемминга, поступает одновременно на все входные элементы 10 И 6, в то же время через элемент...

Устройство для исправления ошибок в кодовой комбинации

Загрузка...

Номер патента: 944130

Опубликовано: 15.07.1982

Авторы: Евстафьев, Червяцов

МПК: H03M 13/51, H04L 1/08

Метки: исправления, кодовой, комбинации, ошибок

...блока 2, преобразованные предварительно в единичные сигналы, С выхода третьего сумматора 7 по модулю два ко- ф довая комбинация, позиции которой инвертированы сигналами стирания (вторая модификация) поступает через элемент 10 ЗАПРЕТ, второй элемент ИДИ 4 в накопитель 11, Блок 13 обнаружения ошибок ф 5 осу 1 цествляет кодовую проверку комбинации первой модификации. Если ошибки не обнаруживаются первая модификация выдается получателю на выход устройства, В случае обнаружения ошибок блок 13 5 й обнаружения ошибок выдает первую моди фикацию по первому выхоцу через второй элемент ИЛИ 4 в накопитель 11. При этом из накопителя 11 выводится вторая модификация, которая через второй ключ 55 9, первый элемент ИЛИ 3 поступает в блок 13...

Аналоговый декодер кода хэмминга

Загрузка...

Номер патента: 945986

Опубликовано: 23.07.1982

Авторы: Захаров, Наумов

МПК: H03M 13/51

Метки: аналоговый, декодер, кода, хэмминга

...контактом дополнительногопереключателя 10, первый нелодвижныйконтакт которого соединен с дополнительной входной шиной 11, а второйнеподвижный контакт подключен к выходу его последнего разряда.Работа аналогового декодера кодаХэмминга осуществляется следующим образом,На первом этапе переключатели 2и 10 находятся в нижнем положении,а кнопка 7 разомкнута. Сигналы свходной шины 3 записываются в сдвиговый регистр 1, величины надежностейс входной шины 1 1 записываются в сдвиговый регистр 9, а в маркерный сдвиговый регистр 6 записываются нули. Одновременно результаты декодированияпредыдущего кодового слова поступаютс выхода последнего разряда сдвигового регистра 1 на выходную шину 4.На втором этапе переключатели 2 и 10находятся в верхнем...

Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов

Загрузка...

Номер патента: 951732

Опубликовано: 15.08.1982

Авторы: Грешневиков, Ключко, Кузнецов, Николаев, Родичев

МПК: H03M 13/51, H04L 17/30

Метки: адаптивного, декодирования, дублированных, мажоритарного, сигналов, телемеханических

...1 открывается, когда устанавливается факт начала поступления информации (например, по выделению несущей частоты и др.), Этот момент в общем случае может не совпадать с началом приема первого элемента принимаемого подблока. Допустим устройство начало работать с момента приема (+1)-го элемента. Тогда через и тактов в первый регистр накопителя 3 через сцетчик 2 сначала записывается (и-) конечных элементов первого подблока и затемначальных элементов второго подблока. При приеме последующих элементов счетчик 2 подсчитывает число единиц Ч (1= =1, 2,и) в одноименных элементах, сдвинутых натактов последовательностях и соответствующие цифровые коды записывает в накопитель 3, На каждом п(3-1)+ такте (где3, 5,к) начинается попытка выделения сигнала...

Устройство для передачи и приема дискретной информации

Загрузка...

Номер патента: 951733

Опубликовано: 15.08.1982

Авторы: Буданов, Когновицкий, Сюрин

МПК: H03M 13/51

Метки: дискретной, информации, передачи, приема

...следованиякоторых в (2"-1) раз превышает частоту следования номинальных тактовыхимпульсов (где п - число разрядовгенератора ПСП), Быстрые тактовые импульсы. подаются до тех пор, пока вычитающий счетчик 6 не устанавливается внулевое состояние. В этом случае подача БТИ прекращается. Под действием этих быстрых тактов за время, непревышающее периода номинальной тактовой частоты, производится сдвигфазы, формируемой в генераторе 9 ПСПна число щагов, равное десятичнойцифре, соответствующей двоичной комбинации числа счетных импульсов (СИ)поступивших на вход суммирующегосчетчика ч. Под действием ТИ номинальной частоты через блок 10 задержки производится выдача на вход канала 11 связи ПСП с новой фазой. Каквидно, упомянутая двоичная...

Устройство для обнаружения ошибок биполярного сигнала

Загрузка...

Номер патента: 959286

Опубликовано: 15.09.1982

Автор: Палащенко

МПК: H03M 13/51, H04B 1/10

Метки: биполярного, обнаружения, ошибок, сигнала

...кода НДВЗ.На выходе декодера 1 формируется-исходная двоичная последовательность.Сигнал ошибки формируется на выходеблока 2. Если во входном сигнале при.сутствует подряд более трех нулей,что противоречит, алгоритму кода НДВЗ,. то триггеры трехразрядного регистрасдвига 4 через три такта установятся в нулевое состояние, такое жесостояние имеется на выходе цементаИЛИ 3, а на выходе "элемента И 6 формируется сигнал обнаружения последовательности, содержащей более трехидущих подряд пробелов, что являетсясигналом обнаружения ошибок.Если псевдотроичный сигнал содержитдва подряд идущих импульса однойполярности, то при появлении на входедекодера 1 второго импульса появляется сигнал логической единицы навыходе Ч 3 элемента НЕ 10,такие жесигналы...

Устройство для регистрации потока ошибок дискретного канала связи

Загрузка...

Номер патента: 959287

Опубликовано: 15.09.1982

Авторы: Батуркина, Железняк, Иванов, Киселев, Малютина, Мамонов, Тяпкина

МПК: H03M 13/51, H04L 12/26

Метки: дискретного, канала, ошибок, потока, регистрации, связи

...достоверность пере-я /дачи хуже 10, то с ьыхода 4 анализатора 7 пораженных комбинаций поступаеткоманда "Запрет" на вход 2 блока 10(распределения ошибок) и подается команда "Разрешение" с выходе 3анализатора7 пораженных комбинаций на вход 2 счетчика 9 ошибок. Счетчик 9 ошибок начинает подсчет кочичества ошибок в блокедлиною в 32 байта по приходу первойошибки, а на выходе этого блока информация появляется по команде "Разрешение"с анализатора 7 пооаженных комбинаций.С выхода 2 анализатора 7 пораженныхкомбинаций поступает команда на управгляюший вход 3 управляемого коммутатора 8, по которой вход 6 коммутатора 8подключается к выходу счетчика 9 ошибок,Сигнал о конце блока длиною в 32 байта с выхода 2 формирователя 5 черезблок 3 управления...

Устройство для регистрации ошибок в дискретных каналах связи

Загрузка...

Номер патента: 959288

Опубликовано: 15.09.1982

Авторы: Киндиренко, Мишутина, Пирогов, Сушкевич

МПК: H03M 13/51, H04L 12/26

Метки: дискретных, каналах, ошибок, регистрации, связи

...ранее записанных в регистр "Единиц".Регистр 9 задержки задерживает информацию на 1 знаков,ледних разрядов регистра 9 через до"полнительный коммутатрр 8 в регист-рирующий блок. 4,Формирование сигнала на разрешение считывания, поступающего в блок5 по второму входу, происходит в блаке 1, в который поступают поток оши"бок и синхроимпульсы. Сигнал управления поступает на второй выход блока 1, откуда он через блок 5 поступа ет на дополнительный коммутатор,Запись реального потока ошибок,поступающего с регистра 9 церез дополнительный коммутатор 8 в регистрирующий блок 4, осуществляется по сигналу "Ввод", формируемому в генера"торе 2 по сигналу "Запись 1", поступающему из блока 1. Сигнал "Запись 1"формируется из синхроимпульсов блока 1. 20В...

Устройство для контроля правильности приема информации в кодах бергера

Загрузка...

Номер патента: 964626

Опубликовано: 07.10.1982

Авторы: Павличенко, Панюков

МПК: H03M 13/51

Метки: бергера, информации, кодах, правильности, приема

...содержит и-разрядный45входной регистр 1 информационных разрядов, контрольный регистр 2, сумматоры 3, которые объединены в группы4-6, элементы сумматоров 7 по модулюдва,объединенные в группу 8 и элементИЛИ 9Ко 1 структивные особенности следую"щие. Число групп сумматоров равноГод 2 п, и - разрядность информационнойчасти кодового слова, число сумматоров в каждой группе равно и/2 М, где551, 2, , 2 одп. Число сумматоров 7 по модулю два группы 8 равно2 одп Ф 1. 6 4Устройство имеет следующие связи, например, инверсные. выходы 21-го, гдеименяется от 1 до - и (21-1)-го раз 2рядов приемного регистра 1 соединены со входами -го сумматора первой группы 4. В остальных группах 5-6 входы каждого 1-го сумматора 1-й группы соединены с...

Кодек мажоритарного блочного кода

Загрузка...

Номер патента: 965000

Опубликовано: 07.10.1982

Автор: Портной

МПК: H03M 13/51, H04L 12/26

Метки: блочного, кода, кодек, мажоритарного

...где последовательно записываются в один формирователь,синдрома, а затем длянепрерывности работы параллельно переписываются в другой. Затем синдром поступает в первый блок 12 исправления ошибок, где относительнонего и его циклических сдвигов формируется Мл) проверок, по большинству значений которых выноситсязначение об ошибкеи о переданном символеЭ"1 г" , Значение ошибкиНИвместе с одним из выходов второго информационного буферного блока 14 поступает на третий сумматор 17, а исправленная информация записывается в первый выходной буферный блок 18. С выхода третьего сумматора 17 символы ОЯМ ЖЕ".фи с то) 1 го же выхода второгс информационного буферного блока 14 символы о,Ф поступают во второй блок 15 формирователей синдрома, при...

Преобразователь кода

Загрузка...

Номер патента: 965001

Опубликовано: 07.10.1982

Авторы: Вертлиб, Щитников

МПК: H03M 13/51

Метки: кода

...разде965001 Формула изобретения 688 Подписно роектная илиал ППП фПатент", г.ужгород,ления полярностей 1 разделяется надва цифровых потока, соответствующих полярностям входного сигнала инаходящихся в противофазе относительно друг друга. Эти потоки объединенные элементом ИЛИ 2 записываются в и-разрядный регистр сдвига 3и продвигаются с тактовой частотойсигнала,При записи в и-разрядный регистрсдвига 3 комбинации 1000 Ч или 1 ВОО Ч оони дешифрируются дешифратором 4, настроенным на комбинацию 1 ХОО Ч.При наличии импульсов чередующихся полярностей, поступающих с блокаразделения полярностей 1, триггер 8коммутирует поочередно элементы И 9и 10 задними фронтами поступающихимпульсов, и на выход элементов И импульсы не поступают.При наличии двух...

Система передачи данных по каналам с обратной связью

Загрузка...

Номер патента: 966923

Опубликовано: 15.10.1982

Авторы: Лелюхина, Осмоловский, Петров, Храмешин

МПК: H03M 13/51, H04L 12/26

Метки: данных, каналам, обратной, передачи, связью

...ц-ичных символовС не превышает заданного порога, товыполняется исправление ошибок в блоке 22,куда поступили номера и значения декодированных символов, атакже оба значения каждого из К недекодированных символов из регистров20 и 25. В блоке 22 повторяется 2 -2суммирований различных сочетаний недекодированных о-ичных символов изпервого и повторенного блоков и декодированных значений остальных символов, Если одна из этих сумм оказывается равна нулю, то исправление считается выполненным, участвующие в суммировании значения ц-ичныхсимволов записываются в выходнойнакопитель 18, а в передатчик 26поступает сигнал "Подтверждение" наэтот кодовый блок. Повторение кодового блока не производитсяЕсли ни одна из 2 -2 сумм не равена нулю, то в...

Устройство для обнаружения и регистрации ошибок дискретного канала связи

Загрузка...

Номер патента: 974597

Опубликовано: 15.11.1982

Авторы: Лагуткин, Макаров, Маркин, Светников, Шалимов

МПК: H03M 13/51, H04L 12/26

Метки: дискретного, канала, обнаружения, ошибок, регистрации, связи

...с анализатором 8 состояния счетчика, выход которого подключен к Р-входу первого дополнительного Р 5-триггера 20, прямой выход которого связан с одним из входов первого дополнительного элемента И 22; анализатор 17 обрыва канала, дополнительный элемент ИЛИ 18, вторые дополнительные Р 5-триггер 21 9 и элемент И 23, инФормационный и тактовый вход анализатора 17 соединены соответственно с выходом "Ошибка" и выходом первого дополнительного элемента И 22, а первый и второй вы ход анализатора 17 обрыва канала подключены непосредственно к 5-входу, и через дополнительный элемент ИЛИ 18 к Р-входу второго дополнительного Р 5-триггера 21 соответственно, причем В его инверсный выход соединен с вторым входом дополнительного элемента И 231 выход...

Устройство для приема избыточной информации

Загрузка...

Номер патента: 978373

Опубликовано: 30.11.1982

Авторы: Зубков, Михайлов

МПК: H03M 13/51

Метки: избыточной, информации, приема

...(с регенерацией) сигналов из блока 6 буфернойпамяти аналоговых сигналов, которыев виде двоичных сигналов (после преобразования во втором пороговом селекторе 9) поступают на второй входблока 7 вычитания и информационныйвход первого ключа 17 и непосред-ственно в аналоговом виде черезэлемент ИЛИ 19 на первый вход блока7 вычитания. В это время первыйвход блока 5 управления выдачей информации закрыт. Далее все ранееописанные операции повторяются,Аналогичные циклы считывания информации (в дальнейшем просто циклы)из блока 6 буферной памяти продолжают до тех пор, пока не поступитпоследний и-й двоичный сигнал навторой вход декодера 3. Формирование этих двоичных сигналов осуществляют следующим образом.Окончание одного из циклов соответствует...

Устройство для диагностики неисправностей многоярусных пирамидальных схем

Загрузка...

Номер патента: 980084

Опубликовано: 07.12.1982

Автор: Литвин

МПК: H03M 13/51

Метки: диагностики, многоярусных, неисправностей, пирамидальных, схем

...4, выходы элементов ИЛИ 28 соединены со входами регистра 3.Устройство работает следующим образом.Назначение блока 2 приоритета следующее.Появление неисправности в матрице любого яруса пирамидальной схемы вызывает появление ошибки в матрицах, связанных с ней, всех последующих старших ярусов. Блок 2 блокирует появление ошибки на всех последующих выходах, отдавая приоритет ошибке с яруса, в котором находится источник ошибки - неисправная матрица.Каждому состоянию счетчиков 7,1, 7.2 и сумматора 8 соответственно О,и ф на,выходе дешифраторов 9.1, 9.2 и 9.3 соответствует позиционный код сс, , 1,",где =ЫфиОЦР, р(д, +диод РВыходы дешифраторов 9.1-9 3 пред. ставляющие каждый прямую и инверсную группу по Р шин в каждой, соединены со входами...

Устройство для контроля двоично-пятеричного кода

Загрузка...

Номер патента: 983711

Опубликовано: 23.12.1982

Авторы: Павличенко, Толстой

МПК: H03M 13/05, H03M 13/51

Метки: двоично-пятеричного, кода

...4, 5 у 3,4,6 у 2,3 и 2,5,6 соответственно, а их выходы - к первому и второму входам 22 и 23 первого преобразова-, теля 13, к первому и второму входам 29 и 30 второго преобразователя 28 соответственно. Первый информационный вход 7. 1 подключен к четвертомувходу 24 преобразователя 13, а вход7.2 - к.третьему входу 31 второгопреобразователя 28. Вторые входы 26и 33 первого и второго преобразователей 13 и 28 подключены к третьим входам 32 и 25 второго и первого преобразователей 28 и 13. Выход схемы 35сравнения является контрольным выходом устройства. Входы схемы сравнениясоединены с первыми выходами 27 и 34преобразователей 13 и 28. Элементы первого преобразователя 13 имеют связи входы первых элемен" тов И 14,ИЛИ 15 подключены к входам 22 и...

Устройство для статистического обнаружения дискретных сигналов в каналах связи с межсимвольной интерференцией

Загрузка...

Номер патента: 985958

Опубликовано: 30.12.1982

Авторы: Гиневский, Давыдов, Косарев, Товарницкий, Шевяков

МПК: H03M 13/51, H04L 1/20

Метки: дискретных, интерференцией, каналах, межсимвольной, обнаружения, связи, сигналов, статистического

...случае на выходе блока 12 совпадения появляется сигнал, который поступает на вычитаюший вход накопителя 13, что в отсутствии по суммирующему входу сигнала приведет к уменьшению содерма- мого иа единицу и в итоге уменьшит скорость вычислений, а при наличии сигнала сохранит ее прежней.Таким образом, в предлагаемом устройстве сократится время обнаружения сигналов. 3 98898щие входы сумматора по модулю Ы соединены с выходами формирователя пооледовательностистираний, введены последовательно соединенные блок записии считывания, блок совпадения, накопитель и управляемый тактовый генератор,причем выход решающего блока соединенс входом блока записи и считывания, дну.гой выход которого соединен с другимвходом формирователя гипотетических 1...

Декодер итеративного кода

Загрузка...

Номер патента: 985959

Опубликовано: 30.12.1982

Авторы: Гжелин, Подволоцкий

МПК: H03M 13/51, H04L 17/30

Метки: декодер, итеративного, кода

...с выходов соответствующих регистров 3 модулей оценок верности приема символов. В момент равенства сигналов на входах блока 8 сравнения на его выходе возникает "единичный" сигнал, который поступает на вход соответствующего блока 9 разрешения смены знака. В случае, если на два других входа этого блока 9 разрешения смены знака в этот момент времени поступают "нулевые" сигналы с соответствующих блоков 12 и 13 проверки четности по строкам и столбцам, что означает невыполнение проверок четности в данных строке и столбце, блок 9 разрешения смены знака формирует сигнал разрешения смены знака, который поступает на соответствующий блок 10 изменения знаков ошибочно принятых символов, Блок 10 изменения знаков ошибочно принятых символов...