Устройство для обнаружения и регистрации ошибок дискретного канала связи
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
) Авторынзобретения занский радиотехнический институФ(7) Заявитель 54) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ И РЕГИСТРАЦИИ ОШИБОК ДИСКРЕТНОГО КАНАЛА СВЯЗИ а Изобретение относится к технике электросвязи и может использоваться в аппаратуре для статического исследо. вания дискретных каналов связи.По основному авт. св. У 862375 5 известно устройство для обнаружения и регистрации ошибок дискретного канала связи, содержащее блок обнаружения ошибок, элемент ИЛИ, блок ключей, счетчик, блок управления, регистратор 1 О формирователь, блок промежуточной памяти, два Й 5-триггера, коммутатор, регистр сдвига, блок элементов ИЛИ и два элемента И, блок промежуточной па 15 мяти соединен с входом регистратора, синхронизирующий выход которого через блок управления подключен к управляю" щим входам блока промежуточной памяти и регистратора, а тактовый выход бло- в ка обнаружения ошибок соединен с первым входом формирователя, обьединен" ным с первым входом первого элемента И, выход которого связан с счетным входом счетчика, а первыи выход формирователя соединен с Й-входом первого Й 5-триггера, инверсный, выход которого подключен к второму входу первого элемента И и 5-входу второгоЙ 5-триггера, а 5-вход первого Й 5-триггера и второй вход формирователя обьединены и подключены к выходу элемента ИЛИ, первый и второй вход которого соединены соответственно с выходом"Ошибка" блока обнаружения ошибок ивыходом переполнения счетчика, информационные выходы которого через коммутатор, вход управления которогоподключен к выходу второго элементаИ, соединены с соответствующими входами блока элементов ИЛИ, выходы ко"торых подключены к информационнымвходам блока промежуточной памяти,первый и второйвход второго элемента И соединены соответственно с тактовым выходом блока обнаружения ошибок и с прямым выходом второго Й 5 триггера, Й-вход которого обьединен974597с входом установки нулевого состояниясчетчика, входом управления блока ключей и вторым выходом Формирователя,причем информационный выход регистрасдвига, информационный вход и выходсдвига которого соединены соответственно с выходом "Ошибка" и тактовымвыходом блока обнаружения ошибок,через последовательно соединенныеблок ключей, блок элементов ИЛИ и 16блок промежуточной памяти подключенык входу регистра 1.11,Однако известное устройство имеетнизкую точность регистрации ошибокдискретного канала связи, 15Цель изобретения - повышение точ .ности регистрации ошибок дискретногоканала связи.Для этого в устройство для обнаружения и регистрации ошибок дискрет- щного канала связи введены два допол-нительных В 5-триггера, два дополнительных элемента И, анализатор состояния счетчика, анализатор обрыва канала, дополнительный элемент ИЛИ и Иблок включения, при этом информационные выходы счетчика через блок включения, к входу управления которогоподключен инверсный выход первого".,5-триггера, подключены к входам ана- Золизатора состояния счетчика, выходфкоторого подключен к В-входу первогодополнительного 85-триггера, прямойььход которого подключен к первомувходу первого дополнительного элемента И, к второму входу которого подклю: ын тактовый выход блока обнаруже;: я ошибок, а выход первого дополни-гль-.ого элемента и подключен к первому в :,ходу Формирователя, объединенному с тактовым входом анализатораобрыва канала, к другому входу которого подключен информационный выд блока обнаружения ошибок, причем первый выход анализатора обрываканала подключен к 5-входу второгодополнительного Й 5-триггера, к В-вхо.ду которого подключен второй выходанализатора обрыва каналы через дополнительный элемент ИЛИ, другой входкоторого объединен с 5-входом первого дополнительного В 5-триггера, аинверсный выход второго дополнительного В 5-триггера подключен к первому .входу второго дополнительного элемен 55та И, второй вход которого объединен". вторым входом Формирователя, а выход подключен к входу управления блока ключей. 1На чертеже представлена структурная схема предложенного устройства,Устройстводля обнаружения и регистрации ошибок дискретного каналасвязи содержит блок 1 обнаруженияошибок, первый и второй элементы И2, 3 соответственно, блок 4 управления, формирователь 5, счетчик 6, блок7 включения, анализатор 8 состояниясчетчика, регистратор 9, первый ивторой В 5-триггеры 10, 11 соответственно элемент ИЛИ 12, коммутатор 13,регистр сдвига 14, блок 15 элементовИЛИ, блок 16 промежуточной памяти,анализатор 17 обрыва канала, дополнительный элемент ИЛИ 18, блок 19ключей, первый и второй дополнительные В 5-триггеры 20, 21 соответственно, первый и второй дополнительныеэлементы И 22, 23 соответственно.Устройство работает следующим образом,Сигнал "Начало сеанса измерения",поступая с внешней аппаратуры непосредственно на 5-вход первого дополнительного В 5-триггера 20, а через .дополнительный элемент ИЛИ 18 наВ-вход второго дополнительного В 5 триггера 21, устанавливает последниесоответственно в единичное и нулевоесостояния,Потенциал с прямого выхода первого дополнительного В 5-триггера 20разрешает прохождение сигналов черезпервый дополнительный элемент И 22,а потенциал с инверсного выхода второго дополнительного В 5-триггера 21прохождение сигналов с соответствующего выхода Формирователя 5 через вто"рой дополнительный элемент И 23 навход управления блока 19 ключей,С помощью блока 1 обнаруженияошибок первого дополнительного элемента И 22, первого дополнительного В 5 триггера 20, первого элемента И 2,Формирователя 5, счетчика 6, двухВ 5-триггеров 10, 11 элемента ИЛИ 12,коммутатора 13, второго элементаИ 3, блока 15 элементов ИЛИ, блока16 промежуточной памяти, второго дополнительного элемента И 23, блока 19ключей, регистра сдвига 14, регистратора 9, блока управления 4 происходитобнаружение и регистрация потока ошибок дискретного потока связи.Одновременно с этим работают схемы,включающие: блок 7 включения, ана.лизатор 8 состояния счетчика, первыйдополнительный В 5-триггер 20, инфор974597 мационные выходы счетчика 6 через блок 7 включения соединены с анализатором 8 состояния счетчика, выход которого подключен к Р-входу первого дополнительного Р 5-триггера 20, прямой выход которого связан с одним из входов первого дополнительного элемента И 22; анализатор 17 обрыва канала, дополнительный элемент ИЛИ 18, вторые дополнительные Р 5-триггер 21 9 и элемент И 23, инФормационный и тактовый вход анализатора 17 соединены соответственно с выходом "Ошибка" и выходом первого дополнительного элемента И 22, а первый и второй вы ход анализатора 17 обрыва канала подключены непосредственно к 5-входу, и через дополнительный элемент ИЛИ 18 к Р-входу второго дополнительного Р 5-триггера 21 соответственно, причем В его инверсный выход соединен с вторым входом дополнительного элемента И 231 выход последнего подключен к входу управления блока 19 ключей.При отсутствии ошибок в последова- И тельности, поступающей с выхода "Ошиб. ка" блока 1 обнаружения ошибок, тактовые импульсы через первый дополнительный элемент И 22, на второй вход которого подается разрешающий сигнал Зв с прямого выхода первого дополнительного Р 5-триггера 20, поступают на эле мент И 2. На второй вход элемента И 2, объединенный с входом управления блока 7 включения, поступает сиг-з нал с инверсного выхода Р 5-триггера 10, разрешающий: прохождение сигналов с выхода первого дополнительного элемента И 22 на счетный вход счетчика 6 через элемент И 2; подключение через блок 7 включения информационных сигналов с выходов счетчиков 6 к анализатору 8 состояния счетчика. В случае неисправности счетчика 6 анализатор состояния счетчика выдает сигнал, поступающий на внешнюю аппаратуру, сигнализируя о неисправности устройства. Этот сигнал запрещает про хождение тактовых импуьсов с его выхода на соответствующие элементы И, формирователь 5, анализатор 17 обрыва канала, вход сдвига регистра сдвига 14, вследствие чего исключается регистрация потока ошибок черезЯ последовательно соединенные коммутатор 13, блок 15 элементов ИЛИ, блок 16 промежуточной памяти на регистра- горе 9. Тем самым автоматически исключается регистрация ложных показаний о потоке ошибок, возникающих вследствие неисправности счетчика 6, уменьшае 1 ся расход промежуточного носителя регистратора 9, повышается точность регистрации потока ошибок. При появлении на выходе "Ошибка" блока 1 обнаружения ошибок сигнала "Ошибка" последний поступает через элемент ИЛИ 12 на Р-вход первого Р 5- триггера 10 и на вход формирователя 5; разрешая формирование на его выходе сигнала через семь тактов после прихода сигнала "Ошибка", Сигнал с выхода формирователя 5 поступает через второй дополнительный элемент И 23, открытый сигналом с инверсного выхода второго дополнительного Й 5- триггера 21, на вход управления блока 19 ключей и разрешает регистрацию последовательности, записанной в регистре сдвига 14 через последовательно соединенные блок 19 ключей, блок 15 элементов ИЛИ, блок 16 промежуточной памяти на регистратор 9,Одновременно последовательность ошибок поступает на информационный вход анализатора 17 обрыва канала, на другой вход которого поступают через открытый первый дополнительный элемент И 22 импульсы тактовой частоты с блока 1 обнаружения ошибок. В случае наличия обрыва связи или потери синхронизации на выходе анализатора 17 обрыва канала появляется сигнал, поступающий на 5-вход второго дополнительного Р 5-триггера 2 1. По сигналу с его инверсного выхода, поступающему на второй вход второго дополнительного элемента И 23, запрещается прохождение сигналов с выхода формирователя на вход управления блока 19 ключей, в результате чего прекращается регистрация последовательности, записаннойв регистре сдвига 14 через последовательно соеаиненные блок 19 ключей, блок 15 элементов ИЛИ, блок 16 промежуточной памяти на регистратор 9 на все время обрыва связи. В результате снижается расход промежуточного носителя регистратора 9, автоматически исключаются из статистики ошибки, возникающие из-за обрыва связи. При окончании обрыва связи анализатор 17 выдает на другом выходе сигнал, поступающий через дополнительный элемент ИЛИ 18 на Р-входвторого дополнительного Й 5-триггера 21, в результате чего сигнал с его инверсного выхода разрешает прохождение сигналов через второй дополнительный элемент И 23 на вход управления блока 19 и сеанс регистрации потока ошибок дискретного канала продолжается.Анализатор обрыва канала может быть выполнен на основе сдвигового регистра с дешифратором, фиксирующим МО определенные состояния,Таким образом, предложенное устройство позволяет исключить ложные показания о потоке ошибок дискретного 1 канала связи, возникающих в результате неисправности основных функциональных узлов устройства; исключить регистрацию потока ошибок, возникающих во время обрывов связи, потери синхронизации, Все это позволяет повысить точность и надежность регистрации потока ошибок, снизить расходы промежуточного носителя регистратора и затраты машинного времени при после- дующей обработке статистики ошибок.формула изобретенияУстройство для обнаружения и ре- Зо гистрации ошибок дискретного канала связи по авт. св, Ю 862375; о тл и ч а ю щ е е а я тем, что, с целью повышения точности регистрации ошибок дискретного канала связи вве- з даны два дополнительных Я 5-триггера, два дополнительных элемента И,: анализатор состояния счетчика, анализатор обрыва канала, дополнительный элемент ИЛИ и блок включения, приэтом информационные выходы счетчикачерез блок включения, к входу управления которого подключен инверсныйвыход первого К 5-триггера, подключены к входам анализатора состояниясчетчика, выход которого подключен кВ-входу первого дополнительного й 5 триггера, прямой выход которого подключен к первому входу первого допол"нительного элемента И, к второму входу которого подключен тактовый выходблока обнаружения ошибок, а выходпервого дополнительного элемента Иподключен к первому входу.формирователя, объединенному с тактовым входом анализатора обрыва канала к другому входу которого подключен информационный выход блока обнаружения ошибок, причем первый выход анализатораобрыва канала подключен к 5-входу второго дополнительного К 5-триггера, кк-входу которого подключен второй выход анализатора обрыва канала черездополнительный элемент ИЛИ, другойвход которого объединен с 5-входомпервого дополнительного В 5-триггера,а инверсный выход второго дополнительного Й 5-триггера подключен к первому входу второго дополнительногоэлемента И, второй вход которого объединен с вторым входом формирователя,а выход подключен к входу управленияблока ключей.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРИ 862375, кл, Н 01 1. 1/10, 1978прототип).974597 ЖРЙ 7 ЛО ГРОУВ лиал ППП "Пате ВНИИПИ Заказ 873
СмотретьЗаявка
2942816, 13.06.1980
РЯЗАНСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ
ЛАГУТКИН ВИКТОР НИКОЛАЕВИЧ, МАРКИН ВАЛЕРИЙ ЕВГЕНЬЕВИЧ, МАКАРОВ НИКОЛАЙ ПЕТРОВИЧ, СВЕТНИКОВ ОЛЕГ ГРИГОРЬЕВИЧ, ШАЛИМОВ АЛЕКСАНДР ФЕДОРОВИЧ
МПК / Метки
МПК: H03M 13/51, H04L 12/26
Метки: дискретного, канала, обнаружения, ошибок, регистрации, связи
Опубликовано: 15.11.1982
Код ссылки
<a href="https://patents.su/5-974597-ustrojjstvo-dlya-obnaruzheniya-i-registracii-oshibok-diskretnogo-kanala-svyazi.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для обнаружения и регистрации ошибок дискретного канала связи</a>
Предыдущий патент: Устройство для приема сигналов по двум параллельным каналам
Следующий патент: Способ синхронизации -последовательности
Случайный патент: Механизм преобразования вращательного движения в поступательное