G06F 7/72 — с помощью арифметического остатка
Устройство для сложения и вычитания чисел по модулю
Номер патента: 1683012
Опубликовано: 07.10.1991
Авторы: Журавлев, Ирхин, Каревский, Краснобаев, Куцый, Панков, Фоменко
МПК: G06F 7/72
Метки: вычитания, модулю, сложения, чисел
...к входу сдвиГа ВправО и Входу сдвиГа Влево содер жимОГО реГистра 5. ВХОД 21 запуска устройства подключен к входу генератора 16 импульсов,Работу устройства удобно рассматривать в двух режимах: режимс определения результата операции модульного сложения и режиме определения операции модульного вычитания,Кольцевой регистр 5 сдвига содержит Гп двоичных разрядов (0-(щ), где Т 1 - значение модуля, Исходное состояние регистра нули во всех разрядах,. Сигнал на выходе элемента ИЛИ - НЕ 14 появляется в том случае, когда на всех выходах счетчика 13 будут нули, При проведении о зрации модульного сложения (А+В) - операнды) Операнд А поступает на вход первого входного регистра 2, Одиночный импульс поступающий с входа6 на второй вход блока 4...
Устройство для деления чисел
Номер патента: 1683013
Опубликовано: 07.10.1991
Авторы: Ахременко, Коляда, Селянинов
МПК: G06F 7/72
...18 частного обнуляется, первый элемент И 14 иэлемент ИЛИ 19 в соответствии с булевымир л.я гттлчстит)Г 2=Г Г 1, 15где Я - выходная величина формирователя20 интегральных характеристик модулярного кода, а д - содержимое го разрядарегистра 9 сдвига ф=О, 1, Т+2), генерируютсигналы Г 1=0 и Г 2=1, блокируя поступлениенулевой информации с выходов элемента 16задержки, вспомогательного регистра 17 иблока 12 умножения, в регистр 6 делимогоподается модулярный код( а 1, а 2, й) делимого А, а в регистр 7 делителя и вспомогательный регистр 17 производится записьмодуля рного кода (Р 1,Д) делителя В (Ю =Ап, % =16 р 1, 1=1, 21(; А а О, В 0),На первом такте операции блок 11 вычитания получает модулярный код разностиВ 1)=А 1-ВО=А-В, который передается в...
Устройство для возведения чисел в степень по модулю три
Номер патента: 1683014
Опубликовано: 07.10.1991
Авторы: Журавлев, Иванов, Ирхин, Краснобаев, Куцый, Панков, Фоменко
МПК: G06F 7/72
Метки: возведения, модулю, степень, три, чисел
...О2 К (тос 3) = 02 К (гпоб 3) = О, а 12 (тос 3 3) = =- 1 (гпос 3 3) = 1 (К = 1, 2,.), 2 (сяоси 3) =- 1, а 2 (тос 3 3) =2.Устройство работает следующим образом.По входу 1 операнд А в двоичном коде поступает на регистр 2, Степень, в которую нужно возвести число А, представленная в двоичном коде, зависит от младшего разряда. Если он равен "0", то степень четная и в этом случае сигнал присутствует на втором входе элемента ИЛИ 4, иначе - на втором входе элемента ИЗ, При А = "00" сигнал на первых входах элементов ИЗ и ИЛИ 4 отсутствует, поэтому сигнал на входе старшего разряда регистра 5 отсутствует, Если степень четная, то сигнал будет на втором входе элемента ИЛИ 4, но в этом случае сигнал с выхода элемента ИЛИ - НЕ 7 поступает на...
Оптический вычислительный модуль в системе остаточных классов
Номер патента: 1686442
Опубликовано: 23.10.1991
МПК: G06F 7/72
Метки: вычислительный, классов, модуль, оптический, остаточных, системе
...реализации вычислительного устройства 10 (см, фиг, 4) триггер 22 программирует операции "Сложение" и "Вычитание". Триггер 23 программирует операцию."Логарифмирование", триггер 24 задает операцию "Антилогарифмирование", Одновременно 15 задействованные триггеры 22 - 24 программируют "Умножение" и "Деление" чисел, в зависимости от наличия или отсутствия сигнала на триггере 22, Модуль 25 счета ранга изображен в аксонометрической проекции 20 для подчеркивания того факта, что вводимый и выходящий ранги состоят из двух компонент: целой части и дробной. Блок 26 памяти служит для определения г 0 А и имеет щ 1 + щ 2 + тз электрических входов для 25 приема сигналов модулей 19 - 21, а такжеэлектрический программируемый вход от триггера 23,...
Устройство для вычитания по модулю
Номер патента: 1689949
Опубликовано: 07.11.1991
Авторы: Гладченко, Журавлев, Иванов, Ирхин, Краснобаев, Куцый, Фоменко
МПК: G06F 7/72
...нет. Поэтому с выхода 19элемента ИЛИ-НЕ 11 сигнал поступаетна первые входы элементов И 15 первойгруппы, Сигнал с выхода, соответствующего унитарному коду результата операции модульного вычитания коммутатора 14, поступает на второй вход одно го из открытых элементов И 15 первойгруппы с выхода которого он поступает через соответствующий элементИПИ 18 третьей группы на вход шифратора 22, который преобразует результат операции в двоичный код. Далеерезультат операции поступает на вы"",.одной регистр 24 и на выход устройства. Второй режим соответствует слу. - ,чаю, когда А нечетное., а В четное, Вэтом случае на выходе младшего разряда региатра 2 - единица, котораяпоступает на один вход элемента Ы 7,на другой вход которого сигнал...
Устройство для умножения чисел по модулю
Номер патента: 1697079
Опубликовано: 07.12.1991
Авторы: Глушков, Ирхин, Кононова, Краснобаев, Сахно
МПК: G06F 7/72
Метки: модулю, умножения, чисел
...регистра 5 сдвига, Первоначально в нулевом разряде регистра 5 записана единица, В соответствующий и-й разряд операнда В тоже записывается единица, Тогда через соответствующий блок элементов И 3 и через блок элементов ИЛИ 8 число (А 2" ) гпо п поступает на импульсный вход установки числа счетчика 9, Сигнал с элемента ИЛИ 10 открывает элемент И 11, и импульсы с входа 7 устройства поступают на вход разрешения сдвига разрядов регистра 16 и вычитающий вход счетчика 9. Через (А 2" ) тоба импульсов единица из нулевого разряда регистра 16 переходит в (А 2" ) вод т-й разряд, а содержимое счетчика 9 становится равно нулю, Тогда сигнал поступает через элемент НЕ 12 на элемент И 13. С входа 7 устройства один импульс поступает на вход разрешения...
Устройство для сложения и вычитания чисел по модулю
Номер патента: 1702366
Опубликовано: 30.12.1991
Авторы: Глушков, Кононова, Краснобаев, Сахно
МПК: G06F 7/72
Метки: вычитания, модулю, сложения, чисел
...с входами второго элемента ИЛИ 9, выходы первого и второго элементов ИЛИ 8 и 9 являются соответственно выходами 10 и 11 "Работоспособно" и "Неработоспособно" устройства, второй информационный вход 12 устройства подключен к первому входу второго блока 13 элементов И и к входу вычитаемого вычитателя 14 по модулю, вход уменьшаемого которого соединен с входом 15 задания модуля устройства, выход вычитателя 14 помодулю соединен с первым входом третьегоблока 15 элементов И. Входы 17 и 18 задания сложения и вычитания устройства под ключены к вторым входам соответственновторого и третьего блоков 13 и 14 элементовИ, выходы которых через блок 19 элементовИЛИ подключены к входу приемного регист 5 ра 20, выход которого подключен к первомувходу...
Устройство для умножения чисел по модулю
Номер патента: 1716511
Опубликовано: 28.02.1992
Авторы: Ирхин, Краснобаев, Сахаров, Экста, Юмашев
МПК: G06F 7/72
Метки: модулю, умножения, чисел
...4 - первый блокэлементов ИЛИ, 5 - вход первого сомножителя устройства, 6- дешифратор, 7- группаэлементов ИЛИ, 8- элемент ИЛИ,9- второйблок элементов И, 10 - элемент НЕ, 11 первый блок элементов И, 12 - второй блокэлементов ИЛИ, 13 - выход устройства, 14 преобразователь кода. Вход 1 второго сомножителя устройства соединен с вторым входом первого блока элементов И 2 группы и с входами блоков . умножения на. константу по модулю 3 группы, выход К-го (К=1-(гп)/2, а - значение модуля) блока умножения на константу по модулю 3 группы соединен с вторым входом (К+1)-го блока элементов И 2 группы, выходы . которых. соединены с соответствующими: входами первого блока 4 элементов ИЛИ, вход 5 первого сомножителя устройства соединен с входом...
Устройство для умножения s-х цифр в позиционно-остаточной системе счисления
Номер патента: 1730625
Опубликовано: 30.04.1992
Авторы: Евстигнеев, Кошарновский, Ревзин
МПК: G06F 7/72
Метки: позиционно-остаточной, системе, счисления, умножения, цифр
...25 30 35 40 45 50 ет величина Ьо. С выхода первого блока 5 умножения величина аоЬо поступает на первый вход второго блока 9 элементов И, пройдя который, поступает в первый сумматор 3. С выхода второго блока 6 умножения величина аоЬо поступает на первый вход пятого блока 12 элементов И, пройдя который, поступает во второй сумматор 4; Через некоторое время на устройство поступает третий тактовый сигнал по входу 27 (см. фиг.2), По этому сигналу закрываются первые информационные входы мультиплексоров 22 и 23 и открываются их вторые информационные входы. На их выходах появляются соответственно величины ао и а 1, поступающие на первые входы соответственно блоков 5 и 6 умножения, на вторые входы которых поступают величины Ьо и Ь 1. На выходах...
Сумматор по модулю чисел ферма
Номер патента: 1737446
Опубликовано: 30.05.1992
МПК: G06F 7/72
Метки: модулю, сумматор, ферма, чисел
...инверсные входы и выходы переноса,Сумматор работает следующим образом.30 Когда старшие разряды обоих слагаемых равны единице, на выходе элемента И2 формируется единица, поступающая навход элемента ИЛИ 5. На выходе элементаИЛИ 5 также появляется единица, которая35 фиксируется в регистре 6 по положительному перепаду тактового импульса, что в соответствии с алгоритмом суммированияявляется достаточным признаком нулевогорезультата суммирования. Когда старший40 разряд одного из слагаемых не равен единице, выход элемента И 2 находится в нулевом состоянии, выход элемента ИЛИ-НЕ 4 также в нулевом состоянии, на входе элемента ИЛИ-НЕ 7 присутствуетлибоустойчи 45 вое состояние единицы, либо устойчивоесостояние нуля в зависимости от...
Устройство для сложения и вычитания чисел по модулю р.
Номер патента: 1751756
Опубликовано: 30.07.1992
МПК: G06F 7/72
Метки: вычитания, модулю, сложения, чисел
...7 - выходнойрегистр, 8 - выход устройства, 9 - второйинформационный вход устройства, 10 - второй входной регистр, 11 - сумматор по модулю Р, 12 - шина подачи значения модуляР, 13 - первый элемент И, 14 - шина призна-.ка операции сложения, 15 - второй элементИ, 16 - шина признака операции вычитания,17 - второй элемент ИЛИ, 18 - приемныйрегистр, 19 - схема сравнения, 20 - счетчик,21 - шина запуска устройства, 22 - генератор импульсов, 23 - третий элемент И, 24 -четвертый элемент И, 25 - умножитель частоты в К=о 92(Р - 1)+1 раз, 26 - КРС, 27 -группа из п 1 счетчиков, 28 - рабочий регистр, 29 - шина управления регистром 28,30 - дополнительный счетчик, 31 - дополнительная схема сравнения, 32 - регистр константы, 33 - выход дополнительной...
Оптоэлектронное модульное устройство для параллельного сложения оптических цифровых картин в системе остаточных классов
Номер патента: 1751783
Опубликовано: 30.07.1992
Авторы: Богухвальский, Коломиец, Красиленко, Савицкий
МПК: G06E 1/04, G06F 7/72
Метки: картин, классов, модульное, оптических, оптоэлектронное, остаточных, параллельного, системе, сложения, цифровых
...содержащей кристалл с етсветовой поток)для первогооптического сильно выраженными электрооптическими". картинного входа 71 и одна из матриц 101,свойствами и светочувствительностью, 40.102,., 10 м 1 для второго входа 91, При сложелибо электрооптический кристалл с нане- нии чисел разрешающим уровнем сигнала сенным слоем фотополупроводника, нахо-: " ; на входе задания операций 13 открывается оптоэлектронный затвор 4, затвор 5 при дящийся в электрическом поле между двумя прозрачными электродами, заключенной этом закрывается запрещающим уровнем между двумя скрещенными поляризатора сигнала подаваемого через инвертор 6. В ми. В предлагаемом устройстве применяет-этом случае матрицы 81, 82, , 8 м 1 группы 71 ся оптически управляемый транспарант...
Устройство для сложения и вычитания чисел по модулю
Номер патента: 1755275
Опубликовано: 15.08.1992
Авторы: Ирхин, Краснобаев, Милехин, Сахно, Юмашев
МПК: G06F 7/49, G06F 7/72
Метки: вычитания, модулю, сложения, чисел
...устройства. соединен с вторыми входами первого 23 элемента И и пятого 17 блока элементов И, вход 27 задания вычитания устройства соединен с вторыми входами второго 24 элемента И и шестого 18 блока элементов И, вход младшего разряда первого 1 информационного входа устройства соединен с первым входом сумматора 10 по модулю два, с вторым входом третьего 11 элемента И и с входом второго 28 элемента НЕ, вход младшего разряда второго 15 информационного входа устройства соединен с вторыми сумматора 10 по модулю два и четвертого 12 элемента И,.с входом первого 29 элемента НЕ, выходы первого 29 и второго 28 элементов ЧЕ соединены соответственно с первыми входами третьего 11 и четвертого 12 элементов И,Работу устройства удобно рассматривать в...
Арифметическое устройство по модулю
Номер патента: 1756881
Опубликовано: 23.08.1992
Авторы: Ирхин, Краснобаев, Милехин, Юмашев
МПК: G06F 7/49, G06F 7/72
Метки: арифметическое, модулю
...сигнал, если направление сдвига ветственно с входами аз я ов ир р д ервого правае(таккаксигналнавыходеэлементаприсутствует). тат сигнал поступа-входа четвертого блока 24 элементов И, вы- ИЛИ 29 присутствует). Э ходы четвертого 24 и пятого 25 блоков эле- ет на первый вход элемента И 17; а если ментов И соединены соответственно с сигнал отсутствует, то.открывается элементлем нтпервым и вторым входами второго блока 26 50 И 18, обеспечивая левое на з е ов ИЛИ, входы 27 и 28 задания сло- га. С выхода ш ф 23вое направление сдви, да шифратора через элемент Ичисло сдвигов в двоичном коде жения и вычитания устройства соединены, 24 и.ИЛИ 26 числ соответственно с первым и вторым входами поступает в при м 10. Семныи регистр 10. С входавходы открытых...
Устройство для деления чисел в модулярной системе счисления
Номер патента: 1756887
Опубликовано: 23.08.1992
Авторы: Ахременко, Коляда, Селянинов, Чернявский
МПК: G06F 7/72
Метки: деления, модулярной, системе, счисления, чисел
...к пер 10 вым выходам соответственно третьего 14 ивторого 9 узлов задержки,Первый узел 8 задержки представляетсобой цепочку из Т+2 последовательно соединенных регистров разрядностью Лбит,15 вход первого и выход последнего иэ которых являются соответственно входом и выходом узла задержки,Второй узел 9 задержки представляетсобой цепочку из Т+6 последовательносое 20 диненных регистров разрядностью Лбит;вход первого регистра является входом узлазадержки, выходы (Т+6)-го.и Т+1)-го регистров являются соответственно первым и вторым выходами узла Задержки.Управляющие входы первого 5 и второго 6 коммутаторов объединены и подключены к первому выходу второго регистра 26сдвига блока 7 управления, Выход первогоузла 8 задержки подключен к входу...
Сумматор по модулю пять
Номер патента: 1765823
Опубликовано: 30.09.1992
Авторы: Анкудинов, Зыков, Удинцев, Шипилов
МПК: G06F 7/49, G06F 7/72
...второго элемента запрета, выход первого элемента И соединен с четвертым входом четвертого элемента ИЛИ - НЕ и с первыми входами третьего и четвертого элес вторым входом третьего элемента ИЛИ 19, а выход четвертого элемента ИЛИ - НЕ 10 - с первым входом пятого элемента ИЛИ 17, вторым входом которого является выход второго элемента запрета 14. Выход второ го элемента И 11 соединен с четвертым входом четвертого элемента ИЛИ 18. Выход третьего элемента И 12 соединен с третьим входом третьего элемента ИЛИ 19. Выход шестого элемента ИЛИ-НЕ 15. соединен с 10 третьим входом пятого элемента ИЛИ 17, выход пятого элемента ИЛИ - НЕ 13 - с четвертым входом третьего элемента ИЛИ 19,Сумматор по модулю пять работает следующим образом. Схема...
Оптический программируемый модуль в системе остаточных классов
Номер патента: 1767499
Опубликовано: 07.10.1992
Автор: Старцев
МПК: G06F 7/72
Метки: классов, модуль, оптический, остаточных, программируемый, системе
...К-й позиции, то он выходит со второго выхода соответствующегокоммутатора 6 и поступает на й-й выходблока (й = 1 пбч К),При умножении и делении работа модуля складывается из совокупности описанных выше операций, при этом на вход 9модуля подается значение индекса второгооперанда. При умножении и делении сумматор-вычитатель 4 выполняет соответственно сложение и вычитание. 45Формула изобретенияОптический программируемый модуль всистеме остаточных классов, содержащийблок определения индексов, включающийгруппу оптических коммутаторов и группу 50фотоприемников, сумматор-вычитатель помодулю, блок определения антииндексов,включающий группу оптических коммутаторов и группу фотоприемников, причем входы разрядов первого информационного 55входа...
Арифметическое устройство по модулю
Номер патента: 1775721
Опубликовано: 15.11.1992
Авторы: Ирхин, Квасов, Краснобаев, Кукушкин, Можаев, Приходько
МПК: G06F 7/49, G06F 7/72
Метки: арифметическое, модулю
...соединен с вторыми входами второй 18 группы элементов И и с выходом элемента 21 запрета устройства, вход 22 признака операции умножения устройства соединен со вторым входом третьего 16 блока элементов И, с первым входом третьего 23 элемента И и с управляющим входом элемента 21 запрета, информационный вход которого соединен с тов И, входы признаков операций сложения 25 и вычитания 26 устройства соединены соответственно с первым и вторым входами пятого 27 элемента ИЛИ, а также соединены соответственно с первыми входами первого 28 и второго 29 элементов И, вторые входы которых соединены с инверсным и прямым выходами сумматора 9 по модулю два, а выходы с первым и вторым входами третьего 30 элемента ИЛИ, выход которого соединен с вторым...
Арифметическое устройство по модулю три
Номер патента: 1797116
Опубликовано: 23.02.1993
Авторы: Авгуль, Захаров, Подрубный, Торбунов
МПК: G06F 7/72
Метки: арифметическое, модулю, три
...сложения по модулю три:В - 2Ь 1+ Ь 2 = (Х+У)гпооЗ;на выходах 30 и 31 - соответственно разряды с 1 и с 2 результата операции вычитания по модулю три;С =2 с 1+ с 2 = (Х-У)гподЗРабота устройства поясняется приводимой таблицей,Таким образом, арифметическое устройство выполняет одновременно операции сложения, вычитания и умножения по модулю три над двухразрядными двоичными операндами.Формула. изобретения Арифметическое устройство по модулютри, содеожащее первый и второй элементы И, первый и второй элементы И-НЕ, первый 5 и второй элементы НЕРАВНОЗНАЧНОСТЬ,первый элемент РАВНОЗНАЧНОСТЬ, с первого по четвертый входы устройства, и ричем первый вход первого элемента И-Н Е соединен с первым входом устройства, тре тий вход которого соединен с...
Устройство для умножения чисел по модулю
Номер патента: 1807484
Опубликовано: 07.04.1993
Авторы: Журавлев, Ирхин, Краснобаев, Куцый, Приходько, Фоменко, Чичеватов
МПК: G06F 7/72
Метки: модулю, умножения, чисел
...входе последнего блока 11 элементов И имеем (А 2)глоба = А. Второй сомножитель В в двоичном коде поступает на первый вход второго 2 блока элементов И и на вход дешифратора 3, выходы которого, соответствующие превышению числа единиц над нулями в двоичном его представлении соединены с входами второго 4 элемента И. В данном случае сигнал поступит с выхода второго элемента НЕ на второй вход второго 2 блока элементов И и на второй вход пятого 9 элемента И, Второй сомножитель В в двоичном коде поступает через второй 2 блок элементов И и далее через второй 10 блок элементов ИЛИ на соответствующие вторые входы блоков 11 .элементов И группы, На первые входы блоков 11 элементов И группы поступаетсигнал с выходов разрядов первого кольцевого...
Арифметическое устройство по модулю
Номер патента: 1809437
Опубликовано: 15.04.1993
Авторы: Ирхин, Квасов, Краснобаев, Приходько, Экста
МПК: G06F 7/49, G06F 7/72
Метки: арифметическое, модулю
...то сигнал с выхода ИЛИ-НЕ 24 закрывает элемент 5 запрета, запрещая прохождение импульсов на сдвиг двоичных разрядов КСР 8 и одновременно этот сигнал поступает на второй вход седьмого 28 элемента И, с выхода которого сигнал поступает на второй вход второго 9 блока элементов И, обеспечивая прохождение результата операции модульного сложения, полученного в унитарном коде через третий 20 блок элементов ИЛИ на вход преобразователя 10 унитарного кода в модульный. С выхода преобразователя 10 унитарного кора в модулярный результат операции в двоичном коде поступает на 11 устройство. 2) режим модульного вычитания. Работа устройства при выполнении операции модульного вычитания (А - В)вонищ отличается от модульного сложения только тем, что...
Устройство для сложения и вычитания чисел по модулю
Номер патента: 1810889
Опубликовано: 23.04.1993
Авторы: Журавлев, Ирхин, Краснобаев, Куцый, Панков, Фоменко, Юмашев
МПК: G06F 7/72
Метки: вычитания, модулю, сложения, чисел
...Прекращение подачи тактовых импульсов на управляющие входы счетчиков 2, 8 производит в этом случае сигнал с выхода второю 16 элементов И.Во втором режиме работы присутствует сигнал на входе 10. В этом случае второй операнд В поступает на установочные входы второго 8 счетчика через первый 5 преобразователь прямого кодав дополнительный код по. модулю, который осуществляет унарную операцию (а - В), где а - модуль устройства. Дальнейшая работа устройства аналогично первому режиму,Рассмотрим примеры выполнения модульных операций вычитания и сложения при щ = 7. Пусть А = 5, В.= 3 и необходимо определить результат операции (А - В)аоб 7, Первый операнд А =101 в двоичном коде поступает на установочные входы первого 2 счетчика, Второй операнд...
Устройство для сложения и вычитания чисел по модулю
Номер патента: 1820379
Опубликовано: 07.06.1993
Авторы: Ирхин, Краснобаев, Кукушкин, Можаев
МПК: G06F 7/72
Метки: вычитания, модулю, сложения, чисел
...6 в двоичном коде поступает второй операнд В. Преобразователь 20 кода числа в дополнительный код по модулю преобразует число В в гп - В. Первый дешифратор 2 преобразует операнд А из двоичного кода в унитарный и соответствующий сигнал поступает на определенный элемент И 3 первой группы, Операнд В поступает на первые входы элементов И третьей группы 7, а на первые входы элементов И четвертой группы 21 поступает операнд е-В. Второй дешифратор 18 преобразует второй операнд В из двоичного кода в унитарный, если 0 В 2, т,е. количество выходовс ( ф5второго дешифратора 18 равно - . ПустьП) 20В2, тогда с выхода второго элемента ИЛИ 19 поступает сигнал на вход 10 шестого элемента И 22 и на вторые входыэлементов И третьей группы 7, обеспечивая...
Устройство для сложения и вычитания чисел по модулю
Номер патента: 1820380
Опубликовано: 07.06.1993
Авторы: Власишен, Ирхин, Краснобаев, Куцый, Приходько, Фоменко, Чичеватов
МПК: G06F 7/72
Метки: вычитания, модулю, сложения, чисел
...если уд =1 д, В данном случае (присутствует сигнал на входе 27) при уд =ув сигнал с выхода третьего элемента И 25 через второй элемент ИЛИ 29 поступает на вход сдвига вправо содержимого ретистра 6 через открытый элемент И 20 (на другой его вход поступает тактовые импульсы). Производится продвижение единицы, записанной в регистр, на В(В) двоичных разрядов вправо, когда содержимое счетчика 16 равно нулю, сигнал с выхода элемента ИЛИ - НЕ 17 закрывает элемент 18 запрета, запрещая прохождение импульсов на сдвиг двоичных разрядов регистра (этот сигнал является сигналом окончания модульной операции), Результат операции с выходов разрядов регистра, полученный в унитарном коде, поступает на охолц шифратора 7, с выхода которого он поступает на...
Устройство для умножения s-ичных цифр в позиционно остаточной системе счисления
Номер патента: 1837284
Опубликовано: 30.08.1993
Авторы: Бондаренко, Евстигнеев, Кошарновский
МПК: G06F 7/72
Метки: s-ичных, остаточной, позиционно, системе, счисления, умножения, цифр
...обьединены с соответствующими выходами блокасравнения с константой 24 и являются выходом переноса сумматора 8.Блок 24 сравнения с константой представляет собой блок постоянной памятиобьемом (ЗЯ-З х 1 бит,Блоки 13, 14 хранения констант конструктивно аналогичны блокам 1, 2 хранения10 констант,В основу работы устройства для умножения Я-ичных цифр в позиционно-остаточной системе счисления положеноследующее,15 Запишем произведение двух 3-ичныхцифр в виде: 1а 1 Ьо Л-С 13+ Со, аоЬо 3=04 Л+бо, (2) 25где а 1 Ь - значения Я-ичных цифр сомножителей;Я - основание внешней позиционнойсистемы счисления.Сгруппируем из (2) члены с одинаковыми весами г 1 3 = С 13 + с 13, го = Со + Оо (3) Соединяя (1) и (3), получим аЬ =(а 1 Ь 1+ с 1)3+(аоЬо+ го) . (4)...