Патенты с меткой «десятичный»

Страница 6

Преобразователь последовательного троичного кода в десятичный код

Загрузка...

Номер патента: 1172018

Опубликовано: 07.08.1985

Авторы: Головко, Губенко, Попельнух

МПК: H03M 7/00

Метки: десятичный, код, кода, последовательного, троичного

...чертеже приведена блок-схемапредлагаемого преобразователя,Преобразователь содержит распределитель 1 импульсов, первый ивторой информационные входы 2 и 3, 3тактовый вход 4, элементы И 5-7,образующие в совокупности первуюгруппу элементов И, элементы И 8-10,образующие вторую группу элементовИ, триггеры 11-13 и 14-16, образующие соответственно первую и вторуюгруппы триггеров, элементы И 17-25,образующие в совокупности дешифратор 26 троичного кода.Предложенный преобразователь работает следующим образом.Синхроимпульсы из канала поступают на вход распределителя 1 им. пульсов, который последовательноопрашивает разряды входного кода по- щложительного и отрицательного кайалов, Для этого выходные сигналыраспределителя импульсов подаютсяна входы...

Четырехразрядный преобразователь двоичного кода в двоично десятичный

Загрузка...

Номер патента: 1172019

Опубликовано: 07.08.1985

Авторы: Аспидов, Кириллов, Огороднов, Селетников, Якуш

МПК: H03M 7/00

Метки: двоично, двоичного, десятичный, кода, четырехразрядный

...входом первого элемента И ичетвертым входом первого элементаИСКЛЮЧАЮЩЕЕ ИЛИ, выходы первого,второго, третьего и четвертого элементов ИСКЛЮЧМОЩЕЕ ИЛИ соединены свыходами соответствующих разрядов.преобразователя, входы первого,второго и третьего разрядов которого соединены соответственно с входами первого, второго и третьегоэлементов НЕ, а вход второго разряда преобразователя соединен с третьим входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ.917/52 Тираж 872 Подписно ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035,Москва, Ж, Раушская наб., д.4/Зак лиал ППП "Патент", г. Ужгород, ул,Проектная, 4 11Изобретение относится к автоматике и цифровой вычислительной технике и может быть использовано при...

Реверсивный преобразователь двоичного кода в двоично десятичный код

Загрузка...

Номер патента: 1229966

Опубликовано: 07.05.1986

Авторы: Красноголовый, Шпилевой, Южаков, Якушев

МПК: H03M 7/12, H03M 7/28

Метки: двоично, двоичного, десятичный, код, кода, реверсивный

....с выхода триггера 13, что разрешает прохождение всех последуйщих импульсов с выхода элемента 15 через элемент ЗИ-НЕ 2 на суммирование в реверсивный двоичный счетчик 9.1Таким образом, благодаря триггеру 14, в двоичный счетчик 9 поступает на один импульс меньше, чем в двоично-десятичный счетчик 8. Данную операцию необходимо произвести, так как в качестве сигналов окончания преобразования используются импульсы обратного переноса, которые вырабатываются в счетчиках 8 и 9 при поступлении (в+1)-го тактирующего импульса, где й - количество тактирующих импульсов, необходимое для считывания преобразуемого кода из счетчиков 8 или 9. Поскольку (щ+1)-й импульс будет поступать для суммирования вреверсивный двоичный счетчик 9, то блокировка...

Десятичный сумматор в избыточной системе счисления

Загрузка...

Номер патента: 1256015

Опубликовано: 07.09.1986

Авторы: Гыскэ, Каленик, Ротарь

МПК: G06F 7/49

Метки: десятичный, избыточной, системе, сумматор, счисления

...шаг алгоритма.При этом на выходах элементов ИЛИ21, 24-26 образуется четырехразрядный код величины Р - 10 Р Сложение этой величины с промежуточнойсуммой осуществляется в одноразрядных сумматорах 14-17.Входы и выход положительного иотрицательного переносов используются для связи между разрядами в параллельном многоразрядном десятичномзнакоразрядном сумматоре,Формула изобретенияДесятичный сумматор в избыточной системе счисления, содержащий в каждом разряде первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый одноразрядные сумматоры, элемент И-НЕ, пять элементов ИИ, шесть элементов И, причем первые и вторые информационные входы первого, второго, третьего, четвертого одноразрядных сумматоров являются входами...

Устройство для преобразования двоичного кода в двоично десятичный код

Загрузка...

Номер патента: 1275425

Опубликовано: 07.12.1986

Авторы: Ковалева, Свинцов

МПК: G06F 7/12

Метки: двоично, двоичного, десятичный, код, кода, преобразования

...преобразуемое число М(М (2,то в триггер 5 запишется О. Приэтом единица на инверсном выходе 25триггера 5 подается на вход элемента И 7 и вход элемента И 9; команда, поступившая на вход запуска устройства, проходит через элемент И 7 и обгнуляет двоично-десятичный счетчик, а импульсы с генератора 3 тактовых импульсов через элемент И 9 поступают на счетчики 1 и 2. После того,как двоичный реверсивный счетчик 1,работающий в режиме вычитания, отсчитывает М импульсов, импульс перека 1 сбросит триггер 4 в нулевое состояние и генератор 3 тактовых импульсов прекратит работу. При этом двоична-десятичный счетчик 2, работающий в режиме прямого счета, отсчитывает И импульсов и на выходе1 Если преобразуемое число МИ /2,то в триггер 5 запишется 1. При...

Десятичный реверсивный счетчик с цифровой индикацией

Загрузка...

Номер патента: 1279062

Опубликовано: 23.12.1986

Авторы: Гахария, Мечурчлишвили, Самтеладзе

МПК: H03K 23/72

Метки: десятичный, индикацией, реверсивный, счетчик, цифровой

...поступает на вход элементаИЛИ 21 и с его выхода - на запись вследующую декаду,Таким образом, при поступлении десятого импульса на вход устройствав счетчике записался код 0000, а наследующую декаду поступил импульсзаписи, После этого на Р-входе Ртриггера 19 появится сигнал логического нуля и с приходом 11-го импульса на вход устройства триггер 1 вновьустанавливается в единичное состояние, а Р-триггер 19 устанавливаетсяв нулевое состояние и, таким образом, на входах сброса триггеров 6,11 и 16 устанавливается сигнал логИческого нуля, разрешающий дальнейшуюнормальную работу счетчика.При вычитании па шину "Вычитание"подается сигнал логической единицы,а на шину "Сложение" в . сигнал логического нуля, при этом на вход сброса Р-триггера 19...

Десятичный счетчик

Загрузка...

Номер патента: 1338067

Опубликовано: 15.09.1987

Авторы: Закутаева, Котицын

МПК: H03K 23/74

Метки: десятичный, счетчик

...реле 6.3 по цепи; шина прямого счета, замыкающий контакт 17.2, диод 9, включающая катушка "1" реле 6.3,36 первая счетная пина 31, По окончаниисчетного импульс отключается входное реле 1, замыкается его контакт 73- 65, конденсатор 74 перезаряжается по цепи: вина прямого счета 18, диод 75, 4 О эамыкающии контакт 72-68, резистор 66, конденсатор 74, размыкающий контакт 73-65, замыкающий контакт 67- 71, минус источника питания, т.е. с полярностью + со стороны резистора 46 ЬЬ. При поступлении второго счетногоимпульс опять включается входное реле 1, размыкается его контакт 73-Ь 5, эамыкается контакт 73-64, заряженньш конденвтор 74 подклочается к обмоткам реле 61 и разряжается по цепи: "+" обкладк конденсатора 74, "0" катушка реле 61, диод...

Устройство для преобразования двоичного кода в двоично десятичный

Загрузка...

Номер патента: 1441485

Опубликовано: 30.11.1988

Авторы: Вяльшин, Корчаловский

МПК: H03M 7/12

Метки: двоично, двоичного, десятичный, кода, преобразования

...двоичного кода в зависимости от состояния двоичных вычитаюших счетчиков 5 и 6. Состояние выходовдвоично-вычитающих счетчиков Дополнительный десятичный код Счетчик 5 Счетчик 6 0 16 0 256 272 Так, дпя вссьмиразрядного двоилного кода. требуется допопнтттельньтй код 0 и 16, а для двенадцатиразрядпого двоичного кода требуется дополнительньтй код О 16 256 и 272 Цопопнитепьные коды с вьходы шифратора 9 посту- пают на зторь.е входы мультиплексора 8 и на первые входы параллельных двоично-десятичных декадных сумматоров11 и 12,На вторые входы параллельных двоично-десятичных декадных сумматоров10 - 12 поступает код с выхода выходного регистра 14, Результат сложенияс выхода параллельных двопчно -десятичных декадных сумматоров 10 - 12поступает на...

Десятичный счетчик с естественным порядком счета

Загрузка...

Номер патента: 1448409

Опубликовано: 30.12.1988

Авторы: Грудников, Норкин, Синдаловский

МПК: H03K 23/64

Метки: десятичный, естественным, порядком, счета, счетчик

...В течение всей этой серии входных импульсов триггер 4 остается в нулевом состоянии, обеспечивая через элемент ИЛИ-НЕ 6 наличие "0" на втором входе элемента ИЛИ-НЕ 5. Импульсы с инверсного выхода триггера 1 при этом беспрепятственно проходят на счетный вход триггера 2 через элемент ИЛИ-НЕ 5 как через инвертор, На выходах 8 - 11 счетчика последовательно вырабатываются двоично-десятичные коды тройки и четверки. По заднему фронту четвертого импульса на входе 7 триггер 3 переходит в единичное состояние, подтверждая уровень "0" на выходе элемента ИЛИ-НЕ14484 09 4 з6. Таким образом, триггеры 1 - 3продолжают работать как последовательный двоичный счетчик, благодаря разрешающему уровню 0 на второй входеэлемента ИЛИ-НЕ 5. 5Прямой выход...

Одноразрядный десятичный сумматор

Загрузка...

Номер патента: 1464155

Опубликовано: 07.03.1989

Авторы: Будишов, Кочемасов, Некрасов, Новиков

МПК: G06F 7/50

Метки: десятичный, одноразрядный, сумматор

...элементами И 2 и 3, атакже элементом ИЛИ 6. На вторыевходы всех остальных элементов ИСВЛ 10 ЧАЮЩЕЕ ИЛИ 8, 9 и 11 подаетсяуровень логического нуля. При этомвторой, третий и четвертый разрядывыхода входного двоичного сумматора1 складываются по модулю два соответственно с вторым, третьим, четвертым разрядами числа 10 (1010) эле ментами ИСКЛЮЧАЮЩЕЕ ИЛИ 10-12.;Когда числа на выходе двоичноговходного сумматора 1 равны 12 (1100),13 (1101), на второй вход элемента ИСКЛЮЧАЯЦЕЕ П 1 11 поступает уровень единицы, формируемый элементами И 4 и 5, а также элементом НЕ 7. На вторые входы элементов ИСКЛЮЧАЮЦЕЕ ИЛИ 10 и 12 подается также логическая единица. На вторых входах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 8 и 9 уровень логической единицы, формируемый...

Одноразрядный десятичный сумматор в коде “5421

Загрузка...

Номер патента: 1575171

Опубликовано: 30.06.1990

Автор: Тимошкин

МПК: G06F 7/50

Метки: 5421, десятичный, коде, одноразрядный, сумматор

...причем выходы разрядов трехразрядного двоичного сумматора соединены с первыми входами соответствующих разрядов корректирующего трех- разрядного двоичного сумматора, выходы разрядов которого соединены с выходами разрядов десятичного сумматора с первого по третий, выход четвертого разряда которого соединен с выходом сумматора по модулю два, первый, второй и третий входы блока формирования сигнала коррекции соединены с выходами соответственно первого, второго и третьего разрядов трехразрядного двоичного сумматора, а выход годключен к вторым входам первого и второго разрядов корректирующего треХраЗ - рядного двоичного сумматора, входу первых, вторых и третьих разрядов первого и второго операндов десятичного сумматора соединены...

Десятичный сумматор в избыточной системе счисления

Загрузка...

Номер патента: 1594524

Опубликовано: 23.09.1990

Авторы: Гыскэ, Кирьяк

МПК: G06F 7/49

Метки: десятичный, избыточной, системе, сумматор, счисления

...величина Р. Еечетырехразрядный код образуется навыходах элементов ИЛИ 21, 23-25,Сложение этой величины с промежуточным результатом осуществляется в блоке 4 Аормироваиия конечного результата, состоящем из одноразрядныхсумматоров 1-20, Тем самым в блоках 3 и 4 (коррекции и Аормирования .конечного результата) реализуетсятретий шаг алгоритма.Входы и выходы положительного иотрицательного переносов используются для связи между разрядами в параллельном многоразрядном десятичномсумматоре в избыточной зцакоразрядной системе счисления,Рассмотрим пример сложений десятичных знакоразрядных чисел по выше приведенному алгоритму. Значенияоперандов в обычном десятичном представлении равны Х = 26345, а У =- 18094,В знакоразрядном представлении их...

Реверсивный преобразователь двоичного кода в двоично десятичный

Загрузка...

Номер патента: 1621182

Опубликовано: 15.01.1991

Авторы: Каграманов, Каграманян, Мовсесян, Степанян

МПК: H03M 7/12, H03M 7/28

Метки: двоично, двоичного, десятичный, кода, реверсивный

...10(76) -з.ком, 4-"Р 1.Ч 11 тактПо Р 1(0076) воЗ 16=С (к вых,17) Р 1- ком,7 - бл.10Бл, 10(0076/16)=вых. бл, 10 (0004)ком.4-Р 1Ч 111 тактПо Р 1(0004).вод 16=4 (к вых.16)В итоге; 129011194 о =4 СЕ 5888 Ац.,первое зннчение промежуточного произведения, после чего выходы 0,1,2,3,4регистра РЗ через шифратор 14 на выходы 16 выдают первую цифру шестнадцатиричной дроби, а выходы 5,6 п5разрядов РЗ подводятся к входам блока9 умножения как компонента промежуточного произведения для выполнения второго такта преобразования, описанного 10выше при получении первой дробнойшестнадцатиричной цифры,В начале преобразования дробныхдвоичных чисел сбрасываются регистры1,2 и 3. Управляющие входы возбуждаются уровнями 19=0 20=0, 21=0, 22=1,23-"1 и 24=1. После...

Преобразователь кода семисегментного индикатора в двоично десятичный код

Загрузка...

Номер патента: 1649670

Опубликовано: 15.05.1991

Автор: Яранцев

МПК: H03M 7/00

Метки: двоично, десятичный, индикатора, код, кода, семисегментного

...код.Целью изобретения является упрощение преобразователя,На чертеже представлена функциональная схема преобразователя.Преобразователь содержит элементНЕ 1, элементы И 2,3, элемент ИЛИ 4,элементы И)К-НЯ 5-10.Работа преобразователя осуществляется в соответствии с принципами комбинационной логики и поясняется таблицей. Формула изобретенияр 0 Преобразователь кода семисегментного индикатора в двоична-десятичный кад, содержащий первый элемент И, выход которого соединен с первым вхо, 25 дом элемента ИЛИ, выход которого является первым выходом преобразователя, элемент НЕ выход которого соединен с.первым входом первого элемента ИЛИ-НЕ, выход которого соединен с вторым входам элемента ИЛИ, первый вход первого элемента И объединен с...

“одноразрядный десятичный сумматор в коде “5421”

Загрузка...

Номер патента: 1658143

Опубликовано: 23.06.1991

Авторы: Теленков, Тимошкин

МПК: G06F 7/50

Метки: 5421, десятичный, коде, одноразрядный, сумматор

...разрядов5 10 15 20 25 30 35 40 45 50 55 слагаемых равно 5 (10 01 10), б (10 10 01), 1 (10 10 10) или 8-ми (Ез=1 Ез=.О), то срабатывает блок 5.Коррекция заключается е добавлении числа 3 (01 10 10) и значению суммы трех младших разрядов, Старшие разряды слагаемых ЬаЬа, саса поступают на входы сумматора 3 по модулю два и суммируются с учетом сигнала переноса в данный сумматор 1 а 1 а. Сигнал переноса 4 а формируется элементами И-НЕ б, ИЛИ-НЕ 1 в зависичости от состояний выходов переноса Ез, Ез, Ез, Ез сумматора 1 и корректирующего сумматора 2, Парафазный выход десятичного переноса принимает значение логической "1" (Е=-1, Е=О), когда оба старших разряда слагаемых равны "1", либо один из них равен "1", а значение суммы трех младших...

Синхронный десятичный счетчик

Загрузка...

Номер патента: 1661994

Опубликовано: 07.07.1991

Авторы: Животовский, Исмаилов, Мамедов

МПК: H03K 23/72

Метки: десятичный, синхронный, счетчик

...единичный сигнал, то на выходе элемента 30 появляется единичный сигнал, который поступает на первые входы элементов И 7,1, 9, 10, 11, 16, 17, 21 и третий вход элемента И 20.В этом режиме равотысостоянияК-триггеров 1,1 и 1,2 будут определяться сигналами с выходов элементов И 7.1 и 9, поступающими на входы элементов ИЛИ 4,1 и 4,2, а состояния К-триггеров 1,3 и 1.4 - с элементов И 10, 11 и 16, 17, поступающими на входы элемента ИЛИ 12 и 18, с выходов которых сигналы поступают на третьи входы элементов ИЛИ 4,3 и 4.4, Т,е. режимы работы К-триггеров определяются состояниями каждого последующего К-триггера подачей сигнала с инверсного выхода на вход соответствующего элемента И предыдущего оазряда. Так, режим работы К-триггера 1.1...

Десятичный счетчик импульсов

Загрузка...

Номер патента: 1721826

Опубликовано: 23.03.1992

Автор: Фойда

МПК: H03K 23/72

Метки: десятичный, импульсов, счетчик

...эле ментов соединены с входом 6 счетчика, Выход первого элемента 5-1 соединен с входом второго элемента 5-2, выход которого соединен с входом первого элемента 5-1. Выход третьего элемента 5-3 соединен с 20 входом второго элемента 5 - 2 и с выходом РЭУ, который соединен си К-входами К- триггеров. Каждый К-триггер выполйен на четырех элементах И - НЕ. Например, первый К-триггер выполнен на элементах 1-1, 25 1-2, 1-3 и 1-4. Третий и четвертый из этих элементов соединены триггерными связями и образуют выходной триггер (1 - 3, 1-4). Первый элемент 1 - 1 является элементом установки в единицу выходного триггера. Вы ход первого элемента 1-1 соединен с входом третьего элемента 1 - 3. Входы первого элемента 1 - 1 являются -входами К- триггера,...

Преобразователь кода семисегментного индикатора в двоично десятичный код

Загрузка...

Номер патента: 1743001

Опубликовано: 23.06.1992

Авторы: Арутюнян, Бабалянц, Саргсян, Шахкамян

МПК: H03M 7/12

Метки: двоично, десятичный, индикатора, код, кода, семисегментного

...содержит элементыНЕ 1 и 2, 2 ИЛИ 3, 2 И 4, 2 ИЛИ-НЕ 5-7,2 И-НЕ 8-10, 4 ИЛИ-НЕ 11, входные шины15 12-17, выходные шины 18-21.Входные шины 12-17 соответствуютсегментам а, Ь, б, е,и 9 семисегментногоиндикатора соответственно (фиг,2), Выход.ные шины 18-21 соответствуют двоично-де 20 сятичному коду с весами разрядов 2 О, 2, 2и 2 соответственно.Элементы 2 ИЛИ 3 и 2 И 4 формируют нашине 18 сигнал младшего разряда выходного кода (20), описываемый выражением25Ао - е(1+ а),Элементы 2 ИЛИ-НЕ 5 - 7 формируют на шине 19 сигнал второго разряда выходного30 кода(2 ), описываемый выражениемА 1-а+1+е+ ЬЭлементы 2 И - НЕ 8-10 формируют на35 шине 20 сигнал третьего разряда выходного кода (2 ), описываемый выражениемАг- Ь о(д а).Элемент 4...