Патенты опубликованные 15.03.1978

Страница 25

Амплитудно-временной анализатор

Загрузка...

Номер патента: 598068

Опубликовано: 15.03.1978

Авторы: Казаков, Лепихов, Сафронов, Шмарьян

МПК: G06F 17/18, G06G 7/52

Метки: амплитудно-временной, анализатор

...генератор 6 импульсов, дешифра тор 7, преобразоватепь код - анапог 8 инакопители 9-1 - 9-л, информации, Выход генератора импульсов через управляемые вентили 3 и 4 соединен с прямым, реверсивным,входами счетчика 5 импульсов, одни из выходов которого через дешифратор 7 соедияейы с накопителями 9 1 - 9- а другиечерез преобразователь од- аналог 8 - свходом амплитудного компаратора 2, Прямой и реверсивный выходы - компаратора 20соединены с управляющими входами вентилей 3 и 4, а его другой вход подключенк выходу источника 1 эпектрических сигналов,Работает анапизатор спедующим образом,При подаче на вход компаратора 2 входного сигнала, амплитуда которого возрастаеткомпаратор срабатывает и его выходной сигнал открывает управпяемый вентиль...

Арифметико-логический модуль

Загрузка...

Номер патента: 598069

Опубликовано: 15.03.1978

Авторы: Нестеренко, Яковлев

МПК: G06F 7/38

Метки: арифметико-логический, модуль

...вход 13сигнвпв отрицатепьной попярности на информационном выходе 18 модупя ревнизуется погическое спожение ИЛИ сигналов, подаваемых на информационные входы, 10 и11, При подаче на управляющий вход 14сигнала отрицательной попярности на информационном выходе модуля 18 реализуется 50функция сложения по модупю двв сигналов,подаваемых на информационные входы 10и 11, При подаче на управляющий вход 15сигнапв отрицатепьной полярности на информационном выходе 18 модупя появляетсясигнал, равный сигнапу на информационномвходе 10 (реализуется функция коммутации входа 10), Опя реализации функциикоммутации информационного входа 11 науправляющий. вход 16 подается сигнап от 40рицатепьной попярности, При подаче сигнвпов попожитепьной понярности на...

Устройство вычисления функций

Загрузка...

Номер патента: 598070

Опубликовано: 15.03.1978

Авторы: Жабин, Корнейчук, Макаров, Тарасенко

МПК: G06F 1/02, G06F 17/10

Метки: вычисления, функций

...которое увеличивается с увепичением разрядности представления операнда и резупьтата. Это затрудняет его реапизацию в виде большой интеграпьной схемы.Цепью изобретения явпяется расширение функциональных возможностей.Это достигается тем, что предпагаемое устройство допопнительно содержит коммутатор, бпок сравнения кодов и ., лемент И, первый вход которого явпяется входом устройства, выход соединен с упраапяющим входом входного регистра, группа выходов регистра сдвига соединена с первой группой входов коммутатора, вторая группа598070 Составитеп б Реда Трофимова Техред Я, Бабурка КорректорС, Гарасиняк,о и по депам изобретений и 5, Москва, Ж, Раущ аказ 1237/40 Тираж 826 П дп свое ЦНИИПИ Государственного комитета Совет СС а...

Параллельный двоичный сумматор

Загрузка...

Номер патента: 598071

Опубликовано: 15.03.1978

Авторы: Белкин, Пахунов

МПК: G06F 7/385

Метки: двоичный, параллельный, сумматор

...Е С , (1)где и номер разряда сумматора; .15Яп значение разряда суммы двух чисен А Я 1, слагаемые;Спперенос нз младшего разряда. Г 1 рн этом перенос С из 33-го разрядаза формируется одновременно дпя каждого разряда ио формулеи п )м- п: п-у п) и +.Т иТд2 п - Кп Сягде Еп = Аи)3 пТи = АЮВл.Элемент И-ИЛИ-НЕ 1 вырабатывает сигнал элемент И-ИЛИ-НЕ 2 вырабатываетсигнал Т 1, эпемент И-НЕ 3 инвертируетсигнап 3 эпемент И-ИЛИ-НЕ 4 вырабаты-,-вает сигнал переноса бэпемент И-НЕ 5 инвертирует си гнан Гц элемент И-НЕ 6 выр абаты ваетсигнап 8,СигнапыСо, К-К, Т-ТсвырабатыЫаются в мпадших разрядахсумматора. 40В каждом разряде слагаемые Аи ИП подаются параппепьно на входы эпементов.И-ИЛИ-НЕ 1 и 2, в результате чего на выходе вырабатываются сигнапы...

Устройство для сложения и вычитания чисел

Загрузка...

Номер патента: 598072

Опубликовано: 15.03.1978

Авторы: Жабин, Корнейчук, Тарасенко

МПК: G06F 7/385

Метки: вычитания, сложения, чисел

...для предс,авпения операндов испопьзуется симметричная избыточнаядвоичная система счиспения с цифрами 2,1,01,2,Пифры 2,1,1 и 2 кодируются сЬответственно тремя разрядами неизбыточного двоичного кода 101, 110, 001 и 010,а цифре 0 соответствует код 000 нли 111.Перед выполнением операции спожениятриггер 10 устанавливается в единицу, атриггеры 5 и все разряды сумматора 1устанавливаются в нупевое состояние. Слагаемые на входы устройства поступают состарших разрядов, причем к начапу каждогого цикла вычисления на шины 4 первогослагаемого поступает код 1-го разряда первого слагаемого, а на шины 11 второго слагаеЬмого поступает код-го разряда второгослагаемого. В процессе сложения эпементйИ 8 допопнитепьной группы закрыты триггером 10, В...

Матричное устройство для умножения

Загрузка...

Номер патента: 598073

Опубликовано: 15.03.1978

Авторы: Брюхович, Карцев, Малиновский

МПК: G06F 7/39

Метки: матричное, умножения

...Р - основание системысчисцения поступает на входные горизонтапь25ные шины матриц 3 и 4 с одинаковыми порядковыми номерами , при ь = 01Р,Одновременно, с выходов дешифратора 2 второй из сомножителей в коде 1 из Р поступает на входные вертикапьные шины матриц3 и 4 с одинаковыми порядковыми номерами р, при= О Р. По одной из2 Рвыходных шин матрицы 3 сигнал поступает на одноименную входную шину группы 7 эпементов ИЛИ, в которых происходитразбиение сигнапа на сигналы старшего импадшего разрядов. Сдновременно по однойиз 2 Рвыходных шин матрицы 4 сигнаппоступает на одноименную входную шинугруппы 8 эпементов ИЛИ, в которых происходит его разбиение. на сигнапы старшегои мпапшего разрядов, По одной из выходных шин А группы 7 элементов ИЛИ...

Устройство для умножения

Загрузка...

Номер патента: 598074

Опубликовано: 15.03.1978

Авторы: Богушевский, Варавва, Сколобанов, Соболев

МПК: G06F 7/39

Метки: умножения

...шина п и соединена с ши жаш торо ой уБп 5 И, эпе разря приче с уп ым вх равпяюшим вхоодом элементасчетчика соеди- И, выход которо- ходом триггера, ойства также,О ядо н с зом Наиболее бпизкцм ности к предлагаемом ся устройствок 2 е, со житепя, элемент ИЛ счетчик на ( к + р )(=п+1 - ттк ),устройства соединена дом счетчика и перв ИЛИ, выходы к раз нены со входами эле го соединен с единич Недостатком этог является его спожносЛпя упрошения предпагаемого устройст- ва в него введены два эпемента задержки, причем выходы регистра множителя соединены с первой груптой входов 1 разрядов счетчика, вторые группы входов которого соединены с шиной управления, которая сое динена со вторым входом этемента ИЛИ, выход которого через первый эпемепт...

Устройство для деления

Загрузка...

Номер патента: 598075

Опубликовано: 15.03.1978

Авторы: Есипов, Захаревич, Попов, Степанов, Фомин, Хетагуров, Юшкетов

МПК: G06F 7/39

Метки: деления

...в сумматор-вычитатень 2 и записывается в очередной регистр 1 кратного.При этомвычиспяются кратные дейнтелю,отвечакзпие рекуррентному соотношению;.%+ -(В 2+0,5)где 1: -цепевая часть чисна, апринимаетзначение.от О до )с -1, апри е, не равномУ оощ)+1Я степеничиспа 2:. при ж,равном степеТЯФ ни чиспа 2:причем ц: т,.Кратные цзапцсываютси в соответствующие их кратностирегистры 1. Валее производится непосредственно денейие. Рпи примера рассмотрим попучвние цифры частного при депении чисеп, представленных в восьмеричной системе счисления (1 из 8), В этом сйучае необходимо вычиспить кратные депитепю; ц 29. и р 4 Р (Ь делитепь)В первой итерации производится вычитание 43 яэ остатка, хранящегося в регистре 3 (ипи иэ депимого,:хранящегося в...

Устройство управления цифровой вычислительной машины

Загрузка...

Номер патента: 598076

Опубликовано: 15.03.1978

Авторы: Денисенко, Юсифов

МПК: G06F 9/16

Метки: вычислительной, цифровой

...поступлении которых ЦВМ не выполняет операций по реализап)и программ.Кодирование кода адреса и кода операции цро.исход)ГГ аналогичным образом, поэтому принцип рас)оты устройства рассмтрцвастся на примеое одной из указанных частси кода команды например кода адреса).На каждом очередном цикле код црелылушей команлы записывается в регистр кОмс 1 нд 14.Кол номера серии команд с ивхола счетчика1 полется на вхол регистра 2, а и солсржичом счетчика 1 по сппялу, поступающему с узла выработки мпкрокоманд 15, приояВляется единица. Выходы млдших и старших разря;1 Ив кода алреса расшцфровыва)отся соответствснцо ленифраторами 3 и 4, опрелеляк)шими местоположение ячейки памяти в коорлицтях Х и У в блоке 8. соответствуюцсе этому колу.Выходные сигналы...

Устройство для отладки программ

Загрузка...

Номер патента: 598077

Опубликовано: 15.03.1978

Авторы: Быстров, Ершов, Семенов

МПК: G06F 9/20

Метки: отладки, программ

...выходами соединены со вторыми входами регистра 2 первого и регистра40 3 второго переходов с.оответственно. Вхол первсго элемента задержки 11, первый вход первого грпггеря 12 и через третий переключатсль 20 првый вхол третьего триггера 15 соединены со вторым выхолсч блока 7 операций. Выход 45 первого элемента задержки 11 соединен со входом второго элсхсита задержки 13, с первым входом триггера4 и со вторым входом триггера 12. Выход второго э.емента задержки 13 сослпнеп со вторым вхолом триггера 4.50 Устройство работает следующим образом.1 ри отладке программы оператор на пульте ЦВМ с помощью перекл)очателей 18, 19, 20 наоираст коды адресов и коды команд (колы операций), при наличии которых в програмче, схема 5 сравнения, при работе...

Устройство для блокировки информации

Загрузка...

Номер патента: 598078

Опубликовано: 15.03.1978

Авторы: Лихтер, Мержвинский, Стоенко

МПК: G06F 11/00

Метки: блокировки, информации

...4. Выходы узпов 4 соединены со входами узпов 5 и поступают в бпок реакциина сигналы контропя, содержашийся в ЭВМ,В нормальном режиме работы ЭВМ попюбому сигнапу контропя вызываются55диагностический .процедуры, которые, испопь-.зуя выходы 7 регистров 1, производят опроссостояния аппаратуры ЦВМ в момент обнаружения ошибки. На входы В узлов 6 поступают сигнапы из бпока диагностики и управпения реакцией на сигнапы контропя, соггержашего(:я в ЭВМ. Эти сигналы устанавггивяг(утея во время микг)опрограл 1 мных диагностических процедур ипи нр: выполнении прог ралгМ диагно(:тики по специапьной команде "1 иагностнка. Сигнапы могут разрешать илн запрепгать бпокировку синхронизируюшнх сигнапов всеми узпами 6 одновременно или каждым узпом...

Устройство для контроля блока микропрограммного управления

Загрузка...

Номер патента: 598079

Опубликовано: 15.03.1978

Авторы: Бабушкин, Братальский, Златников, Золотаревский

МПК: G06F 11/00

Метки: блока, микропрограммного

...обработки на формирователь 14 адреса контрольной мпкрокоманлы. Формирователь 14 формирует адрес ожидаемой микрокоманды не безусловно, а в зависимости от адреса микрокоманды, поступающего с выхода регистра 2 адресов микрокомдцл, ог кода операции, поступающего с выхоля лешифрятора 6 мцкрокоманл,от признаков результата с)брдбски, посупяОНих с выхола формирователя 13. Адрес ожидаемой микрокочанлы поступает в блок памяти 12, который вылат микрокомацлу, храпяцуюся по этому адресу.,")сцкрокс)мдцла из с)гОк памяти 12 поступает на регистр 10 кс)цтро,)ьцых мцкрокомяцл и на счетчик1, который начинает с)трсцтдтыцать указанное в микрокомацлколичество тактов.Блок 8 разрешает работу с)локд выраооткиошибки по команле из упрдвляющего устройст.вд...

Устройство для контроля выполнения последовательности микрокоманд

Загрузка...

Номер патента: 598080

Опубликовано: 15.03.1978

Авторы: Гуляев, Иванов, Палагин, Сиваченко

МПК: G06F 11/00

Метки: выполнения, микрокоманд, последовательности

...образом, обнаруживаются все ошибки, которые появляются водном, либо нескольких регистрах одновременно.Сигнал ошибки с элементов ИЛИ 6 и 7 подается на входы 16 и 17 блока управления 1,Блок управлениячерез выход 18 выдает зся только один регистр; диагностические спо.собностн устройства ограничиваются выдачейтолько сигнала ошибки без указания возможного места ее появления; одновременное появление сигналов чтения и записи для разных ренстров, либо появление ложного сигнала приодновременном пропадании действительного необнаруживается,Целью изобретения является повышение достоверности контроля.Это достигается тем, что в предлагаемоеустройство введены п блоков фиксации сбоя,два элемента ИЛИ, причем первый и второйуправляющие входы каждого...

Устройство для контроля переходных процессов в асинхронных логических блоках

Загрузка...

Номер патента: 598081

Опубликовано: 15.03.1978

Авторы: Бухштаб, Варшавский, Мараховский, Песчанский, Розенблюм, Стародубцев, Цирлин

МПК: G06F 11/00

Метки: асинхронных, блоках, логических, переходных, процессов

...Фесйпоедц,Мавсар, 062, рэ. 289-297, Рол 1 огп Ва, Гт;,2. фТеория конечных и вероятностныхавтоматов". Труды международного симпозйума ИФАК, "Наука Л 1 1965 с. 239 рис 6,196 5. 6 Подписно ПИ П 11 Заказ 1237/4( ираж 1 иллал 1111 "1 лтент" прод, ул, 1 роектная и 6. Гаким.образом, триггер 1 из элемен.дтов 2 и 3 установится в 1 после того, как1"установится на всех входах 8-1 1 устройства и на выходах его элементов. Г 1 оявление 1"на выходной шине 12 означает окончание переходных процессов как в устройствах, подключенных к входам 8-13, так и в самом устройстве для контроля переходных процессов. Переход из этого состоянияфф Ф в исходное, завершающийся установкой 0 на выходной шине 12 осуществляется аналогично описанному выше. Отличие состоит...

Устройство для тестового контроля цифровых узлов

Загрузка...

Номер патента: 598082

Опубликовано: 15.03.1978

Авторы: Жубр, Ноздренко, Шуть

МПК: G06F 11/04

Метки: тестового, узлов, цифровых

...4 на нулевые входы триггера 10 каждого блока распознавания 2 подается импульс сброса, который устанавливает их в нулевое состояние. Затем па первый вывод делителя напряжения 8 каждого блока распознавания 2 с блока управления 4 поступает импульс, соответствующий логической единице, Если первый контакт контролируемого узла 1 является входом, то на третьем выводе делителя напряжения 8 появляется единичный импульс, который через узел дифференцирования 9 поступает на единичный вход триггера 10 н устанавливает его и единичное состгяние. С выхода триггера 10 потенциал логической единицы поступает через усилитель 11 на обмотку реле 12, которое, срабатывая, подключает вход контролируемого узла 1 к соответствующему ему выходу регистра теста...

Линейный интерполятор

Загрузка...

Номер патента: 598083

Опубликовано: 15.03.1978

Авторы: Данчеев, Ермаков, Кузьмин

МПК: G06F 17/17

Метки: интерполятор, линейный

...-входовото элемента И бВходами, устройства ивпщотся входы регистров 1, а выходом выходы Х -входовых регистров ИЛИ 5, тактовая частотапоступает на счетный вход первого триггера,3 и первый вход первого (39+1) -входовогоэлемента И 8. 45Формирование вьродного сигнала (потока импульсов) цо одной координате, безучасти .(2 с +1)-входовых эпемытов И 6.(По другим координатам формирование выходного сигиапа происходит аналогично) .Пусть в Ф -м.регистре записано чиспо, соответствующее искомому перемещению по с-йкооодинате, Поспедоватепьно соединенныеотриггеры 3 совместно с двухвходовыми эле-,ментами ИЛИ 4 образуют счетчик, которыйзадает программу выборки значений разрядов регистра на выход устройства. В моментперехода триггеров из нулевого...

Устройство для определения горизонтальных составляющих пространственного вектора скорости

Загрузка...

Номер патента: 598084

Опубликовано: 15.03.1978

Авторы: Иопа, Паламарюк, Сдвижков, Соломаха, Шевяков

МПК: G06F 17/12

Метки: вектора, горизонтальных, пространственного, скорости, составляющих

...вьтчитаниа, блок 3 .умножения, элементИЛИ 4, формирователь 8 стробируюших сигналов, блок 6 памяти, коммутатор 7, делители 8,9 частоты и имеет входы 10,11 н12 группы входов 18 и выходы 14 и 15.Реализация множительно-функциональных.,зависимостей для определения горизонтайьныхсоставляющих осуществляется путем формирования число.импульсных кодой подаваемых на соответствующие делители частоты8,9 с приходом каждого импульса входнойчастсры на вход 12.Управление выбором частот з блока 1памяти осуществляется с помощью реверсивного счетчиж (на чертеже не показан),ВХОДЯШЕГО В СОСтав бЛОКЯт На СУММЙРЯОШИЙн вычитаюший входы которого поступают импульсы с формирователя 5, Этн импульсы60изменяют состояние так, что на выходах блока в течение одного...

Устройство для выполнения быстрого преобразования фурье

Загрузка...

Номер патента: 598085

Опубликовано: 15.03.1978

Авторы: Абашин, Блохин, Лосев, Петяшин, Сновальщиков

МПК: G06F 17/14

Метки: быстрого, выполнения, преобразования, фурье

...первым выходом соединенный с управляющимивходами блока умножения и сумматора 121.Недостатком данного устройства являетсябольшое количество оборудования, так какдля Выполнения каждой арифметической опе- фрации ово содержит, отдельный блок,Цель изобретения - сокращение оборудования устройства,Это достигается тем едлаустройство содержит д ра к25 спой весовой функции, коммутатор сомножителей, четыре регистра произведений, коммутатор слагаемых, два регистра слагаемых,информационные выходы двух входных регистров и регистров комплексной весовой функции соединены с информационнымн входамикоммутатора сомножителей, управляющийвход которого соединен со вторым выходомблока управления, а информационный выход -с информационным входом блока...

Многоканальное устройство для электропунктуры

Загрузка...

Номер патента: 598086

Опубликовано: 15.03.1978

Авторы: Закс, Иванов, Лозновский, Михайлов, Осипов, Попов

МПК: A61B 5/05, A61H 39/00

Метки: многоканальное, электропунктуры

...генсри 5 руехн)го сцгня,д, генератор 12 воздействия,б,к 3 д 3 скрпчнцН 1 п ц гальванической развязки сц палов ) правления, модуляторы 4, формцровдтль 15 сигналов пстояцного тока с гдльванцческц цссвязяццымц выходамц.В схеху, цзображецну)о нд фи. 2, 3, вклк1(ць): дСкр)1)13 Н)тор 16 полярности сиГНЯЛОВ р(.скии )ОБ.1 с 13 сп В 151, элс)снты 1 /,8 п(1 х Нти положптельцых 3 Отрицательных 05 палов Воздействия, схема 19 сравцсцця, индикатор 2.дискримццдтор 21 полярности сигналов уцрав 15 лени 51, кг 1 К) 22, прсднязняченные для кохх,тациц сцпялов управления поло кительнымц сигналами воздействия, ключ 23 для коммутации си Палов управления отрицательными сигналами воздействия, источники 24, 25 постоянного тока.2 ф Устройство содержит несколько...

Фрикционный интегратор

Загрузка...

Номер патента: 598087

Опубликовано: 15.03.1978

Авторы: Егоров, Нечаев, Родионов

МПК: G06G 3/08

Метки: интегратор, фрикционный

...по А-А иа фиг, 2,.Обойма 1 закреплена на конце попогоедущего валика 2, внутри которого расположен ведущий валик 3. В обоймев под 4, 5 установлена ось 6 с жесткоыми на ней ведущим роликом 7уб м колесом 8.508087 Заказ 1238/416 Подписное Одна половина шара 10 сопряжена сведущим 7 и двумя ведомыми роликами11, 12, а другая половина шара - с четвертым роликом 13. Оба ведомых роликазакреплены соответственно на второй итретьей осях.14, 15, расположенных в одной плоскости и под углом 90 о, относительно друг друга. Четвертая ось 16 с вилкой17 на одном конце, в которой установленчетвертый ролик, расположена в подшипниках18, 19. На другом конце 1 четвертой осиимеется опорное приспособление, выполненаиое в виде. шарика 20, расположенного вконическом...

Устройство для умножения частоты в “п” раз

Загрузка...

Номер патента: 598088

Опубликовано: 15.03.1978

Автор: Сверкунов

МПК: G06G 7/16

Метки: умножения, частоты

...паразитных гармоник и увеличениеш ирокопол осности,Для этого в предлагаемое устройство дляумножения частоты в Р раз введен делитель напряжения сК выходами, вход,которого Юявляется входом устройства, а каждый выход соединен с входом соответствующегонелинейного. преобразователя, при этом всенелинейные преобразователи выполнены содинаковой характеристикой, описываемой 25 УМНОЖЕНИЯ ЧАСТОТЫ полиномом степени трс отличнымн отнуля коэффициентами членов, степень которых не превосходит величины и.и имеет ту жечетность,Использование предлагаемого устройсява в синтезаторах частот и генераторахсинусоидальных колебаний позволяет снизитуровень паразитных гармоник и увеличитьщ ир окоп оп осность. На чертеже изображена структурная электрическая...

Время-импульсный синусо-косинусный преобразователь

Загрузка...

Номер патента: 598089

Опубликовано: 15.03.1978

Авторы: Васильев, Николаев, Смолов

МПК: G06G 7/22

Метки: время-импульсный, синусо-косинусный

...1 .на выходе счетчика 2 вырабатывается лвиейно изменяющийся код. В момент равенства(1содержимого счетчика 2 и зщанйого кодааргумента блок сравнения 3 вырабатываетимпульс, положение которого на временнойоси относительно начала периода ращенииопределяется заданной фазой (аргументом 20Я ),При появлении единицы в старшем. разряде счетчика 2 (т.е. при заполнении всехпредыдуших разрядов) последний сбрасывается в нудь, и повторяется период иараста- . 5нии его содержимого.Свиирано с периодом заполнения счетчика 2 работаем генератор 4, выходные напряжения которого, снимаемые с двух интеграторов (ва. чертеже ве обозначены), 30изменяются соответственно по синусиомуи косянусному законуеВ момент срабатывания блока сравнения 3 осуществляется...

Синусный функциональный преобразователь

Загрузка...

Номер патента: 598090

Опубликовано: 15.03.1978

Авторы: Булатова, Молодкин, Мухопад

МПК: G06G 7/22

Метки: синусный, функциональный

...7 напряжения.Источник входного сигнала включен водну диагональ резисторного мостав дру- Ф2 о гую диагональ которого включен источню598090 формула изобретеняя Синусный функциональный преобразователь, содержащий резисторный мост, делители напряжения, источник входного сигнала, источники смещающего и масштабируюшего напряжений и нагрузочный делитель напря женин, о т л и ч а ю ш и й с я тем, что с целью упрощения преобразомтеля, в него введены два переключающих полевых транзистора, затворы которых через соответствующие делители напряжения подключены к разноименным шинам источника входного сигнала, который включен в одну иэ диагоналей реэисторного моста, в другую диагональ которого включен источник смеща, юшего напряжения, шина нулевого...

Логарифмический усилитель

Загрузка...

Номер патента: 598091

Опубликовано: 15.03.1978

Авторы: Квартерников, Мочалов

МПК: G06G 7/24

Метки: логарифмический, усилитель

...напряжения и дифференциальные каскады 2, первые входы которых подкпючены к соответствукицим отводам делителя 1, последовательносоединеные фазоинвертор 3, его выход подключен к входу делителя 1, и делитель 4 напряжения, соответствуюшие отводы которого подключены к вторым входам дифференциальных каскадов 2, а также вычита тель 5, один его вход подключен к первым выходам дифференциальныхкаскадов 2, а другой - к их вторым выходам, Вход фазоинвертора 3 и выход вычитателя 5 являются соответственно входом и выходом усилителя,508091 оставитель Г. ТеплоТехредЗф Чужик орректор С. Гарасиняк едактор Т. Янова Подписноета Министров СССР нного комитета Совеий и открытийРаушская набд. 4/, ул. Проектная, 4 Входной сигнал поступает на фазоннвертор...

Функциональный преобразователь

Загрузка...

Номер патента: 598092

Опубликовано: 15.03.1978

Авторы: Гордин, Кадук, Кравченко, Нгуенг, Флейшман

МПК: G06G 7/26

Метки: функциональный

...13 балансировки напряжения. Инвертируюший вход выходного35сумматора 9 через переменный масштабный резистор 14 соединен со входом преобразователяВход первого управляемого ключа 7 каждой пары управляемыхключей через токоэадаюший резистор 15 --15 соединен со средним выводом соИответствующего потенциометра 16, -16 л,установки напряжения смещения. Входвторого управляемого ключа 8 соединен со средним выводом соответствующего потенциометра 17 -17 н зада.ния крутизны через входной масштабныйрезистор 18-18Входное йапражение подается на один извходов каждого компаратора 4, а на вторыевходы подаются опорные напряженияО,М, фОот резнстивного делителя 5 напряжении.При ОО все компараторы 44о4/находятся в состоянии при котором всеуправляемые ключи 88,...

Функциональный преобразователь

Загрузка...

Номер патента: 598093

Опубликовано: 15.03.1978

Авторы: Васев, Петухов, Романенко, Стерхова

МПК: G06G 7/26

Метки: функциональный

...т.е, реальная выходная зависимость преобразователя может им ть значения как больше заданной кривой, так и меньше, в зависимости от соотношения элементов схемы.,Применение предложенного функционального преобразователи позволяет повысить точность воспроизведения заданной функции в диапазоне повышенной температуры. функциональный преобразователь, с одержащий делитель напряжения на резисторах, включенный между выходами источников опорного и входного напряжений, каждый общий вывод резисторов делителя напряжения через соответствующий диод и входной масштабный резистор соединен со входом операционного усилителя, в цепи обратной связи которого включены два последовательно соединенных масштабных резистора, о т л и ч аю щ и й с я тем, что, с...

Узел резистивной сеточной модели

Загрузка...

Номер патента: 598094

Опубликовано: 15.03.1978

Авторы: Котович, Спалвинь

МПК: G06G 7/46

Метки: модели, резистивной, сеточной, узел

...ключей 1,2 и 3,Подвижный контакт двупозиционного ключа1 соединен с одним выводом кодоуправляемого резистора 7, другой 1 вывод которого50соединен с подвижным контактом двупозициоиного ключа 4, Замыкающий контакт,певого двупоэиционного ключа 1 соединен .с координатным выводом 15 по оси доуэла,55который в сеточной модели присоединенк,узловой точке 20.Подвижный контакт двупозиционного ключа 3 соединен с координатным выводом 13по оснузла, Замыкающий контакт двупозиционного ипоча 3 соединен с координатным выводом 12 по оси У узла, которыйв,сеточной модели присоединен к узловойточке 22.Размыкающий контакт двуполиционногоключа 4 соединен со вторым координатнымвыводом 11 по оси Х узла, который в сеточной модели либо присоединен к...

Гибридное вычислительное устройство для решения нелинейных задач теплопроводности

Загрузка...

Номер патента: 598095

Опубликовано: 15.03.1978

Автор: Цаканян

МПК: G06G 7/48

Метки: вычислительное, гибридное, задач, нелинейных, решения, теплопроводности

...11 напряжения. После ввода исходных данных в . блок 6 и набора границ моделируемой области из него информация поступает в арифметический блок 8, где происходит вычисление варьируемых параметров для всей шкалы аналого-цифрового преобразователя с шагом, равным величине его младшего разряда, и результаты этих вычислений заносятся в дополнительный блок 4 памяти. После заполнения всех ячеек блока 4 блок 7 дает команду ввода и информация подается по кодовым шинам через буферный блок памяти к кодоуправляемым резистору 1 О и источнику 11 напряжения. Происходит формирование решения на аналоговом процессоре 1, которое через коммутатор 2 и аналого-цифровой преобразователь 3 поступает в дополнительный блок 4 и параллельно - в блоки 12 и 6. По...

Устройство для моделирования струйных течений

Загрузка...

Номер патента: 598096

Опубликовано: 15.03.1978

Авторы: Дитман, Мигачев, Окунев, Филатов

МПК: G06G 7/57

Метки: моделирования, струйных, течений

...о сопротивления в канале питания каждого электрода, обеспечивающие одинаковый расход тока через них. Одновременно электроды 2, расположенные по продольной стороне бака 1, служат для задания граничного условия цо линии их расположения. При моделировании границы раздела сред на электроды 2 подается регулируемое напряжение.Блок задания граничных условий 6 состоит из звеньев, шарнирно закрепленных на втулках, через которые проходят электроды 5, и могут свободно поворачиваться относительно друг друга, как, например, звенья велосипедной цепи. Звенья цпочки изготавливаются из ди 510 5 2 Е 25 30 35 40 45 электрика (например оргстекла), стойкого к воздействию орызг электролита, разчр звеньев одинаков, так как это условие по;воляет в дальнейцем...

Аналого-цифровой функциональный преобразователь

Загрузка...

Номер патента: 598097

Опубликовано: 15.03.1978

Авторы: Косолапов, Скакунов

МПК: G06J 3/00

Метки: аналого-цифровой, функциональный

...составляется некоторая функции( ) заданная на множествеЬ= 1/2;=,1,22 , Функция( Ь ) представляется поли- номом Фурье-Уолша порядка Ж. 25При воспроизведении функции (. ) необходимое соответстви" между выбранными, дискретными значениями функции(О ) и ее аргументом Я может быть установлено при одновременном преобразовании аргумента Я. ,Дискретный аргументИ на каждом (, -м интервале подвергается 2 т" кратному сжатию в соответствии с произведенным преобразованием. Для, ,этого импульсы опорной частоты одновременно заполняют основной двоичный счетчик 2, накапливающий код аргумента Ь, и дополнительный двоичНый 1 счетчик 1, на котором происходит преобразование кода аргумента;Я заданной функции(О ).40Входы дополнительного счетчика...