Лисник

Страница 2

Устройство для вычисления квадратного корня

Загрузка...

Номер патента: 1053105

Опубликовано: 07.11.1983

Авторы: Гузенко, Лисник, Пухов, Стасюк

МПК: G06F 7/552

Метки: вычисления, квадратного, корня

...с первымвходом соответствующего элемента Ивторой группы, второй вход .которого соединен с третьим выходом переноса первого разряда соответствующего сумматора, первый вход первогоэлемента ИЛИ второй группы соединенс выходом переноса дополнительногосумматора, выходы элементов И второй группы с первого.по (и)-й соединены с первьщи входами элементов Наиболее близким к изобретению является устройство для извлечения квадратного корня, содержащее (и)сумматоров, (и) групп сумматоров по модулю два, группу элементов ИЛИ, группу элементов НЕ, группу элементов И, причем выход каждого )-го разряда (1+1)-го сумматора (1=1 и, 1=1, , и1) соединен с первым входом (1-1)-го разряда 1-го сумматора, второй вход первого разряда 1-го сумматора соединен с...

Устройство для деления

Загрузка...

Номер патента: 1051535

Опубликовано: 30.10.1983

Авторы: Лисник, Пухов, Стасюк

МПК: G06F 7/52

Метки: деления

...вхоцом блока анализа.Кроме того, блок формирования сигнала уцвоения соцеркит цва узла приоритета, группу элементов И и элемент ИЛИ, причем первая группа вхопов блока соецинена с вхоцами первого узла приоритета, вторая, группа вхопов блока соеПинена с вхоцами второго узла приоритета, опнонменные выхоцы первого и второго узлов приоритета соецинены с входами соответствующих элементов Игруппы, выхопы которых соецинены свхоцами элемента ИЛИ, выхоц которогоявляется выхоцом блока.На фиг. 1 приведена схема устройства пля пеления цля случая, когца К =4 и И =4 (к - количество сумм парных произвепений; ц - разряцность прецставления информации); на фиг. 2 - схема блока формирования сигнала уцвоения; на фиг.3 - схема блока анализа.Устройство...

Устройство для решения разностных уравнений задач теории поля

Загрузка...

Номер патента: 1024931

Опубликовано: 23.06.1983

Авторы: Лисник, Пухов, Стасюк

МПК: G06F 17/13

Метки: задач, поля, разностных, решения, теории, уравнений

...нв первый 1 ( 1-1 вторй 11;, третий 111;, и четвер- тыйЬ (входы третьего разряда со фответственно ( т-1), ,+1),(-1) и (к+1,)-го арифметических блоков 1. , Аналогичным образом в каждом-м сумматоре 2 ( 1,)-го арифметическогоблока 1 реализуется выражение (11), Зфна вькоде сумматора 2 образуется зна- чение рвзрядного вектора, вна вькоде переносе старшего разряда егообразуется значение 3 -го разряда ОФискомого вектора О , , поступакацее эз нв ь -й рвэряд (1) -й вькодной шины, и на первый 1;,;. второй 318е., Д( фч,; входы (6 +1)-го разряда соответственно ( () -1), ( 1+1)(ф,) и ( ( +1,)-го арифмети еских блоков 1 . И наконец, в К-м сумматоре 2 ()-го арифметического блока 1 реализуется выражение (11), в на выходе переноса сгвршего разряда его по...

Матричный вычислитель экспоненты

Загрузка...

Номер патента: 1024911

Опубликовано: 23.06.1983

Авторы: Лисник, Пухов, Стасюк

МПК: G06F 7/544

Метки: вычислитель, матричный, экспоненты

...и третий входы каждого (.1+2 )"го 30;разряда первого .сумматора-вычита"теля подключены соответственно к выходу 1-го элемента И группы и Ч -муразряду входа вычислителя, второйвыход ( 1 + 2 )-го разряда -го сумматора-вычитателя соединен с третьимвходом соответствующего разряда(+ 1)"го сумматора-вычитателя, первый выход перенсй:а третьего разрядакоторого подключен к вторым входамэлементов И матрицы-го столбца, 40 четвертые входы всех К разрядов3 6 К И + 2 каждОго 1 -го сумматора-вычитателя сформированы в четырегруппы, входы первой из которых не,посредственно, а входы второй через 45 инверторы подклюцены к нулевой шинеустройства, входы третьей группы непосредственно, а входы четвертойчерез инверторы соединены с первым= 1,648721 + 2,1,618721...

Устройство для вычисления зависимости = + +

Загрузка...

Номер патента: 1019446

Опубликовано: 23.05.1983

Авторы: Гузенко, Лисник, Пухов, Стасюк

МПК: G06F 7/552

Метки: вычисления, зависимости

....вычитателя 13. Грумы элементов И 6,выполненц, например, в виде матрицы,каждый 1 с-ый столбец которой (Ьд 1,.2п"1) содержит 1 с. групп элемен .тов И,На фиг,3 представлен первцй разрядкаждого ( 5-го сумматора-вычитателя,выполненного, например, в виде двуходноразрядных сумматоров Й, двухэлементов ИЛИ 15, двух элементовИ 16 и сумматора 17 по модулю два,На фигА представлен 1-ый разрядВ-.го сумматора 3, выполненный, навриМЕРр В ВИДЕ ДВУХ ОДИОРаЗРЯДНЫХ СУММа узторов 18, двух элементов ИЛИ 19,четырех элементов И 20 и сумматора 21по модулю два. %На Фиг.5 представлен однотипный ху."двухразряднцй сумматор"вычитатель 11,выполненный, например, в виде одноразрядного сумматора 22 на три входа,.подключенного своим выходом и выходам переноса к...

Матричный вычислитель логарифмов

Загрузка...

Номер патента: 1012251

Опубликовано: 15.04.1983

Авторы: Лисник, Пухов, Стасюк

МПК: G06F 7/556

Метки: вычислитель, логарифмов, матричный

....то кпервой и второй группе относятся.соответственно разряды, принимающие1 нулевые и единичные значения величиВы з = ЯПОНОРазряды второговхода второго блока 9 элементов2 И-ИЛИ сформированы таким образом,что к первой гр ппе входов относят 2(м 1 ЖМфМсо,=2 РОышеибложенное на кон" Усмотрим в ся разрядМ с нулевьи .значением, аМретнощм примере:: к,второй - с единичньм значениему = 2,1842, х щйп 2,1842 щ 078125. .35 велйчийы Чф: О ( О О .щ 1 .у - у = Р,842, - 1648721 ьу", = 0,535479 ) О, с(. , 1, х щ 0 5: Второй вход второго блока 9 элеу у = еОб = 1648721, - . Меитов 2 И-ИЛИ организован так, что.к первой грппе входов относятся1 " 2 ф у в2 у 2 = Ою 535479- : , разряды, принимающие нулевые значе.0,8243605 = у 2 = -Ор 2888815 С Ор . . 40...

Устройство для вычисления функций синуса и косинуса

Загрузка...

Номер патента: 1012248

Опубликовано: 15.04.1983

Авторы: Гузенко, Лисник, Пухов, Стасюк

МПК: G06F 7/548

Метки: вычисления, косинуса, синуса, функций

...счетчик подключен к первому входу второго умножителя 13. ИНедостатком известного устройстваявляется низкое быстродействие, определяемое последовательной органиэацией вычислительного процесса.Наиболее близким к предлагаемомупо технической сущности является устройство, содержащее блок односторонней памяти, блок умножения, два алгебраических сумматора, счетчик,сдйиговый регистр, коммутатор и накапливающий сумматор аргумента, причемпервый и второй выходы блока односторонней памяти соединены соответственно с первым и вторым входами блокаумножения, третий и четвертый входыкоторого соединены соответственно свыходами первого и второго алгебраических сумматоров,Недостатком известного устройстваявляется низкое быстродействие, определяемое...

Обратимый п-разрядный сумматор

Загрузка...

Номер патента: 1003075

Опубликовано: 07.03.1983

Авторы: Гузенко, Евдокимов, Лисник, Пивен, Пухов, Стасюк

МПК: G06F 7/50

Метки: обратимый, п-разрядный, сумматор

...13. Первый вход сумматора 5 по модулю два 1-го разряда обратимого п-разрядного сум-. матора соединен с выходом сумматора 1 по модулю два, второй вход - с шиной второго слагаемого 14, а входы элемента ИЛИ 10 подключены. к выходам элементов И 6-9,работу обратимого и-разрядного сумматора поясним на примере опредеч Г ления суммы 5а + ь . первой а щРи второй Ь5-а разности чисел 5 а Ь, представленных в разрядной форме:г и 2.4 1 ч и 3. ф 1 5 155 5 ) , а (.аа а,) Ь - 1 ЬЬ Ь.1.При этом в обратном и-разрядном сумматоре сумма реализуется на сумматорах 1 и 5 по модулю два, а эффект обратимости организуется с помощью применения в каждом разряде сумматоров 1-4 по модулю два, элементов 4-9, элемента ИЛИ 10 и трех элементов задержки 11-13, При подаче...

Устройство для вычисления корней квадратного уравнения

Загрузка...

Номер патента: 999060

Опубликовано: 23.02.1983

Авторы: Гузенко, Лисник, Пухов, Стасюк

МПК: G06F 17/16

Метки: вычисления, квадратного, корней, уравнения

...одноразрядно"сумматора 1 О Выход каждого 1-го го сумматора 10 и выход суммы каждо( = . и 2) одноразрядного сум- го 1-го одноразрядного сумматора 10 (1=1 2и+2) о ни ателя 13 ь. й группы 2и-и группы соединены соответствен"соединен с первым входом (1-1)-го . но с входом старшего (целого) разодноразрядного сумматора-вычитате- ряда Эо и М-го разряда второй выходля 13 (к+1)-й группы 2. Вторые входы ной шины 9 , Второй выхо 2 "1)- мд ор ряд ых сумматоров-вычитателеи .;одноразрядного суммат .12 - 3 каждой (1+1)-й группы 2 обьеди- пы 1 соединен с тро сумматора-ои груп 45 . Соединен с третьими входами 2+ иены и подключены к входу переноса 4-2)-го (2+1-1)-го одноразрядных (и+2)-го сумматора-вычитателя 13 сумматоров 11 и 12 (+1)-й группы(к+1)-й...

Устройство для вычисления элементарных функций

Загрузка...

Номер патента: 999046

Опубликовано: 23.02.1983

Авторы: Лисник, Пухов, Стасюк

МПК: G06F 7/544

Метки: вычисления, функций, элементарных

...шиной устройства, а выход генератора единиц подключен ко 1 в второму входу второго одноразрядно. го сумматора первой группы. Блок 2 деления содержит й групп последова.тельно соединенных одноразрядных сумматоров по .(п +1) в каждой и п групп из и сумматоров по модулю два, при- чем выход каждого+1) -го одноразрядного сумматора (1,2, и +1) 1-й группы (,1 = 1,2п)соединен с первым входом ) -го одноразрядного 2 в сумматора (1 +1)-й группы, второй вход первого одноразрядного сумматора 1-й группы соединен с выходом переноса пеового одноразрядного сумматора О -1)-й группы, первым фф входом каждого К-го (К=1,2. 1 ъ) сумматора по модулю два 1 -й группы, подключенного своим выходом ко второму входу (К+1)-го одноразрядного сумматора 1-й...

Устройство для вычисления суммы квадратов к -разрядных чисел

Загрузка...

Номер патента: 993256

Опубликовано: 30.01.1983

Авторы: Гузенко, Лисник, Пухов, Стасюк

МПК: G06F 7/544

Метки: вычисления, квадратов, разрядных, суммы, чисел

...(где 1 а 1,2 и) содержит 1 групп элементов И 10 и сдви нут относительно (1-1)-го на,одинразряд вниз. Сумматор 2 выполнен из(2 п) последовательно соединенныходноразрядных. сумматоров. Схема сравнения 3 выполнена из и сумматоров 11 25 по модулю два 12 и элемента ИЛИ 4,причем выход каждого 1-го сумматора.по модулю два 12 подключен к 1"мувходу.элемента ИЛИ 4, выход которого,соединен с выходом 9 регистрации кон- ЭО ца переходного процесса в устройстве. Каждая группа элементов И 10 матрицы 1 содержит К двухвходовых элементов И 13, причем первый вход каждого -го элемента И 13 ( у :з 1,2,К 35 является Л-1) -ым входом группйэлементов И 10 матрицы.1 и групп элементов И. Второй вход-го элемента И 13 группы элементов И 10 матрицы 1 из...

Вычислительное устройство

Загрузка...

Номер патента: 989556

Опубликовано: 15.01.1983

Авторы: Гузенко, Лисник, Стасюк

МПК: G06F 7/52

Метки: вычислительное

...блока умножения, управляющие35входы первого и второго коммутаторовсоединены с управияюшим входом устройства, выходы второго сдвигателя соединены со второй группой выходов результата устройства, выходы первой и второйаосхем сравнения соединены с вьиодамиконтроля устройства,На чертеже представлена схема предлагаемого устройства.Устройство содержит блок умножения1 р два коммутатора 2 и 2, р две схемы сравнения Зи З, первый, второйи третий сдвигатели 4 4 и 4, узелприоритета 5 и вычитатель 6. Входыпервого операнда устройства соединеныс первой группой входов первой схемысравнения Зи первой группой информационных входов первого коммутатора 2,вторая группа информационньи входовкоторого соединена со второй группой ффвходов первой схемы...

Устройство для вычисления скалярного произведения двух векторов

Загрузка...

Номер патента: 955088

Опубликовано: 30.08.1982

Авторы: Белецкий, Еременко, Лисник, Пухов, Стасюк

МПК: G06F 17/16

Метки: векторов, вычисления, двух, произведения, скалярного

...),.что достигается и ф рования в каждом разряде выр следующей системы логичес 4 в нений: в 11=20+(если в )-омжение (3)иена правилтивном случЗнак произведениянт векторов Х,У опом в соответствииМомент фиксации конца переходного процесса определяется ) тогда, когда конъюнкция значений 1. ) 1,2 п в выражении 6) равна единице, т.е.о8)1:Ьл.,л,л. .Работа ус 1 ройства происходит следующим образом.На вход обнуления устройства подается импульс, благодаря чему ре гистр 5 и триггер 9 устанавливаются в нулевое состояние, После этого на входы 11 устройства, т,е, разряды 11, 11114, и входы 12, т.е, разряды 12, 12 124,подаются со ответственно знацения разрядов соответствующих компонент векторов Х,У и в схеме идет переходной процесс,В это время на вход...

Устройство для вычисления логарифмов чисел

Загрузка...

Номер патента: 932491

Опубликовано: 30.05.1982

Авторы: Гузенко, Лисник, Пухов, Стасюк

МПК: G06F 7/556

Метки: вычисления, логарифмов, чисел

...9324 второй и третий вхоцы которого соедынены с третьим и четвертым вхоцами четырехвходового элемента 2 И-ИЛИ, выход которого является выходом 2-го коммутирующего узла, первый вход пятивходового элемента 2 И-ИЛИ является первым входом-го коммутирующего узла, (21=4,5, , +1), второй ы третий входы которого соецинены соответственно с вторым и четвертым, пятым входамы пятивходово го элемента 2 И-ИЛИ, выход которого является вьссоцом 2 о -го коммутырующего узла, первый вход (%+2)-го коммутирующего узла соединен с первыми входами первого н второго элементов 2 И-ИЛИ и 5 вторым входом второго элемента 2 И-ИЛИ, второй вход (1 +2)-го коммутирующего узла соединен с вторым входом первого элемента 2 И-ИЛИ и третьнмы входамы первого и второго...

Устройство для вычисления показательно-степенной функции

Загрузка...

Номер патента: 920717

Опубликовано: 15.04.1982

Авторы: Белецкий, Кулик, Лисник, Мазурчук, Рыбченко, Стасюк

МПК: G06F 7/556

Метки: вычисления, показательно-степенной, функции

...покаэательно-степенной функции вида у = аф при а ) 0, -1 с х с 1, представленной в разрядной форме. 23"(1 1) 1 б, Ь б-С тФМ2 а 2 2 2 2 21 у1 0Де Х: Х Г,Х,а:С 1.,а СС 1 разрядные векторы, представляющиесобой разрядное изображение чиселх, а и у соответственно.В соответствии с выражением (1)чвектор у может быть представлен ввиде следующей зависимости 17 бч1,2,п искомого вектора г определяем по выражению- значение переноса иэстаршего разряда векто" ра Р 1 , определяемого на основании выраженияОч у))10) 1 где В" - величина, принимающая зна- чения а нектоЮ ч 111. иэвлекателя х = % осуществляетсяследующим образом. Старший разряд гискомого вектора г определяется наосновании зависимости=а ча .(4)Далее каждый последующий разряд 2 где 7:ХЛ 2,...

Стеклорез

Загрузка...

Номер патента: 887488

Опубликовано: 07.12.1981

Авторы: Бидюк, Бордеяну, Воловей, Дручок, Лисник, Педченко, Таранов, Черняк, Ясинская

МПК: C03B 33/10

Метки: стеклорез

...направляющей 20 на корпусе 6 режущего инструмента 9, где каждая касательная - боковая сторона 21 направляюгней 20 корпуса 6 режущего инструмента 9 выполнена под углом 3 - 10 к оси ролика фиксатора.Устройство работает следующим образом. Опорными роликами 11 защитного ко жуха 10 устройство устанавливают на поверхность разрезаемого изделия 22, а по шлангу 23, прикрепленному хомутом 24 к рукояти 1, и каналу 2 подают сжатый воздух (на фиг. 1 показано стрелкой) и созда о ют рабочее давление в оболочке 5, Сжатый воздух через каналы 3 приводит во вращение турбинки 8 с режущим диском 9, а при наборе необходимого числа оборотов выдвигает последний к поверхности разрезаемого 1 изделия 22, преодолевая усилие пружины 25, Перемещение...

Обратимый п-разрядный сумматор

Загрузка...

Номер патента: 824204

Опубликовано: 23.04.1981

Авторы: Евдокимов, Лисник, Морозовский, Пивен, Пухов, Стасюк

МПК: G06F 7/50

Метки: обратимый, п-разрядный, сумматор

...подсоединены к выхс;ам вторых сумматоров 2 по модулю два и через первый или второй элемент задержки - к полюсам слагаемых одноразрядных сумматоров 1 и первым входам соответствующих первых сумматоров 2 по модулю два. Выходы элементов И 4 каждого разряда соединены со вторыми входами соответствующих первых сумматоров по модулю два последующего разряда.Выход переноса каждого одноразрядного сумматора 1 подключен к третьему входу последующего разряда одноразрядного сумматора 1.Работу обратимого и-разрядного сумматора поясним на примере опредеч, ч ч ления суммы 5=а+Ь первой а=5-Ь и второй Ь=ь-а разрядностей чисел 5, а, Ь, представленных в разрядной формелч Я: ьО-п с1 е 111 При этом в обратимом п-разрядном сумматоре сумма реализуется на...

Устройство для ввода-выводаинформации

Загрузка...

Номер патента: 822171

Опубликовано: 15.04.1981

Авторы: Бабяк, Лисник, Тищенко

МПК: G06F 3/153

Метки: ввода-выводаинформации

...адресов выходной информЬции. Считывание производится из последовательных ячеек блока 7 с выхода которого коды символов поступают на вход генератора 8 символов, где хранятся изоб" ражения символов в виде матричныхФорматов. В генераторе 8 производится преобразованиеформата символа всигналы управления ЭЛТ 9. При Формировании информации любым абонентом блок управления обеспечивает поступление информации по входной шине в блок 1 и хранится в нем до момента переноса в блок 7 этого абонента.Одновременно блок 3 управления обеспечивает подключение блока 6 сравнения к блокам 4 и 5. Поскольку блок 5 работает в непрерывном режиме и определяет адрес считываемой в данный момент ячейки блока 7 памя. ти символов или места отображаемого в данный...

Измеритель характеристик аналогоцифровых преобразователей

Загрузка...

Номер патента: 819950

Опубликовано: 07.04.1981

Авторы: Андрияшин, Григорьев, Лисник, Мороз

МПК: H03K 13/02

Метки: аналогоцифровых, измеритель, преобразователей, характеристик

...на вход интегратора 2 и на управляющий вход блока 4 синхронизации проверяемого АЦП 3, С выхода интегратора 2 линейно изменяющийся сигнал поступает на вход преобразователя 3. Под воздействием выходного сигнала генератора 1 блок 4 синхронизации вырабатывает пачку импульсов для запуска АЦП 3 с частотой, необходимой для работы преобразователя 3, поступающих также на вход счетчика 11 и на вход элемента 6 управления регистрови 8.Поскольку выходной сигнал интегратора 2 имеет малую крутизну нарастания по сравнению с длительностью цикла преобразования, код на выходе АЦП 3 изменит свое значение на единицу младшего разряда только через несколько циклов преобразования. И так как сигнал на выходе интегратора 2 изменяется линейно, изменение выходного...

Устройство для решения системалгебраических уравнений

Загрузка...

Номер патента: 796866

Опубликовано: 15.01.1981

Авторы: Бакуменко, Белецкий, Лисник, Стасюк

МПК: G06G 7/34

Метки: решения, системалгебраических, уравнений

...выходами дифференциальных усилителей, другие выводы резисторов дополнительной матрицы, подключенные к горизонтальным шинам, через ключевые элементы первой группы подключены ко входам соответствующих блоков памяти, выходы которых через ключевые элементы второй группы подключены ко входам операционных усилителей.На чертеже изображена схема уст-, ройства для решения систем алгебраических уравнений.те. совместить решение основной системы уравнений А (х+ 5 х )= 1 + 1 щр где- вектор погрешности и 1пар суммарный вектор паразитных сигналов 1 бх = (Ь+ й Ец ), с решением системы уравнении (11),В устройстве решение исходной системы уравнений получается в два этапа. На первом этапе ключевые элементы 9 первой группы замкнуты, второй группы 10 -...

Устройство для проверки аналого-цифровых преобразователей

Загрузка...

Номер патента: 725223

Опубликовано: 30.03.1980

Авторы: Григорьев, Лисник, Полонский, Степанцов

МПК: H03K 13/02

Метки: аналого-цифровых, преобразователей, проверки

...д точек преобразования входного напряжения за период, и измерительные входы образцового аналого-цифрового преоб разователя 2 и проверяемого аналого-цифрового преобразователя 8.В исходном состоянии вентиль 4 закрыт потенциалом триггера 5, в счетчик 13 записывается число 2 - т, где К - число раз рядов счетчика, а т в . число периодов измерения входного напряжения.Процесс измерения начинается после подачи на вход триггера 5 командного импульса от кнопки 17 при установке пере ключателя 16 в положение 18. С выхода вентиля 4 через элемент ИЛИ 9 импульс поступает на запуск аналого-цифровых преобразователей 2, 8 и заносит с задержкой на время преобразования результат преобразования у проверяемого аналогоцифрового преобразователя 8 в...

Распределитель уровней

Загрузка...

Номер патента: 683023

Опубликовано: 30.08.1979

Авторы: Бабяк, Григорьев, Лисник, Мороз, Смирнов

МПК: H03K 17/62

Метки: распределитель, уровней

...кольцевого регистра.На чертеже дана структурная схемаройства. Оно содерлм 1 Г кэльцеВОй ре истр Г, ВВ 1- нполнсннып на триггерах 2, выходы которь 1 х соединены с элеми а 11 11- НЕ 3 и 4, элемент 5 слон.ения по мэд л 10 два.Распределительтонне раоо гает слеД 1 1 ОШ 1 М ООР 220Из начально 0 сО Гэяння, ООО ВетстВтО шсГО налпчн 10 н 2 ОднОм Выходе распредели теля низкого уровня, кольцевой рсгистр 1 под Воздействие такОвой частоы поочередно Выр 2 02 ыВас. Па зс " Вь.0;12 х сиГ - н 2 л низкоГО ровня. 11 ся Ое;1 ру 1 че состояние Выходов кольцсього рас ; Сдлите,я, Т, Е. ПВЛЧИС 1 ССКОЛЬКИХ НПЗ 1 ИХ МРОВНЕ ОДНОВРЕМСННО ИЛИ ОТЛ ГСТВ= С,О НаОДНО.; из ВыхОДОВ, Йдет 321 рсщ.ни ы и. й слу 1.ОТС ТСТВИЯ НИЗКОГОРОВНЯ На В Х ВЬ 1 ХОД 1 Х...

Многоканальный коррелятор

Загрузка...

Номер патента: 646341

Опубликовано: 05.02.1979

Авторы: Григорьев, Кузьменко, Лисник

МПК: G06F 15/34

Метки: коррелятор, многоканальный

...поступают в блоки усредненйя 10. Б поспедуюшие моменты временидо прихода в регистр 2 первого канвпвследующего отсчета в регистр 5 с твктовой частотой работы цифровой пинии задержки 7 считываются ранее записанные в ней отсчеты и порядке, обратномпоступпению, и через коммутатор 6 ираспредепитепь 8 кацапов подаются на одни входы тех же блоков умножения.Нв протяжении всего цикла вычислений(до прихода следующего отсчета в регистр 2 первого канала) в регистре 2общего аналого-цифрового преобразователя хранится отсчет, снятый в один момент времени с отсчетом, хранимым в регистре 2 М-ого канала, а распредепитепь 8 коммутирует сомножитепь первого канала нв вход блока умножения первого кана па, сомножите пьвторого канала нв вход бпока...

Коммутатор

Загрузка...

Номер патента: 617838

Опубликовано: 30.07.1978

Авторы: Григорьев, Лисник, Полонский, Степанцов

МПК: H03K 17/042

Метки: коммутатор

...подключен к входам элемента И 5 и блока 6 распространения опроса. Выход элемента НЕ 7 подключен к входу элемента И 4. Выход блока 6 распространения опроса первого канала коммутатора каналов с переменным циклом работы подключен одновременно к входам элемента И 5, элемента НЕ 7 и блока 6 распространения опроса второго канала и т. д., а выход блока 6 распространения опроса последнего канала подключен одновременно к входам установки в нулсвое состояние триггеров 3 всех каналов, Выхотриггера 2 каждого канала соединен с выходом коммутатора каналов с переменным циклом работы этого же канала. Выходы элемента ИЛИ 1 соединены с входамп коммутатора каналов с переменным циклом работы.Единичный уровень сигнала на выводе блока 8 наличия...