G06F 15/332 — G06F 15/332
Систолический процессор обобщенного дискретного преобразования
Номер патента: 1651295
Опубликовано: 23.05.1991
Авторы: Золотой, Мачнев, Садыхов
МПК: G06F 15/332
Метки: дискретного, обобщенного, преобразования, процессор, систолический
...как на второй вход сумматора 9 поступает "0" с выхода регистра 11) и записывается в регистр 11 тактовым импульсом с выхода элемента 6 задержки. Задержка на элементе 6 необходима для того, чтобы вычислительный процесс в сумматоре 9 оканчивался раньше, чем осуществится запись результата в регистр 11, Таким образом, за первые М тактов (М = 4) происходит вычисление суммы произведений С 1 соответствующих элементов первого столбца исходных данных ап и первого столбца значений двумерной функции Ь 1. Вычисление тяп в соответствии с (1) осуществляется теперь следующим образом;: : С 1.(6)1 - 1где,1 - номер столбца.С каждым последующим тактовым импульсом происходит вычисление последующих сумм произведений остальных столбцов исходных данных и...
Устройство для вычисления быстрого преобразования фурье
Номер патента: 1697085
Опубликовано: 07.12.1991
Авторы: Гнилицкий, Каневский, Клименко, Корчев, Поваренко, Ярцун
МПК: G06F 15/332
Метки: быстрого, вычисления, преобразования, фурье
...алгоритму. Сблока 11,1.2 постоянной памяти поступаеткоэффициент ЧЧбаО, С выхода умножителя14,1.2 снимаются результаты второй итерации алгоритма БПФ.Вторая, третья и четвертая группы устройства работают аналогично первойгруппе, последовательность смены управляющих сигналов на этих группах такая же, 20как и на первой группе, Отличие для второйгруппы заключается в том, что на вход второй группы поступают отсчеты Х/1, Х/5,Х/9, Х/13, Х/18, Х/21, Х/25, Х/29, Х/33,Х/37, Х/41, Х/45, Х/49, Х/53, Х/57, Х/61, с 25выхода блока 11.2.1 постоянной памяти последовательно поступают коэффициенты1/ЧбаО, ЧЧбаО, ЧЧбаО, ЧЧба 01 ЧЧба 1, ЧЧба 5, ЧЧба 9,ЧЧба 13, В/ба 2, В/ба 10; В/ба 18, ЧЧба 26, В/ба 3,В/ба 15, ЧЧба 27, В/ба 39, с выхода блока 11,2,2...
Устройство для выполнения базовой операции быстрого преобразования хартли-фурье вещественных последовательностей
Номер патента: 1718229
Опубликовано: 07.03.1992
МПК: G06F 15/332
Метки: базовой, быстрого, вещественных, выполнения, операции, последовательностей, преобразования, хартли-фурье
...а коммутаторы 21.-23и 25 в состояние, когда на их выходы поступает информация с первых входов., Информация 01 с выходов. коммутаторов 21 и 22поступает на управляющие входы коммутаторов 24 и 26 и устанавливает их в положении, когда на выходы поступает 30информация с вторых входовВ зависимости. от информации на управляющих входах .сумматорое-вычитателей 28 и 29 они могутустанавливаться в режим суммирования (науправляющем входе "Лог. "0" или е. режим 35вычитания (на управляющем входе "Лог."1"), Сигнал "Лог. "О" с выхода о-го разрядарегистра 19 устанавливает сумматор-вычитатель 28 в режим суммирования.Управление сумматором-еычитателем 4029 осуществляется сигналом с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 30, которыйпри одинаковой информации...
Устройство для вычисления быстрого преобразования фурье
Номер патента: 1721610
Опубликовано: 23.03.1992
Авторы: Каневский, Коноплицкий, Корчев, Лозинский
МПК: G06F 15/332
Метки: быстрого, вычисления, преобразования, фурье
...(52с), 28с (54 ,с), 27с (55.М), ЗО.И (56.И) выход К-го (К = 1,А) регистра соединен.с входом (1+1)-го регистра, вход и выход группы проходных регистров 29. (52.) соединены соответственно с первыми входами первого 25. (57,) и второго 26. (58,) коммутаторов, вторые входы которых соединены с выходами первой 27. (55.) и второй 28. (54,) групп буферных регистров соответственно, входы которых соединены с выходами первого 25, (57.) и второго 26. (58.) коммутаторов соответственно, выходы которых соединены с входами сумматора 23, (59,), выход которого соединен с первым входом сумматора 22, (53,) результата, выход которого (за исключением 21 1-го (36.1-го) модуля) соединен с входом третьей группы буферных регистров 30. (56.), синхровходы которых,...
Процессор быстрых дискретных преобразований
Номер патента: 1725227
Опубликовано: 07.04.1992
МПК: G06F 15/332
Метки: быстрых, дискретных, преобразований, процессор
...сигнала а 11 от БУ, сложение на сумматоре-вычитателе 5: Ве(а) + Ве(Ь), Для выполнения этой операции на входы КОП сумматора-вычитателя подается код, соответствующий операции сложения, мультиплексоры 15 и 16 выбирают операнды Рег.6 и Рег.7 под управлением сигналов а 9, поступающих от БУ через дешифратор выбора операндов на адресные входы мультиплексоров.Такт 4. Запись Ве(а) в Рег.8, запись Ве(Ь) в Рег.7, запись 1 а(а) в Рег.6, считывание из ОЗУ 1 в(Ь), запись Ве(а ) = Ве(а) + Ве(Ь) с выхода сумматора-вычитателя 5 в Рег.9, вычитание Ве(а) - Ве(Ь) (в качестве операндов выбираются Рег.8 и Рег.7), подготовка мультиплексора 17 для записи выхода Рег.9 в Рег.10 (для этого БУ выдает соответствующий управляющий сигнал на выход а 9).Такт 5....
Устройство для вычисления дискретного преобразования фурье
Номер патента: 1725228
Опубликовано: 07.04.1992
Авторы: Каневский, Клименко, Лозинский, Сергиенко
МПК: G06F 15/332
Метки: вычисления, дискретного, преобразования, фурье
...и 2.4 поступают ВеЮ . ВеЮг, ВеЧЧЯеЧЧд. На выходах сумматоров 1,4 и 4.2 формируется ВеХ(4) и ВеХ(6). 5,2, На вторыевходы умножителей 2,1, 2.2, 2.3. 2,4 поступают 1 вЧЧО, 1 гпМР. 1 гпМР, гпту. На выходахсумматоров 4,1 и 4.2 формируется 1 гпХ(4),1 гпХ(6),5.3. На вторые входы умножителей 2.1,2,2, 2.3, 2.4 поступают ВеЧЧ, ВеЮ/, КеЧР,З 10ВеЧЧО. На выходах сумматоров 4.1 и 4.2 формируются ЯеХ(5), ЯеХ(8). На второй управляющий вход устройства подается м 1",5.4. На вторые входы умножителей 2.12,2, 2,3 и 2.4 поступают 1 гпЯ, пЮЧ, гпЮГ3 1 Ои АЯЧЧО.Шестой такт. 6.1. В регистры 5.1 и 5.2принимаются Х(5) и Х(4) соответственно.Триггер 7.2 устанавливается в единичноесостояние. На вторые входы умножителей6 о2.1, 2.2, 2.3 и 2,4 поступают ВеЮ, ВеЮ/ .ВеЧЧ,...
Устройство для вычисления дискретного преобразования фурье
Номер патента: 1727131
Опубликовано: 15.04.1992
Автор: Тимченко
МПК: G06F 15/332
Метки: вычисления, дискретного, преобразования, фурье
...15 генерирует непрерывную последовательность импульсов (см. фиг, 2,а) с частотой, кратнойчастоте дискретизации Тд входного сигнала в формате линейной дельта-модуляции, 1=-рТд . Импульсы (см, фиг. 2,а) поступают на счетчик 18 с коэффициентом пересчета р. Импульсы с выхода переноса счетчика 18 с частотой, равной частоте дискретизации Тд (см. фиг. 2,б) поступают на тактовые входы модулятора 2 линейной дельта-модуляции и регистра 3 сдвига. Модулятор 2 преобразует поступающий с информационного входа 1 входной аналоговый сигнал х(1 в дельте-кодовую последовательность (4 ), 1 0 (см, фиг. 2, в), которая по импульсам (см. фиг, 2,б) записывается и сдвигается в регистре 3 сдвига. Импульсы (см,фигг 2,а) с выхода тактового генератора 15 поступают...
Устройство для вычисления спектра сигналов
Номер патента: 1730638
Опубликовано: 30.04.1992
Автор: Каратаев
МПК: G06F 15/332
Метки: вычисления, сигналов, спектра
...генератора 5 промежуточной частоты формируются радиоимпульсы промежуточной частоты, имеющие сплошной спектр видази хсх шириной основного лепестка во много раз большей, чем полоса пропускания АЧХ устройства. Затем сигналы одиночных радио- импульсов промежуточной частоты проходят переключатели 6, фильтры 7 промежуточной частоты, проходят поочередно в соответствии с диаграммами 33 - 35 коммутатор 8, фазовые детекторы 9, фильтры 10 нижних частот, дискретизируются по времени и квантуются по уровню в аналого-цифровых преобразователях 11 и, представ в двоичном коде на интервалах времени, соответствующих диаграмме 36, подаются на входы блока 12 ДПФ, который за эти же интервалы времени (диаграмма 37, первые полупериоды обработки) проводит...
Устройство для вычисления дискретного преобразования фурье
Номер патента: 1732353
Опубликовано: 07.05.1992
Авторы: Василевич, Гунько, Коляда
МПК: G06F 15/332
Метки: вычисления, дискретного, преобразования, фурье
...5, второму 6 и третьему 7 установочным входам устройства. Запись в регистр 11 осуществляется при поступлении единичного сигнала на установочный вход 5 устройства, Запись в регистр 19 осуществляется ежетактно. Единичные сигналы на установочных входах 6 и 7 обнуляют содержимое соответственно регистров 11 и 19;Блок 11 поотояннои памяти обладает емкостью 2 оц 2 К+ тя+ 1) х 2 ц 1 о 9 Л + 1) .)В его память по адресу 1 ч + 2 тя + 1)з) записывается двухкомпонентный набор ве- личин уу у)-я из которых поступает на-й выход 0=1,2 ц) блока 16. Здесь у - номер нуля множества (качо, чч 1, , вЛ - 1), т,е. константы ччу =О, На (2 ц+1)-й выход блока 16 поступает из ячейки с вышеуказанным адресом величина (1 - 2 йг-Б - ч), которая обеспечивает для...
Многоканальный преобразователь по функциям уолша
Номер патента: 1742830
Опубликовано: 23.06.1992
Автор: Волосников
МПК: G06F 15/332
Метки: многоканальный, уолша, функциям
...20 Фурье-Уолша в цифровом виде. По переднему фронту сигнала ЯМХ этот цифровой код заносится.в регистр 5, по заднему фронту счетчик 4 обнуляется, Так как реверсивный счетчик 4 суммируетимпульсы по модулю, то на указатель отсчета возлагается функция отслеживания знака формируемого коэффициента.Указатель отсчета работает следующим образом. 30В начале преобразования с приходом первого счетного д-импульса счетчик 4 переходит из положения в положение "1", В результате на выходе логического элемента ИЛИ 6 устанавливается уровень логиче ской единицы, фронтом этого сигнала положение счетного д -импульса фиксируется в триггере,7. Это положение соответствует текущему знаку выделяемого коэффициента ряда Фурье-Уолша. Посколь ку знаки формируемых...
Устройство для вычисления двумерного дискретного преобразования фурье
Номер патента: 1751778
Опубликовано: 30.07.1992
Авторы: Косьянчук, Лиходед, Соболевский, Чернега, Якуш
МПК: G06F 15/332
Метки: вычисления, двумерного, дискретного, преобразования, фурье
...са+ хна, которое подается на третий информационныйвход 15 оперативного блока 10 з, На третьемтакте на вход 13 операционного блока 10 зподается элемент вз . В операционном21751778 8 15 20 25 30 35 40 50 55 блоке 10 з формируется значение У(2,0,0)- У(2,0,-1) вз. + Ьог, которое подается на вход 14 операционного блока 10 г. На четвертом такте в операционном блоке 10 гг формируется значение У(2,0,1) = У(2,0,0) вз Ьо 1, которое подается на вход 14 операционного блока 101. На пятом такте в операционном блоке 10 формируется значение УгоУ(2,0,2) - -У(2,0, 1) озг+ Ьоо,Аналогичным образом формируются остальные элементы Уц, Время вычисления двумерного ДПФ предлагаемым устройством составляетт+ Р + О - 2 тактов, а при=т=Р-О-М равной +2 И - 2гтактов....
Акустоэлектронный фурье-процессор
Номер патента: 1755294
Опубликовано: 15.08.1992
Авторы: Воина, Федосюк, Чубанов
МПК: G06F 15/332
Метки: акустоэлектронный, фурье-процессор
...ВШП одиночного отвода ЛЗ;ц - номер отвода ЛЗ;й - число точек ДПФ; 40Тс - период считывания выборок входного сигнала из блоков памяти 1 и 2,Исходя из его импульсной характеристики (2) фильтр сжатия 11 может быть вы, полнен в виде 2 Й - отводной ЛЗ на ПАВ, 45"входной преобразователь (возбудитель) и преобразователи каждого из отводов ЛЗ образованы встречно-штыревыми преобразователями (ВШП), причем все отводы ЛЗ, за исключением входного, электрически сое динены между собой, а .положение р-го ВШП относительно входного определяется формулой Тс - период считывания выборок входного сигнала из блоков памяти 1 и 2;Й - число точек ДПФ.С точки зрения обеспечения компромисса между полосой пропускания фильтра сжатия и потерями в нем, ВШП...
Микропроцессор
Номер патента: 1756897
Опубликовано: 23.08.1992
МПК: G06F 15/00, G06F 15/332
Метки: микропроцессор
...п 1 В х 1 гп 9/)Таким образом, с помощью четырех микропроцессоров реализуется "бабочка" БПФ: операций "бабочка" БПФ с одинарной разрядностью реализуется на основе двух микропроцессоров," регистры 16 и 17 служат для выравнивания временных задержек в микропроцессоре; общая временная задержка прохождения информации в мйкропроцессоре составляет 18 тактов; коммутаторы выполняются на основе элементов И-ИЛИНЕ (или ИЛИ-И-НЕ) и НЕ.Введение новых блоков и расширение операций, вы пол няемых арифметическими блоками, позволяет повысить функциональные возможности микропроцессора, Введение. распределенной коммутационной системы дает воэможность программной перестройки структуры микропроцессора и увеличения разрядности обрабатываемых чисел.Формула...
Поточно-параллельный процессор хаара
Номер патента: 1756901
Опубликовано: 23.08.1992
Авторы: Галантерян, Геворкян, Мелкумян
МПК: G06F 15/332
Метки: поточно-параллельный, процессор, хаара
...ООО ООО ООО оооо оооо оооо оооо ооооооо оооо оооо о 1 оо ооо оо 1 о оооо оооо оооо оооо оооо ООООО ООООО о 1 ооо ооо 1 о ооооо ООООО оо 1 оо 00001 ООООО 00000 00000оооо ООООО ООООО ООООО ООООО оооо ОООО оооо оооо оооо оооо оооо оооо оооо оооо оооо ооооООО ОО 1 О О 1 ОО ООО 1 над очередным вектором результатов, полученных в (1-1)-й группе ветвей, т.е. в (2-1)-й ветви. Для этого требуются (2" - 1) шагов,П а не (2 ), т,е. на каждом цикле в течении 5 одного шага в т-й ветви операции не выполняются. Таким образом, преобразование одной входной выборки осуществляется за ф+1) (2" ) - 2) шагов и, при этом, начиная с+ 1)2"- 2)-го шага через каждые 2" 10 шагов формируется результат преобразования очередной входной выборки,Рассмотрим работу...
Арифметическое устройство для выполнения быстрого преобразования хартли-фурье
Номер патента: 1756902
Опубликовано: 23.08.1992
Авторы: Мельник, Яцимирский
МПК: G06F 15/332
Метки: арифметическое, быстрого, выполнения, преобразования, хартли-фурье
.... вторым информационными входами коммуний, -", .: таторэ, управляющий вход которого соединен с входом задания типа операцииФ о р м у л а и з о б р е т е н и я10 устройства, первый выход коммутатора соединен с первым входом пятоо сумматораАрифметицеское устройство для выпол- вычитателя, второй выход коммутаторанения быстрого преобразования Хартли- соединен с первым входом шестого сумма- Фурье, содержащее первый умножитель . тора-вычитателя,вторйевходыпятогоишекомплексных чисел и четыре сумматора-вц стого сумматоров-вычитателей" соединены читателя, причем первый й второй входы соответственно с вторыми выходами перво- первого умножителя комплексных чисел со- го и второго умножителей комплексных чиединены с первым и вторым входами опе- сел,...
Устройство для вычисления дискретного преобразования фурье
Номер патента: 1781684
Опубликовано: 15.12.1992
Авторы: Каневский, Корчев, Покотилов
МПК: G06F 15/332
Метки: вычисления, дискретного, преобразования, фурье
...которого ЧЧ(0),на выходе умножителя 35.3 - А(2)ЧЧ(0) 25на выходе устройства появляется значение3-го коэффициента Фурье:Р(2) = А(0)ЧЧ(0) + А(1)ЧЧ(2) + А(2)ЧЧ(4)30Дальнейшая работа устройства аналогична описанному выше алгоритму,При реализации дискретной свертки устройство вычисляет выходные отсчеты в соответствии с выражением: 35Х(К) = ХА(К-М)Н(М)А(К-И) - элементы входного массива, 40Н(И) - коэффициенты импульсной характеристики,На вход 13 блока уйравления подаетсялог,О, на вход 14-лог.1, На выходесчетчикаСТ 2 постоянно установлен нулевой адрес, 45который поступает на вход 10.1 ВЯ, обеспечивая установку одного из сомножителей наумножителях 35.1 равного единице.Блок управления рассмотрен для случаяимпульсной характеристики длины...
Устройство быстрого преобразования сигналов по уолшу с упорядочением по адамару
Номер патента: 1784996
Опубликовано: 30.12.1992
Авторы: Байда, Воробьев, Резник, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/332
Метки: адамару, быстрого, преобразования, сигналов, уолшу, упорядочением
...31 при разрешающем сигнале на входе 33 в регистры 11,1 и 13,1 занесутся отсчеты А 1 и В 1. соответственно, По единичному сигналу на входе 35 они поступят соответственно на первый и второй входы сумматора- вычислителя 17.1, где будет произведена базовая операция: А 11+ В 11= С 11А 1 -В -01 где Аи и Вы - входные отсчеты для -итерации= 1, 2, 3), при= 1 Ао и Вв являютсявыходными отсчетами из группы х", при= 1 они поступают на первый и третий, апри= 2, 3 - на второй и четвертый информационные входы вычислительного блокасоответственно, Си и Оч - результаты ба 1 1зовой операции в -й итерации 1 принимае- .мые как исходныеданные Аи+ и В 1+ длябазовых операций следующей итерации соответствующими вычислительными блоками согласно графу алгоритма...
Устройство для преобразования хо изображения
Номер патента: 1785004
Опубликовано: 30.12.1992
МПК: G06F 15/332, G06F 15/70
Метки: изображения, преобразования
...электроду Э 1 (фиг. 2 б), подготавливаястолбец к считыванию зарядового пакета,После прекращения тактового импульса45 электрод Э 1 переходит в "плавающее" состояние.Тактовый импульс через время х с элемента задержки 12 поступает (фиг, 2 в) навходы ячеек И, расположенных после де 50 шифратора 15, При этом сработаетта ячейкаИ, которая соединена с единичным выходомдешифратора 15 (выход, задающий номерсчитываемой строки МФПЗИ). Сигнал сячейки И поступает на электрод Э 2 соответ 55 ствующей строки и открывает его, Тогда зарядовый пакет, сформированный приоблучении фоточувствительной ячейки ихранящийся под электродом ЭЗ, перейдетотсюда под электрод Э 1 и далее через отрого блока адресов ячеек сигналов изображения);фиг. 10 - схема...
Устройство для выполнения быстрого преобразования уолша на скользящем интервале
Номер патента: 1789990
Опубликовано: 23.01.1993
Авторы: Гнатив, Коссов, Ширмовский
МПК: G06F 15/332
Метки: быстрого, выполнения, интервале, преобразования, скользящем, уолша
...результаты: сумма и разность (разность и сумма) двух пар отсчетов, состоящих из первых четырех отсчетов из предыдущей входной последовательности,В 1-м (1=3, и) вычислительном модуле данные с выхода (к)-го вычислительного модуля поступают на второйвход сумматора-вычитателя Зь и на информационный вход регистра 2 к с тактовой частотой 2" Фт. В регистре 2 ь который управляется тактовым сигналом с первого тактового входа М-го вычислительного модуля, данные задерживаются на 4 тактов. На выход коммутатораМ 4 ь управляемого сигналом с второго тактового входаМ-го вычислительного модуля, в течение каждого такта работы регистра 2 в нечетных тактах выводятся результаты: сумма, затем - разность, а в четных тактах - разность, затем сумма,...
Процессор цифровой обработки сигналов
Номер патента: 1789991
Опубликовано: 23.01.1993
Авторы: Байда, Воробьев, Нестеренко, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/332
Метки: процессор, сигналов, цифровой
...25, по модулю два. По единичному сигналу с выхода 7 вход 30 ной шины счетчик 37, счетчик 38, триггер 39,та ются:45 а) наличие в данный момент исходногоотсчета А, где 1 - номер итерации,1б) с начала (1-1)-й итерации прошла неменее четырех тактов. Наличие отсчета А определяется по едийичному сигналу на 50 втором выходе 17.) соответствующего 15.)модуля управления. О определяется из алгоритма БФП реализуемого процессором).Второе условие реализуется переходом 35 40 пульсу с выхода 33 входной шины триггер 39 возвратится в исходное состояние. Обозначим через А последовательность сигналов с первого выхода, через В - последовательность с второго прямого выхода счетчика 37 - а В - инверсного, последовательность импульсов с выхода 33 входной шины...
Устройство для вычисления преобразования фурье-галуа
Номер патента: 1789992
Опубликовано: 23.01.1993
МПК: G06F 15/332
Метки: вычисления, преобразования, фурье-галуа
...Фурье-Галуа вычисления производятся по модулю целого числа, в данном случае по модулю числа М=2 Р, где р - простое число, то умножения на коэффициент представляют собой циклические сдвиги кодового слова. Реализовать умножения на коэффициент можно простой коммутацией входов и выходов умножителей,4. С выходов р умножителей 4 значения отсчетов хО): Щх(р - 1), умноженные соответственно на 2,2 ,2 Р поступают на информационные входы второй группы регистров 2 соответственно и на входы сумматора 5 р-разрядных чисел по модулю М=2 Р, Сумматор 5 р-разрядных чисел по модулю М=2 Рсостои из обычного сумматора р-разрядных чисел и р-разрядного сумматора, служащего для коррекции результатов суммирования по модулю М, В результате суммирования получаем...
Анализатор спектра фурье
Номер патента: 1793444
Опубликовано: 07.02.1993
Автор: Новоселов
МПК: G06F 15/332
Метки: анализатор, спектра, фурье
...2, блок 3 извлечения квадратного корня, косинусный преобразователь 4 и масштабный преобразователь 5. Преобра;зователь 5 содержит последовательно соединенные блок 6 задания константы, делитель 7, умножитель 8,Анализ спектра осуществляется следующим образом. Формула изобретения Анализатор спектра Фурье, содержащий квадратор, усреднитель, блок извлечения квадратного корня и косинусный преобразователь, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия, в него введен масштабный преобразователь, причем выход квадраторэ подключен к входу усреднителя, выход которого подключен Перед началом работы анализатор устанавливается в исходное состояние. Для этого на соответствующий вход анализатора подают значение периОда Т, которое...
Устройство для временного и спектрального анализа сигналов
Номер патента: 1793445
Опубликовано: 07.02.1993
МПК: G06F 15/332
Метки: анализа, временного, сигналов, спектрального
...19. Включение счетчика 18 адреса производится сигналом 81 синхронизатора 19. Синхронный регистр 22 предназначен для стробирования кода частоты синтезатора 2. Емкость счетчика 18 адреса М, счетчика 21 адреса М.Повышение точности и расширение полосы частот анализа сигналов достигается эа счет работы интерполятора, включающего в себя блок 10 ДПФ, блок 11, блок 12 ОДПФ, блок 13 и перемножитель 14. Интерполятор позволяет перейти к повышенной частоте дискретизации сигнала с компенсацией эффекта "наложения спектров". Рассмотрим процеСс прохождения сигналов в интерполяторе. На вход блока 10 ДПФ поступает дискретная последовательность ЩК) = Хм(К)+ ИК),где Хи(К) - М - точечная последовательность на выходе аналого-цифрового преобразователя...
Процессор быстрого преобразования уолша-адамара
Номер патента: 1795471
Опубликовано: 15.02.1993
Авторы: Гнатив, Коссов, Ширмовский
МПК: G06F 15/332
Метки: быстрого, преобразования, процессор, уолша-адамара
...четырех блоков памяти 4, 10, 11 и 12. На выходе последнего (и+1)-го разряда счетчика 2 формируется сигнал выбора микросхе. мы (фиг, 6, СЯ 1 = С 52), который через первый и второй информационные входы переключателей 6 и 17 потенциалом логического "О" на протяжении М/2 тактов выбирает микросхемы блоков памяти 4 и 10. С выходов 2 и 4 блока 9 синхронизации формируются сигналы записи-считывания (фиг, б, й/Ю 1, Я/В/3), которые через первый и1второй информационные входы переключателей 5 и 19 поступают на входы записи-считывания блоков памяти 4 и 10. В течение К/2 тактов блок памяти 4 находится в режиме записи (сигнал Вдб 1 равен логическому "0"), а блок памяти 10 - в режиме считывания (сигнал й/В/3 равен логической "1").1Процессор готов к...
Магнитооптическое устройство для реализации дискретного преобразования фурье
Номер патента: 1795472
Опубликовано: 15.02.1993
Авторы: Кузьмицкий, Мысовских, Соколов, Шмерко
МПК: G06E 3/00, G06F 15/332
Метки: дискретного, магнитооптическое, преобразования, реализации, фурье
...ИЛИ 14 и блок преобразования адресов 15, входы которого 2;= 1,п 1) щ = 1 о 92 п) соединенысоответственно с 1-ми выходами вычитаю- щего счетчика 9, (гл+1)-й выход которого (выход переполнения) соединен с первыми(входами установки нуля) первого 10 и второго 11 триггеров, выходы которых являются соответственно восьмым (третьимуправляющим) и третьим (первым тактовым) выходами блока управления 1, вторые входы первого 10 и второго 11 триггеров (входы установки единицы) обьединены с первым входом вычитающего счетчика 9 и подключены к и+1-му выходу суммирующего счетчика 8, к первому (первому управляющему) выходу блока управления 1 и ко входу первого элемента задержки 12, 1-е выходы суммирующего счетчика 8 соединены с соответствующими 1;...
Арифметическое устройство для выполнения быстрого преобразования хартли-фурье
Номер патента: 1795473
Опубликовано: 15.02.1993
Авторы: Мельник, Яцимирский
МПК: G06F 15/332
Метки: арифметическое, быстрого, выполнения, преобразования, хартли-фурье
...которого соединен с первым выходом блока 18,5 первые и вторые выходы умножителей 21,22 соединены соответственно с выходами27, 28, 29, 30 устройства, входы 10, 11, 12, 13которого соединены соответственно стретьими и четвертыми входами умножите 10 лей 21, 22, управляющий вход коммутатора20 соединен с входом 9 устройства.Базовая операция алгоритмов БПХ и.БПФ по расщепленному основанию два-четыре с прореживанием по частоте описыва 15 ется следующей системой уравнений;а =а+е;Ь =Ь+1;д =д+Ь;с =с+д;г =(а - е)+(Ь - т); ц =(а - е) - (Ь - );гз=(д - Ь) - (с - д); сз =(д - Ь)+(с- д);е =гСч +(Уц 1+Угз)Яч; 1 =20 = г 1 Яч - (Усс+ УфСч,д = (У з+ Уя)Ср + цзЗр; Ь == (Угз + Уч)Яч - цэСчгде а, Ь, с, д, е, 1, д, Ь - входы устройства;а, Ь, с, д, е, Г, д, Ь -...
Устройство для цифровой фильтрации на основе дискретного преобразования фурье
Номер патента: 1795475
Опубликовано: 15.02.1993
Авторы: Балабанов, Павлова, Толстов, Чеботов
МПК: G06F 15/332, G06F 15/353
Метки: дискретного, основе, преобразования, фильтрации, фурье, цифровой
...= Ж,р/М.Устройство для цифровой фильтрации на основе ДПФ функционирует следующим образом, В соответствии с видом сигнала у(т), подлежащим фильтрации, выбирается положение переключателя 1 так, чтобы полоса частот, занимаемая сигналом, была в наибольшей степени согласована с полосой пропускания одного из фильтров набора 2.Аналоговый сигнал у со входа устройства 32 через первую 33 и вторую 34, 35 группы контактов переключателя 1 поступает на вход выбранного к-го фильтра из группы 2, Ограниценный по полосе в соответствии с амплитудно-частотной характеристикой к-го фильтра сигнал х(т) церез третью 36,37 и четверту 1 о 38 группы контактов переключателя 1 поступает на вход АЦПЗ, Одновременно в соответствии с положением переключателя 1 на входе...
Цифровой обнаружитель-измеритель частоты
Номер патента: 1797127
Опубликовано: 23.02.1993
Авторы: Акулова, Волохов, Купчик, Черненко
МПК: G01R 23/00, G06F 15/332
Метки: обнаружитель-измеритель, цифровой, частоты
...второго периода сигнала"окно 1", когда на выходе генератора тригонометрических функций формируются, а в регистре 25 фиксируются коды ехр (- ) 2 к-Т а,о),- 1.2,Л, высоким уровнем сигЬЕ. нала с четвертого тактового выхода блока управления 12 (фиг.12 з) коммутатор 27 накопителя 11, устанавливается на пропускание выходного сигнала регистра 25 ко входу данных оперативного запоминающего устройства (ОЗУ) 28, Эти коды записываются в ОЗУ 28 низким уровнем сигнала со второго тактового выхода блока управления 12, поступающего на вход записи ОЗУ 28 по адресам (-1) = 0,1( -1) Формируемым на адресном выходе блока управления 12 и поступающим на адресный вход ОЗУ 28, Причем в половину разрядов ОЗУ записываетсяЛЕкод соз 2 ла;. а в другую половину5 10...
Устройство для вычисления спектра сигналов
Номер патента: 1803920
Опубликовано: 23.03.1993
Автор: Каратаев
МПК: G06F 15/332
Метки: вычисления, сигналов, спектра
...детекторы 10, фильтры 11 нижних частот, дискретизируется по времени и квантуется по уровню в аналого-цифровых преобразователях 12 и представленный в двоичном коде (диаграмма 42), подается на входы блока 13 дискретного преобразования Фурье, который за этот же интервал времени (диаграмма 43, первый полупериод) производит дискретное преобразование Фурье по алгоритму БПФ, Таким образом, на выходе блока 13 ДПФ (диаграмма 43, второй полупериод) будет получена последовательность спектральных отсчетов, которые являются мгновенным спектром тестового одиночного радиоимпульса, не промодулированным формой АЧХ фильтров 7 промежуточной частоты и допустимо промодулированным формой АЧХ фильтров 11 нижних частот, Сформированные таким путем спектральные...
Анализатор спектра уолша
Номер патента: 1809447
Опубликовано: 15.04.1993
Авторы: Бегма, Иванько, Оноприенко, Фенев
МПК: G06F 15/332
Метки: анализатор, спектра, уолша
...спектра основана на реализации преобразования Уолша исследуемого сигнала О(т) с помощью аналогоцифровой техники по следующим рекуррентным формулам Л(п. 1 =- Р/(и, 1(-1)О(к) а а(и, М)- - О(М-) в а(п, И)где Ю(п, к) - спектральный коэффициент Уолша;О(к) - временной процесс;йъ(п, М) - значение функций Уолша;1 в размер временной выборки:и - номер спектрального коэффициентаУолша;1 - номер временной выборки,В основу формирования функций Уолшаположено известное соотношение, для любого К =2:пза ( м 01=П 0) )фк=120 где гк(О) - функция Радемахера,К - номер функции Радемахера;й = 2 - размер преобразования;щ - число функций Радемахера.Из равенства (1) следует, что функцииУолша могут быть сформированы следующим образом:генерируют все...