Патенты с меткой «вычислительное»
Вычислительное устройство
Номер патента: 1120324
Опубликовано: 23.10.1984
Авторы: Бабаханов, Ибрагимов, Кравцов, Топельберг
МПК: G06F 7/62
Метки: вычислительное
...второй вход которого соединен с выходом управляемого делителя частоты, а выход третьего элемента ИЛИ соединен со счетньв входом второго счетчика.На чертеже представлена функциональная схема вычислительного устройства. Устройство содержит первый счетчик 1, управляемый делитель 2 частоты, схему 3 сравнения, второй счетчик 4, первый элемент ИЛИ 5, одно- вибратор 6, вход 7 первого числа, первый элемент И 8, элемент И-НЕ 9, вход 10 задания режима "Деление", второй элемент И 11, вход 12 второго, числа, генератор 13 тактовой частоты, триггер 14, третий элемент И 15, вход 16 задания режима "Умножение", второй элемент ИЛИ 17, четвертый 18 и пятый .19 элементы И третий счет)чик 20, третий элемент ЩИ 21, шестой элемент И 22 и элемент 23 задержки,...
Вычислительное устройство
Номер патента: 1120344
Опубликовано: 23.10.1984
Авторы: Батршин, Дудыкевич, Козаков, Стрилецкий
МПК: G06F 17/10
Метки: вычислительное
...счетчик, причем выход генератора импульсов соединен с первым входом элемента И, выход которого соединен с входом вычитающего счетчика и тактовым вхо дом накапливающего сумматора, выход которого соединен с входом первого регистра, содержит суммирующий счетчик, элемент сравнения, элемент задержки, причем вход накапливающего сумматора соединен с выходом первого регистра, тактовый вход которого соединен с выходом вычитающего счетчика, входом элемента задержки и входом суммирующего Счетчика, выходы разрядов котброго соединены с соответствующими входами приема вычитающего счетчика и входами первой группы элементов 1 равнения, входы второй группы которого соединены с соответствующими выходами второго регистра, выход элемента задержки...
Вычислительное устройство
Номер патента: 1120345
Опубликовано: 23.10.1984
Авторы: Батршин, Дудыкевич, Козаков, Стрилецкий
МПК: G06F 17/10
Метки: вычислительное
...вход устройства триггер 8 переклю -чается в единицу, разрешая прохождение импульсов от генератора 1 импульсов через элемент И 2 на тактовыйвход накапливаюцего сумматора 3и вход вычитающего счетчика 5.Первый импульс, поступивший от 1 Огенератора 1 на тактовый вход накапливающего сумматора 3, прибавляет ксодержимому накапливающего сумматора3 содержимое регистра 4. Посколькув накапливающем сумматоре 3 записана 15единица, а в регистре 4 ноль, то,следовательно, состояние накапливающего сумматора 3 остается прежним,т.е. равным единице, что соответствует 11 . Этот же первый импульс от 20генератора 1 через элемент И 2 поступает на вход вычитающего счетчика5, в котором записана единица, иобнуляет его. На выходе обнуления,вычитающего...
Вычислительное устройство
Номер патента: 1120358
Опубликовано: 23.10.1984
Авторы: Владимиров, Кизилов
МПК: G06G 7/16
Метки: вычислительное
...и соединен с входом фазоинвертора, выход которого подключен к второму входу переключателя, выход которого соединен с вторым входом сумматора, генератор тактовых импуль-Ы сов, выход которого подключен к управляющему входу переключателя, блок усреднения, выход которого является 58 2выходом устройства введены блок ум ножения на знак и дополнительные фазоинвертор и переключатель,. причем первый вход дополнительного перекл:ачателя является входом сигнала-делителя устройства и соединец с вхоцом дополнительного Фазоицвертора, выход которого подключен к второму входу дополо 1 ительного переключателя, выход кото" рого подключен к третьему входу сумматора., выход квацратора соединен с первым входом блока умножения на знак, второй вход...
Время-импульсное вычислительное устройство
Номер патента: 1123038
Опубликовано: 07.11.1984
Авторы: Герасимов, Машенков, Смолов, Угрюмов
МПК: G06G 7/22
Метки: время-импульсное, вычислительное
...входного сигнала, .второй - к выходу источника второго входного сигнала, третий - к выходу источника опорного напряженияотрицательной полярности, а выходысоответственно подключены к упрвляющим входам импульсно-управляемых делителей напряжения, которые выполненына пассивных элементах с ключами 12.Недостатком известного устройстваявляется невысокая точность воспроизведения функции. гиперболического синуса.Цель изобретения - повышение точности воспроизведения функции гиперболического синуса,Цель достигается тем, что времяимпульсное вычислительное устройство,содержащее преобразователь напряженияв длительность импульсов, первый входкоторого явЛяется входом устройства,а второй вход соединен с выходом источника опорного напряжения отрицательной...
Матричное вычислительное устройство
Номер патента: 1124284
Опубликовано: 15.11.1984
Автор: Волощенко
МПК: G06F 7/38
Метки: вычислительное, матричное
...причем каждая ячейка содержит одноразрядный сумматор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент И, пятый вход ячейки соеди нен с пятым выходом ячейки и первым входом элемента ИСКПЮЧАЮЩЕЕ ИПИ, второй вход которого соединен с вы;ходом элемента И, выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первым входом сумматора, второй вход, выход суммы, вход переноса и выход переноса которого соединены соответственно с третьим входом, третьим выходом первым входом и первым выходом ячейки, первый вход элемента И соединен с вторым входом и вторым выходом ячейки, второй вход элемента И соединен с четвертым входом и четвертым выходом ячейки, содержит стол бец из И управляющих .узлов, причем первый вход р-й ячейки дополнительного столбца матрицы подключен к...
Вычислительное устройство
Номер патента: 1129623
Опубликовано: 15.12.1984
Авторы: Богумирский, Веселова, Литус, Сычев, Яцук
МПК: G06F 17/27, G06F 19/00
Метки: вычислительное
...две группы элементов И, группу элементов ИЛИ, счетчик, два дешифратора, блок памяти, генератор импульсов, элемент ИЛИ, три элемента И иЗО триггер, причем вход второго операнда соединен с входами разрядов второго счетчика, выходы разрядов которого соединены с первыми входами элементов И четвертой группы, выходы которых соединены с вторыми входами соответствующих элементов ИЛИ группы, выходы элементов И третьей группы соединены с соответствующими входами второй группы третьего регистра, выходы первого дешифратора блока управления с первого по шестой соединены соответственно с вторыми. входами элементов И четвертой, второй, первой и треть-. ей групп, счетными входами первого и второго счетчиков, первые входы первого и второго...
Вычислительное устройство
Номер патента: 1130862
Опубликовано: 23.12.1984
МПК: G06F 7/544
Метки: вычислительное
...содержит счетчик 1, коммутатор 2, элемент НЕ 3, сумматор 4,регистр 5, элемент 2 И-ИЛИ 6, элементИЛИ 7, вход 8 сброса устройства, первый и второй информационные входы9 и 10 устройства соответственно,вход 11 задания режима.Работа устройства при выполненииоперации возведения в квадрат основана на реализации зависимости1+3+ХА,+(2 ич -13=в = С 2 -1)где ш - число, возводимое в квадрат.Работа устройства при выполненииоперации умножения сводится к выполнению операции возведения в квадратменьшего из перемножаемых чисел, иприбавлению к полученному результатуэтого меньшего числа такое количество раз, которое равно разности междуперемножаемыми числамии +ич(-и, пеи ик;Ф К=к+ к (и-к), пеи ичк,где в и к - перемножаемые числа.Перед началом...
Вычислительное устройство
Номер патента: 1132297
Опубликовано: 30.12.1984
Автор: Ибрагимов
МПК: G06G 7/12
Метки: вычислительное
...через седьмой ключ подключен к второму выводу первого ключа.На чертеже изображена функциональная схема предложенного вычислительно- З 0 го устройства.На схеме обозначены первый и второй полевые транзисторы 1 и .2, первое цифровое управляемое сопротивление 3, первый ключ 4, первый масштаб-З 5 ный резистор 5, второй ключ 6, второй масштабный резистор 7, источник питания 8, второе цифровое управляемое сопротивление 9, коммутатор кодов 10, нуль-орган 11, блок упранле ния 12, дешифратор 13, блок отсчета 14, третье и четвертое цифровые управляемые сопротивления 15 и 16, третий - пятый ключи 17 - 19, первый и второй входы 20 и 21, первый - третий установочные входы 22 - 24, шестой и седьмой ключи 25 и 26.Вычислительное устройство работает...
Вычислительное устройство для первичной обработки сигналов
Номер патента: 1133598
Опубликовано: 07.01.1985
Авторы: Заболотский, Легомина, Швецов
МПК: G06G 7/12
Метки: вычислительное, первичной, сигналов
...генератор 9 и выставляющие в исходное состояние счетчик 10 и триггеры 12. По этим импульсам генератор 9 вырабатывает в каждом такте линейно возрастающее ,напряжение, поступающее на вторые входы сумматоров 3. В счетчик 10 записывается "1", Триггеры 12 устанавливаются в "0". Сигналы с инверсных. выходов триггеров 12, сОответствующие логической единице, поступают на управляющие входы блоков 13 ключей, которые открываются, и единица с выхода счетчика 10 записывается во все цифровые индикаторы 14.На первые входы сумматоров 1 подаются сигналы, подлежащие ранжировке. На вторые входы сумматоров 1 поступают сигналы с инвертора 6. Суммарные сигналы с выхода сумматоров 1 поступают на входы релейных элементов 2 и на входы детекторов 11 нуля.Релейные...
Времяимпульсное вычислительное устройство
Номер патента: 1133599
Опубликовано: 07.01.1985
Авторы: Герасимов, Гришков, Костичев, Некрасов, Ро, Угрюмов
МПК: G06G 7/22
Метки: времяимпульсное, вычислительное
...аналогичные устройства,основанные на приближенном воспроизведении синусной зависимости средствами время-импульсного преобразования, одно из которых содержит усредняющий фильтр на операционномусилителе, во входной цепи которогоразмещены конденсатор и управляемыйпереключатель, образующие совместнос масштабными резисторами импульсныйделитель напряжения. В устройстве 25реализован, наряду с оператором синусного преобразования, операторусреднения 1,Однако данное устройство обладаетнизкой точностью преобразования какза счет значительной методическойпогрешности, так и за счет склонностиусилителя к дрейфу нуля, а также из-занеобходимости иметь большой коэффициент передачи фильтра.35Наиболее близким по технической сущности к изобретению...
Матричное вычислительное устройство
Номер патента: 1134948
Опубликовано: 15.01.1985
Авторы: Волкогонов, Петров, Степанов
МПК: G06F 17/10, G06F 17/16
Метки: вычислительное, матричное
...соединены с информационнымивходами первого входного коммутатора,выходы первой группы которого соединены с первыми входами соответствующих элементов ИЛИ первой группы,выходы второго входного регистра соединены с информационными входами второго входного коммутатора, выходыпервой группы которого соединеныс вторыми. входами соответствующихэлементов ИЛИ первой группы, выходывторой группы второго входного.коммутатора соединены с первыми входамисоответствующих элементов ИЛИ второйгруппы, вторые входы элементов ИЛИ.второй группы кроме первого, соединены с первыми выходами соответствующих матричных коммутаторов, информационные входы которых соединены стретьими выходами соответствующихвычислительных ячеек первого столбцаматрицы, вторые...
Вычислительное устройство
Номер патента: 1136147
Опубликовано: 23.01.1985
Авторы: Владимиров, Духнич, Заярный, Митраков, Орлов
МПК: G06F 7/38
Метки: вычислительное
...информационный выход которого соединен с вторым информационным входом второ о сумматора-вычитателя, информационный выходкоторого соединен с вторым информационным входом четвертого сумматоравычитателя, информационный выходкоторого соединен с последовательныминформационным входом третьего блокарегистров и третьим информационнымвыходом устройства, информационныйвыход пятого коммутатора соединен свторым информационным входом пятогосумматора-вычитателя, информационный вход первого элемента задержкисоединен с выходом старшего разряда второго коммутатора, информационный вход второго элемента задержки соединен с выходом старшегоразряда третьего коммутатора, информационный выход третьего сумматоравычитателя соединен с первым...
Аналоговое вычислительное устройство
Номер патента: 1137485
Опубликовано: 30.01.1985
Автор: Кизилов
МПК: G06G 7/16
Метки: аналоговое, вычислительное
...выходы первого и второгопереключателей соответственно, выходблока умножения соединен с первымвходом третьего переключателя, выходкоторого через фильтр низких частотподключен к входу интегратора, выходблока умножения через инвертор соединен с вторым входом третьего переключателя, первый вход первого переключателя является первым входом устройства, второй вход первого переключателя соединен с выходом интегратора, первый и второй входы второгопереключателя являются вторым итретьим входами устройства соответственно, выход мультивибратора подключен к управляющим входам первого,второго и третьего переключателей,7 Тираж 710Государственного комитета СССРпо делам изобретений и открытий13035,Москва,Ж,Раушская наб.,д,4/ исное иал ППП "Патент",...
Аналоговое логарифмическое вычислительное устройство
Номер патента: 1137486
Опубликовано: 30.01.1985
МПК: G06G 7/18
Метки: аналоговое, вычислительное, логарифмическое
...антилогарифмирующего тпанвистора, база которого соединена с неинвертирующим входом третьего операционного усилителя и шиной нулевогопотенциала Я,Недостатком известного устройства является низкая точность.Цель изобретения - повышениеточности работы устройства.Указанная цель достигается тем,что в аналоговое логарифмическоевычислительное устройство введены дополнительный операционный усилительи корректирующий транзистор., кол-.лектор которого подключен к шине 137486 2нулевого потенциала, база - к неинвертирующему входу четвертого операционного усилителя, а эмиттер -к выходу и инвертирующему входу5дополнительного операционного усилителя, неинвертирующий вход которого подключен к выходу второгооперационного усилителя.На чертеже изображена...
Вычислительное устройство
Номер патента: 1144105
Опубликовано: 07.03.1985
Автор: Баранов
МПК: G06F 7/552
Метки: вычислительное
...блока 22 управления,выходы с первого по и-й разряды распределителя 33 импульсов являютсяседьмой группой выходов 44 блока 22управления,Вычислительное устройство работает следующим образом.В исходном состоянии на шестом выходе блока 22 управления действуетсигнал логической единицы, которыйпоступает ча управляющие входы регистров 1 - 24 сдвига и устанавливает их в нулевое состояние, посколькуна их входах ввода данных действуетсигнал логического нуля с нулевойшины устройства, Сигнал логическойединицы на шестом выходе блока 22управления формируется с помощью коммутаторов 35. В исходном состояниикоммутатор 35 подключает выход элемента НЕ 36 к шине 43 шестого выходаблока 22 управления (фиг. 2). Сигналлогической единицы шестого выходаблока 22...
Оптическое вычислительное устройство
Номер патента: 1144127
Опубликовано: 07.03.1985
Авторы: Булычев, Таран, Хуторцев
МПК: G06G 9/00
Метки: вычислительное, оптическое
...зеркало оптически связаны с входом второго динамического транспаранта, первый и второй выходы генератора тактовых импульсов подключены соответственно к электрическим входам первого и второго источников монохроматического света, введены блок записи и стирания информации, состоящий из первого, второго и третьего источников монохроматического света и входного пространственного модулятора света, выходной преобразователь оптического сигнала в электрический, два транспаранта комплексного пропускания, второй канал оптической обработки информации, состоящий из последовательно расположенных первого транспаранта комплексного пропускания, первого фурье-преобразующего элемента, пространственно- частотного фильтра, второго Фурьепреобрсзующего...
Матричное вычислительное устройство
Номер патента: 1149245
Опубликовано: 07.04.1985
Автор: Волощенко
МПК: G06F 7/38
Метки: вычислительное, матричное
...соответствующих корректирующих ячеек столбца, вторыевходы, третьи выходы и третьи входыкоторых соединены соответственно свторыми выходами, первыми входамисоответствующих ячеек первого столбца матрицы и вторыми выходами соответствук 4 цих узлов настройки столбца, второй вход ш-го узла настройкистолбца соединен с выходом ш-гоэлемента ИСКЛЮЧАЮЩЕЕ ИЛИ группы,третьи входы узлов настройки группыподключены к третьей группе информационных входов устройства, третийвыход ш-го узла настройки столбцаподключен к четвертому входу 1-ойячейки ш-го столбца матрицы (1=ш+1,ш+2Н), четвертый и пятый входывсех узлов настройки соединен соответственно со вторым и третьим входами задания режима устройства:, четвертые входы всех корректирующихячеек подключены к...
Вычислительное устройство для управления решеткой излучателей
Номер патента: 1150630
Опубликовано: 15.04.1985
МПК: G05B 15/02
Метки: вычислительное, излучателей, решеткой
...что в исходном состоянии все накапливающие сумматоры 14 установлены в нулевое состояние. В том случае, когда излучаемый луч не должен отклоняться от нормали к плоскости решетки излучателей, генератор 1 вырабатывает только последовательность С, а на других выходах импульсы отсутствуют. После того, как генератор 4 установит единичное значение сигнала на выходе 7, элемент И 8 откроется и импуль-. сы последовательности С поступят через элементы ИЛИ 13 на входы 15 младюих разрядов всех накапливающих сумматоров 14. По каждому импульсу последовательности С содержимое . всех накапливающих сумматоров 14 1 О 15 20 25 30 35 40 45 50 55 будет увеличиваться на единицу.В результате все накапливающие сумматоры 14 будут синхронно н...
Вычислительное устройство
Номер патента: 1156096
Опубликовано: 15.05.1985
МПК: G06G 7/16
Метки: вычислительное
...вычислительного устройства, 10Вычислительное устройство содержит источник 1 опорного напряжения, три ключа 2-4, интегратор 5, блок б выборки и хранения, элемент ИЛИ 7, два формирователя 8 и 9 импульсов, 15 1запоминающий .конденсатор 10.Вычислительное устройство работает следующим образом.Сигнал Т с первого информацион 1ного входа вычислительногоустройства И поступает на первый вход элемента ИЛИ 7, на вход второго 9 формирователя импульсов и на управляющий вход первого 2 ключа, Первый 8 формирователь импульсов, подключенный квыходу 25 элемента ИЛИ 7 формирует управляющий сигнал Т по заданному фронту Т изамыкает второй 3 ключ на время Т . Сигнал Т после окончания сигнала Т со второго информационного входа вы- ЗО числительного...
Вычислительное устройство с переменной длиной операндов
Номер патента: 1160396
Опубликовано: 07.06.1985
Авторы: Кричевский, Любарский
МПК: G06F 7/38
Метки: вычислительное, длиной, операндов, переменной
...блока соединен с информационным входом первого мультиплексора, управляющий вход которого соединен с первым управляющим входом блока маскирования и выходом длины маски регистра настройки, второй и третий выходы шифратора операций соединены соответственно со вторым управляющим входом. блока маскирования и входом кода операции арифметико-логического блока, входы режима и переноса которого соединены соответственно с выходами режима и переноса регистра настройки, выход блока маскирования является выходом результата устройства, вход шифратора операций является входом вида операций устройства, содержит второй и третий мультиплексоры и шифратор переноса, причем выход блока коррекции соединен с информационным входом блока маскирования,...
Вычислительное устройство
Номер патента: 1164696
Опубликовано: 30.06.1985
Авторы: Бартошевский, Владимиров, Духнич, Орлов, Синенко
МПК: G06F 7/544
Метки: вычислительное
...изобретения - расширение функциональных воэможностей устройства за счет вычисления выражений вида: Ау = - (у соз(у+х з 1 п ср ),А-(х; ж(-у; 1),или1АК = - х+у26 =. агсд у/хПри 2=К устройство позволяет произ-; водить умножение координат на число А с компенсацией изменения масштаба, 2 О а при А=К - деление координат вектора на константу 2.Поставленная цель достигается .тем, что. в вычислительное устройство, содержащее первый, второй и третий сдвиговые регистры, первый, второй, третий и четвертый коммутаторы, семь сумматоров-вычитателей, причем выходы младших разрядов первого, второго и третьего сдвиговых ЗО регистров соединены с первыми входа-. ми операндов соответственно первого, второго и третьего сумматоров-вычи-тателей, вторые...
Вычислительное устройство
Номер патента: 1164697
Опубликовано: 30.06.1985
Авторы: Волощенко, Махов, Нечаев, Паулин
МПК: G06F 7/52
Метки: вычислительное
...управляющий вход режима работы которого подключен к третьим входам коммутаторов первой группы, к первым входам коммутаторов второйгруппы, к первым входам коммутаторов и элементов И узла коррекции, к первому входу элемента И устройства,второй вход которого подключен кстаршему разрядному входу первых входов устройства и первому входупервого элемента ИСЮЭЗЧАИЩЕЕ ИЛИ . первой группы, второй вход которого подключен к выходу первого элемента НЕ группы элементов НЕ, входы кото рых подключены соответственно к вторым разрядным входам устройства, старший из второй группы разрядных входов котарого подключен к второму входу первого коммутатора второй группы коммутаторов, третий вход которого подключен к выходу.первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ первой...
Вычислительное устройство
Номер патента: 1164701
Опубликовано: 30.06.1985
Авторы: Зуев, Суейдан, Турсунканов, Шумилов
МПК: G06F 7/548
Метки: вычислительное
...группу входов знака 6 операционной матрицы, входы задания начальных условкй первой 7 и второй 8 групп входов, выходы устройства 9 ц 10, входы задания враче.ий арктан; енсов 11, вхо- .З 0 ды задания аргумента 12 устройства.Управляющая матрица содержит вычислительные ячейки 13, элементы НЕ 14, информационные входы первой и второй групп входов 15 и 16, группу выхо-, дов 4.Вариант выполнения вычислительной ячейки содержит сумматор по модулю два 17, сумматор 18знаковый вход 19, вход слагаемого-вычитаемого 20, вход слагаемого 21, вход переноса 22, выход переноса 23, знаковый выход 24, выход суммы 25, Данный вариант выполнения вычислительной . ячейки не исчерпывает всех случаев применения изобретения, а является лишь иллюстрацией. На практике...
Вычислительное устройство
Номер патента: 1167604
Опубликовано: 15.07.1985
Авторы: Бартошевский, Владимиров, Духнич, Орлов, Синенко
МПК: G06F 7/544
Метки: вычислительное
...импульсов и тактовым входом двоичного счетО чика, счетный вход которого соединен с единичным выходом первого .триггера, синхронизирующим входом второго триггера и первым входом первого элемента 2-2 И-ИЛИ, второй вход которого 55 . соединен с выходом второго элемента 2-2 И-ИЛИ, первый вход которого соединен с первым выходом дешифратонизирующим входом третьего триггера, единичный вход которого соединен с третьим выходом дешифратора и с единичным входом второго триггера, единичный выход которого соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого соединен с единичным выходом третьего триггера и с четвертым входом первого эле" мента 2-2 И-ИЛИ, причем первый единичный выход первого триггера соединен с управляющими...
Вычислительное устройство
Номер патента: 1167605
Опубликовано: 15.07.1985
МПК: G06F 7/552
Метки: вычислительное
...последователь ности нечетных чисел приведен в табл, 1. Устройство работает в двух режимах: в режиме извлечения квадратного О корня и в режиме возведения в квадрат.Исходное состояние устройства в режиме извлечения квадратного корня: ,число, из которого необходимо из влечь квадратный корень, помещается в регистре.1, реверсивный счетчик 4 находится в нулевом состоянии. По сигналу с блока управления 5 на сумматоре-вычитателе 3 происходит вычи такие из содержимого регистра 1 содержимого двоичного реверсивного счетчика 4 и единицы в младшем разряде. Результат вычитания помещается снова в регистр 1. Если триггер 2 25 знака числа сохраняет свое исходное значение, то к содержимому реверсивного счетчика 4 по сигналу с блока управления 5...
Вычислительное устройство
Номер патента: 1170448
Опубликовано: 30.07.1985
Авторы: Гончаренко, Жабин, Корнейчук, Лысенко, Макаров, Репко, Тарасенко
МПК: G06F 7/38
Метки: вычислительное
...блока, выходы сдвига влево, сдвига вправо и переноса которого соединены соответственно с входами с первого по третий логических условий микропрограмного блока управления, выходы операционных полей которого с первого по Ь+3)-й соединены соответственно с управляющими входами регистров- операндов группы, регистра-аккумулятора, коммутатора и арифметика-логического блока, содержит коммутатор цифры результата, причем выходы двух старших разрядов регистра-аккумулятора соединены с информационным входом коммутатора цифры результата, выход которого соединен с четвертым входом логических условий микропрограммного блока управления, (1+4)-й выход операционных полей которого соединен с управляющим входом коммутатора цифры.На фиг, 1...
Вычислительное устройство
Номер патента: 1170461
Опубликовано: 30.07.1985
Авторы: Батршин, Дудыкевич, Пархуць, Стрилецкий
МПК: G06F 17/10
Метки: вычислительное
...1 импульсов суммирует число 2 в накап" ливающем сумматоре 3 с числом 2 в счетчике 11, результат .будет равен 4. Этот же импульс уменьшает на "1" содержимое счетчика 13, т.е. в этом счетчике остается число 1. Четвертый импульс от.генератора 1 суммирует число 4 в накапливающем сумматоре 3 с числом 2 в счетчике 11 и записывает результат равный 6, соответствующий 3. Этот же четвертый импульс вычита" етиз вычитающего счетчика 13 единицу, счетчик 13 обнуляется и импуль" сом с выхода обнуления переписывает число 6 из накапливающего сумматора 3 в счетчик 11, прибавляет единицу в1170461 411 формируется код текущего значения, можно записать Йу=йх дх,(3) Йу с 1 ха-у а здвоичный счетчик 15, после чего в нем будет записано число 3, и через элемент...
Вычислительное устройство
Номер патента: 1173411
Опубликовано: 15.08.1985
Автор: Ханов
МПК: G06F 7/52
Метки: вычислительное
...устройство в режиме деления параллельного кода напоследовательный код работает сле 15 дующим .образом.По импульсу начальной установки,поступающему на вход 23 устройствапроисходит запись начальных значений в регистры 1,2,3 и 4 и в счет 20 чик 15 с соответствующих входов устройства 20, 16, 17,21 и 22, причем врегистры 2 и 3 записывается код"0", в регистр 1 - код мантиссы делимого М, в старший разряд регист 25 ра 4 - код "1", в остальные разряды - код "0", т.е. в регистр 4 записывается код К, в счетчик 15 -дополнительный код П порядка делихтеля.Код делимого М может изменятьсяЗК ЗКв пределах -- сМ с - ,64 64После начальной установки выполняются +и+1) циклов вычисления,1173411 ПХ=2 Х 8 гд 3где (1 с+1) - число "пустых" разрядов при...
Вычислительное устройство
Номер патента: 1176322
Опубликовано: 30.08.1985
Авторы: Баранов, Кремез, Раздобара
МПК: G06F 7/49
Метки: вычислительное
...х.При выполнении сдвига дополнительного кода на % разрядов влево полу чим1 М ;А Ы =(1-)А 1)Ы -с . а,1ДОП Значение А сс отличается от тре 3(буемого значения (А Ы 7на величи 1(1ну %,Х 1-АЫ -(-А)"1 Ф 1 -1 115 1 с="-ф фс г с 1 сСледовательно, для получения правильного результата код, полученныйпосле сдвига на 1 с разрядов влево,надо скорректировать на величину х.На фиг.1 представлена схема вычислительного устройства; на фиг.2,схема блока коммутации.Вычислительное устройство (фиг.1)содержит управляющие входы 1 и 2установки режима работы в "золотой"1-код системе и двоичной системесчисления устройства, первый 3 ивторой 4 регистры, блок 5 нормализации, полусумматор 6, блок 7 коммутации, блок 8 контроля, блок 9 опреде.О 0.10011.01 0 О. 0 1 О...