Патенты с меткой «матриц»
Устройство для умножения матриц
Номер патента: 1835548
Опубликовано: 23.08.1993
Авторы: Выжиковски, Каневский, Кириченко, Клименко, Овраменко
МПК: G06F 15/347
Метки: матриц, умножения
...и 7.1,2 соответственно переписываются в регистры 5 1.2 и 6.1,2, а в регистры 4.1.2 и 7.1,2 поступают элементы абаз и Ьз 1, которые также поступают на входы умножителя 3,1,2, с выхода которого произведение а 1 зЬз 1 поступает в сумматор 8.1,2, с выхода которого выдается сумма а 1 Ь 11+ а 1 зЬз 1, которая поступает в регистр 11.1.2. В вычислительном модуле 1.2.2 с выходов регистров 4,2.2 и 7.2.2 элементы аз 2 и Ь 21 соответственно переписываются в регистры 5.2.2 и 6.2.2, а в регистры 4.2.2 и 7.2,2 соответственно поступают элементы а 2 з и Ьз 2, которые также поступают в умножитель 3.2.2, с выхода которого произведение а 2 зЬз 2 поступает в сумматор 8.2.2, с выхода которого сумма а 21 Ь 12+ а 2 зЬз 2 поступает в регистр 11.2,2. В...
Устройство для перемножения матриц
Номер патента: 1837321
Опубликовано: 30.08.1993
Авторы: Елфимова, Коломейко, Мороз-Подворчан, Петущак
МПК: G06F 15/347
Метки: матриц, перемножения
...15 и 16 и группу сумматоров 17, элемент задержки 14, содержащий (и) последовательно соединенных регистров для выравнивания временных задержек результатов операции, получаемых в процессорных блоках с целью одновременной подачи их в выходные регистры 5. Все выходы регистров блока 14 тактируются единым синхросигналом, поступающим на регистры через каждые и тактов. При этом данные передаются от одного регистра к другому.Блоки устройства соединены следующим образом. ИнФормационные входы устройства 6 и 7 соединены соответственно со вторыми входами мультиплексоров 4 каждого процессорного блока 1.1-1,п и вторым входом узла умножения 3 первого процессорного блока 1.1, входы блока 2 управления 8, 9 и выход 10 соединены соответственно с...
Устройство для формирования адресов элементов матриц
Номер патента: 1839252
Опубликовано: 30.12.1993
МПК: G06F 12/06
Метки: адресов, матриц, формирования, элементов
...элемент матрицы аь 1= О, 1 - (т хп) - 1, 1 = 0,1 , гп х п)М) - 1, где символ ( ) означает целую часть от деления.При решении определенного класса задач, например работа с транспортированными матрицами. данные, соответствующие адресам аь при считывании (записи) из параллельной памяти могут оказаться в одних и тех же листах, Таким образом возникает конфликтная ситуация; параллельное считывание в пределах пачки адресов М произвести за один такт невозможно. Но тем не менее предлагаемое устройство позволяет выходить из таких ситуаций, хотя и с некоторой потерей эффективности, так как считывание (запись) производится не за один такт.Модуль стека блока 14 выбран равным длине пачки адресов М, что необходимо в критических ситуациях, когда вся...
Устройство для перемножения матриц
Номер патента: 1839262
Опубликовано: 30.12.1993
Авторы: Выжиковски, Каневский, Клименко, Овраменко
МПК: G06F 15/347
Метки: матриц, перемножения
...умно- жителе 7.3 происходит умножение а 11 Ь 1 з и произведение записывается в его выходной регистр. Во входные регистры умножителя 7.3 записываются а 21 и Ь 11, В регистр 10.3записывается а 11, в регистр 9,3 - а 21, в регистр 15,3 - Ь 11Седьмой такт. В ВМ 1.1 В сумматоре 21,1 происходит суммирование произведений а 21 Ь 12+а 22 Ь 22 и сумма записывается в блок 22.1 регистров, В умножителе 7,1 происходит умножение аз 2 и Ь 2 з и произведение записывается в его выходной регистр. Во входные регистры умножителя 7.1 поступают аз и Ь 31, В регистр 10.1 записывается а 22, в регистр 9.1 - а 1 з, а в регистр 12.1 - Ьз 1, В ВМ 1,2, В блок 22.2 регистров записывается произведение аз 1 Ь 11. В умножителе 7,2 происходит умножение а 12 Ь 22 и...
Оптический блок для перемножения матриц
Номер патента: 1365967
Опубликовано: 10.05.1995
Автор: Вербовецкий
МПК: G11C 11/42
Метки: блок, матриц, оптический, перемножения
ОПТИЧЕСКИЙ БЛОК ДЛЯ ПЕРЕМНОЖЕНИЯ МАТРИЦ, содержащий первый входной оптический регистр, вход которого является первым входом блока, выход оптического регистра связан с входом мультипликатора, оптический сумматор, первый вход которого является вторым входом блока, выход оптического сумматора является выходом оптического блока, оптический преобразователь, блок управления, первый и второй выходы которого подключены к управляющим входам соответственно первого оптического регистра и оптического сумматора, отличающийся тем, что, с целью расширения функциональных возможностей блока за счет возможности перемножения трех матриц в цифровом двоичном парафазном коде, в него введены второй оптический регистр и проекционный блок, причем выход...
Устройство для умножения матриц
Номер патента: 1779180
Опубликовано: 27.05.1995
Авторы: Косьянчук, Лиходед, Тиунчик, Якуш
МПК: G06F 17/16
Метки: матриц, умножения
УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ МАТРИЦ, содержащее m вычислительных модулей первого типа (m фиксированное число, m n, n размерность перемножаемых матриц), причем первый и второй информационные входы и первый настроечный вход устройства соединены соответственно с первым и вторым информационными входами и первым настроечным входом первого вычислительного модуля первого типа, первый и второй информационные входы и первый настроечный выход i-го вычислительного модуля первого типа (i 1, m 1) соединены соответственно с первым и вторым информационными входами и первым настроечным входом (i + 1)-го вычислительного модуля первого типа, синхровходы m вычислительных модулей первого типа...
Устройство для обращения матриц
Номер патента: 1819020
Опубликовано: 09.06.1995
Авторы: Косьянчук, Лиходед, Соболевский, Якуш
МПК: G06F 17/16
Метки: матриц, обращения
...настроечный вход 32, синхровход 33, регистры 34-37, умножитель 38, вычитатель 39, группы элементов И 40-45,.группы элементов ИЛИ 46 и 47; триггеры 48 и 49, элементы И 50 и 51, элементы ИЛИ 52, элемент ИЛИ-НЕ 53, элемент НЕ 54, узел задержки 55, регистрыузла задержки 56 (1=1, и)первый информационный выход 57, второй информационный выход 58, третий информационный выход 59, первый настроечный выход 60 и второй настроечный выход 61.В осйову работы устройства для обращения пхп-матриц положен метод ГауссаЖордана, который представляется следующими рекуррентными соотношениями (В"А ); К=1,п.( )=а ( -а (как1= К+1,п, ) = К+1,п+Кя) (ка = аК+1,п+Кк+и )к3Ьц=ами+1("При описании работы устройства вобозначении а( ) индекс (К) указывает номер...
Способ изготовления составного инструмента, преимущественно матриц для выдавливания ступенчатых изделий
Номер патента: 1441583
Опубликовано: 09.08.1995
Авторы: Борисов, Дериволков, Домнин, Оленин
МПК: B21J 5/08
Метки: выдавливания, инструмента, матриц, преимущественно, составного, ступенчатых
СПОСОБ ИЗГОТОВЛЕНИЯ СОСТАВНОГО ИНСТРУМЕНТА, ПРЕИМУЩЕСТВЕННО МАТРИЦ ДЛЯ ВЫДАВЛИВАНИЯ СТУПЕНЧАТЫХ ИЗДЕЛИЙ, заключающийся в обработке внутренних поверхностей корпуса, установке в отверстии первой формующей вставки и последующем размещении в полости корпуса второй формующей вставки, отличающийся тем, что, с целью повышения качества поковок и стойкости инструмента при обработке поверхностей корпуса, образующих полость, к установленной в отверстии корпуса первой вставке прилагают осевое усилие со стороны второй вставки, а последнюю размещают в корпусе с гарантированным натягом при снятом указанном осевом усилии.
Способ изготовления монолитных матриц излучающих диодов с х у-адресацией
Номер патента: 1347831
Опубликовано: 10.07.1996
Авторы: Артамонов, Емельянов, Ефремова, Ильичев, Инкин, Лозовский, Попов, Шелюхин
МПК: H01L 33/00
Метки: диодов, излучающих, матриц, монолитных, у-адресацией
Способ изготовления монолитных матриц излучающих диодов с Х-У-адресацией на AIGaAs, включающий формирование в высокоомной подложке с ориентацией 100 проводящих каналов, эпитаксиальное наращивание активных слоев, отличающийся тем, что, с целью увеличения процента выхода годных матриц путем исключения двухуровневой разводки, адресные p-шины в Х-направлении формируют на подложке с нанесенным локально маскирующим слоем методом зонной плавки с градиентом температуры перпендикулярно плоскости подложки из расплава галлия с добавкой германия или цинка в количестве 2-4 ат. при температуре 1100-1270 К, градиенте температуры 20-40 К/см со скоростью перекристаллизации 5-200 мкм/ч, затем формируют активные слои, рабочие элементы которых выделяют...
Способ изготовления диодных матриц
Номер патента: 1277842
Опубликовано: 20.07.2012
Авторы: Бекирев, Дмитриев, Елкин, Казаков, Полторацкий, Семеников, Хитько, Шелюхин
МПК: H01L 21/46
Метки: диодных, матриц
Способ изготовления диодных матриц, включающий формирование контактов на противоположных поверхностях полупроводниковой структуры, состоящей из слоев p- и n-типа различной толщины, соединение контактов между собой параллельными проводящими шинами, перпендикулярными шинам на противоположной поверхности структуры, изготовление в тонком слое структуры изолирующих областей между проводящими шинами и формирование в толстом слое структуры канавок между проводящими шинами, отличающийся тем, что, с целью упрощения изготовления матриц, проводящие шины на поверхности более тонкого слоя структуры выполняют из пластичного металла, а после выполнения канавок в более толстом слое структуры ее...
Штамп для формообразования рабочей поверхности матриц
Номер патента: 1363609
Опубликовано: 10.08.2013
Авторы: Анищик, Равин, Рябиков, Салтыков, Шульга, Щербанюк
МПК: B21J 13/02
Метки: матриц, поверхности, рабочей, формообразования, штамп
Штамп для формообразования рабочей поверхности матриц с заходной воронкой, содержащий пуансон, состоящий из стержневой части с направляющим и рабочим участками, последний из которых состоит из частей с постоянным и переменным поперечными сечениями, охватывающей его подвижной втулки, а также контейнер, отличающийся тем, что, с целью повышения стойкости за счет снижения деформирующего усилия, втулка выполнена высотой, не меньшей суммы длин направляющего участка пуансона и части его рабочего участка переменного сечения, и размещена с зазором к контейнеру со стороны ее торца, при этом на участке сопряжения внутренней поверхности втулки с ее торцом со стороны контейнера выполнена фаска.
Устройство для изготовления матриц с внутренней винтовой поверхностью
Номер патента: 1513771
Опубликовано: 27.09.2013
Авторы: Алексенко, Кореньков, Кравченко, Степаненко
МПК: B23P 15/12
Метки: винтовой, внутренней, матриц, поверхностью
Устройство для изготовления матриц с внутренней винтовой поверхностью, в корпусе которого размещена с возможностью поступательного перемещения оправка, несущая инструмент, установленный с возможностью вращения от механизма, отличающееся тем, что, с целью повышения точности, механизм вращения выполнен в виде закрепленного на электроде-инструменте диска, охватывающей диск замкнутой гибкой связи с четырьмя жесткими звеньями с параллельным расположением их осей в горизонтальной плоскости и размещением двух ветвей параллельно оси электрода-инструмента, при этом одна из ветвей зафиксирована введенной в устройство стойкой.
Заготовка для изготовления матриц с плакирующим слоем
Номер патента: 1480257
Опубликовано: 27.09.2013
Авторы: Александрова, Буровцев, Годин, Луконин, Мочайло, Равин, Суходрев
МПК: B23K 20/02
Метки: заготовка, матриц, плакирующим, слоем
1. Заготовка для изготовления матриц с плакирующим слоем, выполненная в виде основы с полостью и вставки из плакирующего материала, размещенной в полости со стороны верхнего торца основы, объем которой соответствует объему плакирующего слоя, отличающаяся тем, что, с целью снижения расхода плакирующего материала и повышения качества изделия, вставка выполнена в виде кольца, сечение которого представляет собой прямоугольную трапецию, причем меньшая сторона трапеции является образующей внутренней поверхности вставки, эквидистантной контуру калибрующей части канала матрицы и отстоящей от последнего на величину, равную удвоенной толщине плакирующего слоя.2. Заготовка по п.1,...