G06F 12/06 — адресация физического блока памяти, например адресация по базе, модульная адресация, расширение адресного пространства, выделение памяти

Устройство для распределения памяти

Загрузка...

Номер патента: 580556

Опубликовано: 15.11.1977

Авторы: Борисевич, Михайлов, Смирнов

МПК: G06F 12/00, G06F 12/06, G11C 7/00 ...

Метки: памяти, распределения

...накопителя 25 слово считывается в регистр 24 числа, из которого передается в регистр 1 обмена, Обратный код слова с регистра 1 обмена засылается на дешифратор 7. Если прочитанное слово было пустым (т. е. во всех разрядах слова был записан О, что соответствует занятости зон), то в группу старших разрядов счетчика 8 добавляется +1 и осуществляется чтение слова из блока 23 по вновь сформированному адресу. Если прочитанное слово не было пустым, то содержимое регистра 1 обмена пересылается на шифратор 6, который определяет наименьший номер разряда, в котором записана 1, и формирует двоичный код этого номера. С шифратора 6 двоичный код передается через элемент ИЛИ 21 в младшие разряды счетчика 8. Затем производится пересылка содержимого...

Запоминающее устройство с произвольной выборкой

Загрузка...

Номер патента: 1345202

Опубликовано: 15.10.1987

Авторы: Красилова, Лепешонкова, Ордынцев

МПК: G06F 12/06

Метки: выборкой, запоминающее, произвольной

...11устройства через блок 3 шинных формирователей, поступает на группу 18элементов И блока 1 коммутации данныхзаписи, открытую сигналом А 15=4, дублируется на выходах групп 19 и 20элементов ИЛИ, Таким образом, на информационные входы 172 и 173 блока 2накопителей поступают два одинаковыхбайта, однако записывается один изних: при АФ=1 - старший байт, а приАФ= ф - младший - в соответствующиезапоминающие элементы блока 2 накопителей.При чтении слова оба его байта,поступающие из блока 2 накопителей,записываются в регистры 200 и 201блока 5 коммутации данных считыванияпо сигналу низкого уровня на входе 7разрешения чтения устройства, Поскольку в данном режиме А 15=1, группа203 элементов И блока 5 коммутацииданных считывания закрыта, а группы204 и...

Устройство для управления памятью

Загрузка...

Номер патента: 1361563

Опубликовано: 23.12.1987

Авторы: Гамзаев, Гусейнов, Насруллаев, Эфендиев

МПК: G06F 12/06

Метки: памятью

...каждого адресавозбуждается только по одному выходу формирователей 3 и 4 адресного тока по первой и второйкоординате, Если в процессеотладки программы появляется необходимость изменить содержимоекаких-то,зон памяти блока 1 постоянной памяти информацией, хранящейсяв блоке 12 оперативной памяти, то необходимо до запуска данной программызамкнуть вручную коммутационные элементы 5 и 6 в группах, соответствующимэтим зонам, Затем производится началь 4ный запуск отлаживаемой программы.Сйгналы с выходов формирователей 3и 4 адресного тока по первой и второй координате (при обращении кподъемной зоне) поступают на входыэлемента И 7, при этом цепи выборкигруппы матриц будут зашунтированызначительно меньшим внутренним сопротивлением элемента И 7. В...

Программное устройство для формирования адресов

Загрузка...

Номер патента: 1383350

Опубликовано: 23.03.1988

Авторы: Андреев, Леухин

МПК: G06F 12/06, G06F 9/00

Метки: адресов, программное, формирования

...12 пересчитываются делителем 13 частоты, на выходе которого по 15 спаду каждого п-го импульса формируются короткие импульсы. Последние, проходя через элемент ИЛИ 18, поступают на вход тактирования счета двоичного счетчика 22, вырабатывающего 20 адреса строк матрицы оперативной памяти, а также, проходя через элемент ИЛИ 19, поступают на вход стробирования параллельной загрузки .двоичного счетчика 21, фиксируя в нем25 вновь адрес столбца, на котором расположен начальный элемент первого наложения малой матрицы на большую,кроме того, пересчитываются делителем 14 частоты, на выходе которого по спаду 30 каждого ш-го входного импульса формируются короткие импульсы, Поскольку в исходном состоянии двоичный счетчик 5 обнулен, а на выходе блока 6...

Запоминающее устройство с произвольной выборкой

Загрузка...

Номер патента: 1548790

Опубликовано: 07.03.1990

Авторы: Боженко, Кондратов, Мешков

МПК: G06F 12/06

Метки: выборкой, запоминающее, произвольной

...О адреса на адресном входе блока 6 адресуют 16-разрядное слово в странице, старшие пять разряцов единичными значениями одного из йих определяют одну из пяти используемых страниц,Для обмена фрагментов массивов между системной памятью микропроцессора и блоком 6 памяти используется блок 1 контроллера. Его .КПДП 31 инициируется через разряд КСО ППА 19 по входу запроса прямого доступа (ЗПДИ) на захват им шин 7-9 микропроцессора и обмен. Предварительно программируется используемый устройством 0-канал КПДП 31, производится начальная установка счетчиков СТХ 16, СТУ 17. Далее в регистры КПДП 31 заносятся адрес хранения младшего байта первого элемента перемещаемого фрагмента в системном ЗУ микропроцессора, длина фрагмента в байтах (не более 6...

Устройство для определения адреса файла памяти

Загрузка...

Номер патента: 1552193

Опубликовано: 23.03.1990

Авторы: Ефимов, Зарецкий, Мазаник

МПК: G06F 12/06, G06F 13/00

Метки: адреса, памяти, файла

...и файлов следующего уровня и сравнения их с именем справочника 40 следующего уровня заданной последовательности, т.е. из следующего регистра 16 (или, если данный цикл последний, т,е. следующий регистр 16 содержит нули) сигнал с выхода элемента ИЛИ 22 пропускает адрес искомого. файла через группу 28 элементов И на выход 36 устройства и .поступает на выход 37 устройства, оповещая запросчика об окончании поиска адреса файла на внешнем носителе информации, т,е, об окончании работы устройства.Следует учесть, что справочники и файлы с одинаковыми именами, но отличающиеся по контексту справочников предыдущих уровней, не тождественны между собой,т,е, являются разными файлами и справочниками. Принцип 936поиска файла по таблицам справочников,...

Устройство управления памятью

Загрузка...

Номер патента: 1654829

Опубликовано: 07.06.1991

Авторы: Курапин, Тесленко, Шкловский

МПК: G06F 12/04, G06F 12/06

Метки: памятью

...с выхода формирователя7 триггер 4 обращения устанавливается в нулевое состояние.Если процессор не обращается к памяти, то в цикле формируется холостой такт, что позволяет автоматическирегенерировать память.Время между поступлениями сигнала обращения процессора к памяти иначалом выборки данных из памяти мо"жет колебаться от 0 до длительностицикла (Т,). Это время, когда процессор находится в состоянии ожиданияТ . Так как процессор обращается кпамяти синхронно по отношению к тактам, формируемым блоком 3 синхронизации, то среднее время ожидания Тп == Т 2.Для уменьшения времени ожидания вовремя гашения изображения к тактовому:;входу триггера 4 обращения черезмультиплексор 2 управляющих сигналовподключается дополнительный выход...

Устройство для формирования адресов элементов матриц

Загрузка...

Номер патента: 1839252

Опубликовано: 30.12.1993

Авторы: Анищенко, Стальной

МПК: G06F 12/06

Метки: адресов, матриц, формирования, элементов

...элемент матрицы аь 1= О, 1 - (т хп) - 1, 1 = 0,1 , гп х п)М) - 1, где символ ( ) означает целую часть от деления.При решении определенного класса задач, например работа с транспортированными матрицами. данные, соответствующие адресам аь при считывании (записи) из параллельной памяти могут оказаться в одних и тех же листах, Таким образом возникает конфликтная ситуация; параллельное считывание в пределах пачки адресов М произвести за один такт невозможно. Но тем не менее предлагаемое устройство позволяет выходить из таких ситуаций, хотя и с некоторой потерей эффективности, так как считывание (запись) производится не за один такт.Модуль стека блока 14 выбран равным длине пачки адресов М, что необходимо в критических ситуациях, когда вся...