H04L 7/08 — повторяющихся циклически

Страница 2

Способ фазирования сигналов подчиненных станций в цифровой системе связи

Загрузка...

Номер патента: 496689

Опубликовано: 25.12.1975

Авторы: Люторович, Морозов, Осипов

МПК: H04L 7/08

Метки: подчиненных, связи, сигналов, системе, станций, фазирования, цифровой

...систем одчиненвязи звых ста лючается в следуюш Нв главной станции конзцикла сигналов, принимаемьподчиненной станции, Измечастоту передачи сигналов втой подчиненной станции,рой вышла зв допустимыету управляющих коммутациеняю 1 при яом неизменноиподчиненную станцию передаупомянутом изменении такткорректируют по этому сипо ролируют фазу х от каждой яют тактовуюнаправлении к фаза цикла котоределы. Частой сигналов сокр На указаннуюют сигнал обовой частоты иалу фазу сипи й станции изменяютдают на подчиненнуюЩ 54) СПОСОБ фАЗИРОВАНИЯ СИГНАЛОВ ПОДЧИНЕННЫХ СТАНЦИИ В ЦИФРОВОЙ СИСТЕМЕ СВЯЗИСоставитель И,ЧернякРедактор И,Острова Тек рад З.Тараненко Корректор Л Б Заказ фЩ Изд. М 1 фЩ Тираж 740ЦНИИПИ "осударстаенного комитета Совета Министров...

Устройство для цикловой синхронизации при двоичном сверточном кодировании

Загрузка...

Номер патента: 496690

Опубликовано: 25.12.1975

Авторы: Бонч-Бруевич, Скопинцев

МПК: H04L 7/08

Метки: двоичном, кодировании, сверточном, синхронизации, цикловой

...соединенные счетчик 8 объема выборки, формирователь 11 импульсов установки. нуля подключен к одному из входов элемента ИЛИ 12, выход которого через последовательно соединенные триггер 13 и форми рователь 10 соединен с входом блока 1 и непосредственно с входом порогового счетчика9, второй вход которого подключен к выходу блока 5 для обнаружения ошибок, а выход - к второму входу триггера 13, кроме 10того, к входу "сброс" счетчика 8 объемавыборки и к второму входу элемента ИЛИ 12подключен ключ 14 начальной установкинуля.1Устройство работает следующим образом. 15Принимаемые устройством из канала связи информационная и проверочная последовательности поступают одновременно науправляющие входы ключей 3 и 4, на вторые входы которых поступают...

Устройство цикловой синхронизации для групповых кодов

Загрузка...

Номер патента: 498751

Опубликовано: 05.01.1976

Автор: Хомич

МПК: H04L 7/08

Метки: групповых, кодов, синхронизации, цикловой

...комбинаций на л, разрядов 1, дешифратор кодовых комбинаций 2, генератор тактовых импульсов 3, делитель частоты 4, декодирующии блок (п, й) кода 5, генератор главного элемента смежного класса кодаб, сумматор по модулю два 7, регистр сдвигафазовых положений на й знаков 8, схемы5 НЕ 9, схему И на и входов 10,Дешифратор, кодовых комбинаций 2 с каждым сдвигом информации, накопленной в регистре 1, выдает результаты проверки различных фазовых положений, которые накап 10 ливаются в регистре сдвига 8, содержащем Йкаскадов. Параллельные выходы й - 1 каскдов регистра сдвига 8 присоединены черсхемы НЕ 9 и средний каскад непосредственно к схеме И 10. На выходе схемы И15 импульс появляется лишь при начилии Й - 1нулей и единицы в середине...

Устройство синхронизации по циклам

Загрузка...

Номер патента: 498752

Опубликовано: 05.01.1976

Автор: Хомич

МПК: H04L 7/08

Метки: синхронизации, циклам

...ноявля 1з при неудовлетворении закон(нли маркеров) в принятойсоответствующем сдвиге(1 Через схему И 3 этн сигналы, соответствующие 1-той фазе распределителя в режиме захвата (удержания), подсчитываются счетчиком числа ошибок 4 и при достижении оп. р.деленного порога срабатывания, например появлении серии 1 сигналов ошибок, по ценя управления переключают триггер 5 в состояние, когда левое плечо триггера имеет высо. кий потенциал 1. В результате разрешается прохождение импульсов через схему И с н закрывается вход на счетчик числа ошибок че рез схему И 3. Одновременно со счетчиком498752 ставитель Н. Герасимова Корректор В, Гутман хрел М. Семенов едото елактор Подписное Тираж 864 ета Совета Министров ССС гй п открытий к 1 и изб1/5каз...

Устройство тактовой синхронизациидля систем передачи с псевдошумовымисигналами

Загрузка...

Номер патента: 508952

Опубликовано: 30.03.1976

Авторы: Назаров, Панкратьев

МПК: H04L 7/08

Метки: передачи, псевдошумовымисигналами, синхронизациидля, систем, тактовой

...управляющим входом решающего устройства 11 приемника 6. Устройство работает следующим образом.Генератор 1 фазоманипулированных псевдошумовых сигналов вырабатывает на тактовом выходе последовательность импульсов с1частотой Рм= (то - длительность субтакЛ 4ота М-последовательности), сигнал с тактового выхода генератора 1 поступает на триггер 2 непосредственно и с задержкой на то с линии задержки 3. Сигнал с выхода триггера 2 поступает на один из входов ключа 4. На другой вход ключа 4 и вход фазовращателя 5 с генератора 1 поступает фазоманипулированный на 0 и 180 псевдошумовой ситнал с1частотой Р.= . Ключ 4 открыт сигналомАос триггера 2 по второму входу в течение времени 1=(М - 1)то, а закрыт в течение времени то строго на границах...

Устройство синхронизации по циклам

Загрузка...

Номер патента: 510797

Опубликовано: 15.04.1976

Авторы: Колтунов, Коновалов, Лангуров

МПК: H04L 7/08

Метки: синхронизации, циклам

...Таким образом, каждая двухзначная комбинация с выхода преобразователя 3 поступает снова на его вход через цикл.Перекодирование в преобразователе 3 осуществляется так, что детерминированным символам синхросигнала соответствуют опреде. ленные двухзначные комбинации на его выходе, а случайно появляющимся символам на информационных позициях входного сигнала - другие двухзначные комбинации. Подкгпоченный к выходам разрядов 1-11-и и 2-1 - 2-п регистров сдвига дешифратор 4 дешифрирует комбинации, соответствующие синхросигналу. На основе сравнения входного сигнала и сигнала с выхода дешифратора решающий блок 5 выносит решение о наличии или отсутствии синхронизма по циклам,В режиме синхронизма по циклам сигнал " выхода решающего блока 5...

Способ цикловой синхронизацмм при двоичном сверточном кодировании

Загрузка...

Номер патента: 511717

Опубликовано: 25.04.1976

Авторы: Бонч-Бруевич, Скопинцев

МПК: H04L 7/08

Метки: двоичном, кодировании, сверточном, синхронизацмм, цикловой

...символов Т (Д)1 (Д) 6 (Д), (где 6 (Д) - порождающий полином сверточного кода),Коммутатор 2 объединяет последовательности символов 1(Д) и Т (Д) в общуюпоследовательность символов Р (Д), которая,проходя через канал связи 3, вносящего шумовые последовательности символовН ( В ) и М ( Э ), разделяется 151на две последовательности символовЕ (Д) = 1 (Д) Ф М (Д) и Р (Д)12( + - операция суммирования по модулюдва).Если декоммутирующий блок 4 декодирующего устройства 8 работает синхронно скоммутатором 2, то блок для обнаружения 2 фошибок 5 формирует синдром Я (Д),собразуя проверочную последовательностьсимволов по принятой последовательностисимволов Е (Д) с последующим суммированием ее по модулю два с последовательностью символов Р...

Устройство для определения фазы псевдослучайной последовательности

Загрузка...

Номер патента: 521663

Опубликовано: 15.07.1976

Авторы: Номоконов, Яковлев

МПК: H04L 7/08

Метки: последовательности, псевдослучайной, фазы

...также подаются счетные импульсы с выхода блока 11 весовых коэффициентов, которые проходят через вентили блока 6, управляемые 4 коммутатором 5, В последнем при помоши тактов 1 повьшенной частоты сдвигается "единицаф, записываемая каждым тактовым импульсом. Иэ блока 7 реверсивных счетчиков сигналы знаковых разрядов заги- ф .сываются через блок 8 вентилей переписи в соответствующие разряды генератора 9 ПСП.Таким образомпервые принятые в эле-.ментарных сигналов оказываются записанны-, 55 ми в генератор 9 ПСП в качестве его начальной фазы ЧДалее генератор 9 ПСП вырабатывает об раэцовую последовательность, начинающуюся с фазы У которая сравнивается с приф 9 маемой последсц:-з зп,нос гьо п и помощи коррелятора 2, порогового блока 3 и стк-...

Устройство для синхронизации псевдошумовых сигналов

Загрузка...

Номер патента: 534881

Опубликовано: 05.11.1976

Авторы: Алешин, Дерипалов

МПК: H04L 7/08

Метки: псевдошумовых, сигналов, синхронизации

...корреляторов 1 и 3. Инвертор 10при этом не коммутируется, и управляющее 10 Напряжение изменяет частоту управляемогогенератора 5 в сторону уменьшения этойрасстройки. Устройство для синхронизации псевдошумовых сигналов, содержащее коррелятор в каждом из трех каналов обработки сигналов, на О выходе которых включен сумматор, а такжеуправляемый генератор, подключенный к опар- ному генератору псевдослучайной последовательности, выходы которого подключены к входам соответствующих корреляторов, и пороговый блок, подключенный к выходу коррелятора одного из каналов обработки сигналов, о т л и ч а ю ш е е с я тем, что, с целью уменьшения ошибок синхронизации, обусловленных флуктуациями амплитуды сигнала, введены вычитатель, измеритель...

Устройство поэлементного фазирования приемников дискретных сигналов

Загрузка...

Номер патента: 536612

Опубликовано: 25.11.1976

Автор: Попше

МПК: H04L 7/08

Метки: дискретных, поэлементного, приемников, сигналов, фазирования

...через дополни. тельныг селектор 9 опережения и селектор 10 отставания, ооъединенные входы которых подключены к выходу входного олока, а друг е входы - ,к выходам селектора 4 опережения и селектора 5 отставания соотвгтствгнно через запоминающий элемент 1.Работа устройства при отсутствии преобладаний (см. фиг. 2).В качестве входовой двоичной последовательности выбраны точкл (см, фнг. 2 в), а за рабочий принят условно положительный сигнал. Определяющим сигналом для селекторов 4, 5, 9 и 10 являются соответствующие полупгриоды (см. фиг. 2 а, б) выходной частоты делителя 3. Входной блок б выделяет отдельно по обоим фронтам посылок короткие импульсы (см. фиг. 2 г, д). За основные приняты импульсы, формированные по положительным фронтам...

Способ цикловой синхронизации для корректирующих кодов

Загрузка...

Номер патента: 543182

Опубликовано: 15.01.1977

Автор: Хомич

МПК: H04L 7/08

Метки: кодов, корректирующих, синхронизации, цикловой

...последовательности образутотся проверочные последовательности, которые объединяются в общую последовательность с по мощью ключа 2. На сумматоре 3 кодовая по 543183следовательность складывается по модулю два со знаками ПСП, поступающей из формирователя ПСП. В результате этого в канале связи образуется последовательность, по статическим свойствам приближающаяся к свойствам шума, что улучшает работу тактовой синхронизации приемника.На приеме с помощью ключа 5 производится разделение информационной и проверочных последовательностей, которые суммируют по модулю два с соответствующими принятыми проверочными последовательностями, это позволяет выделять и анализировать ПСП одновременно по всем проверочным последовательностям.Предложенный...

Устройство приема сигналов синхронного запуска

Загрузка...

Номер патента: 543183

Опубликовано: 15.01.1977

Автор: Хомич

МПК: H04L 7/08

Метки: запуска, приема, сигналов, синхронного

...уп равления, который может быть выполнен, например, на элементах НЕТ, и счетчик 8. Выход блока 2 обработки сигнала подключен непосредствснно и через регистр 6 сдвига к соответствующим входам блока 7 управления, 25 выходы последнего подключены к соответствующим входам счетчика 8. Один из входов счетчика 8 подключен также к селектору синхросигнала. Выходы разрядов регистра 6 сдвига подключены к управляющим входам 30 блока 4 коммутации, включенного между вы543183 Фор мула изобретения Составитель Г. Челей Редактор Т. Янова Текрсд А. Камышникова Корректор Л. Денискина43/8Ц 11 ИИ Изд.113Государственного комитетпо делам изобретений 3035, Москва, )К, Раут Тираж 869 Совета Министр и открытий ская наб., д. 4 5 ПодписноССР Типография, пр....

Цифровое устройство слежения за задержкой

Загрузка...

Номер патента: 543184

Опубликовано: 15.01.1977

Авторы: Баранов, Ганькевич, Жаровин, Новиков, Солоненко

МПК: H04L 7/08

Метки: задержкой, слежения, цифровое

...из циклических перестановок исходной 1 немодулироваццой) ПСП, не зависящая от символов передаваемой информации.На чертеже приведена структурная электрическая схема устройства.Цифровое устройство слежения за задержкой содержит опорный генератор 1 ПСП, выполненный на регистре сдвига с ОС, два пере- множителя 2, 3, выходы которых подключены к управляющим входам реверсивного счетчика 4 и сумматору 5 по модулю два, его выход соединен с одним входом элемента И 6, другой вход последнего подключен к выходу кварцевого генератора 7, а выход элемента И 6 соединен с счетным входом реверсивного счетчика 4, выходы сложения и вычитания которого соединены с двумя входами управляющего элемента 8, третий вход которого подключен к выходу кварцевого...

Устройство групповой синхронизации для сопряжения каналов связи

Загрузка...

Номер патента: 544159

Опубликовано: 25.01.1977

Автор: Чурилов

МПК: H04L 7/08

Метки: групповой, каналов, связи, синхронизации, сопряжения

...регистра 5 управляющих команд и к одному извходов формирователя сигнала 12 наличиястарта через регистр старта 13, счетчикпосылок 14, регистры признаков форматов15, 16 соответствующих скоростей и формирователи конца символов 17, 18 признаковсоответствующих форматов, при этом выходыформирователей конца посылок 10 11 признаков соответствующих скоростей подключены к входу 19 "сбросф счетчика фаз 7 и ксчетному входу 20 счетчика посылок 14,выходы которого подключены к дополнительному входу блока управления режимами 6 ик входу 21 фсброс" счетчика посылок 14через формирователи конца символов 17, 18признаков соответствующих форматов, к вторым входам которых подключены выходы соответствующих регистров признаков форматов15, 16 соответствующих...

Устройство синхронизации по циклам

Загрузка...

Номер патента: 544160

Опубликовано: 25.01.1977

Авторы: Коновалов, Лангуров, Рудская

МПК: H04L 7/08

Метки: синхронизации, циклам

...откликов какна синхрогруппу, так и на кодовые группыинформационного сигнала, сходные с синхрогруппой,бО Выделенные опознавателем 1 синхрогруппысигналы поступают на вход анализатора 2 ошибок и на вход дополнительного анализатора 6ошибок. Кроме того, на анализатор 2 поступает сигнал опробования с делителя частоты 3,а на дополнительный анализатор 6 ошибок -с делителя-распределителя 5, Сигнал правильного приема отклика опознавателя 1 синхрогруппы на синхрогруппу и сигнал ошибкипоступают с выхода анализатора 2 ошибок навходы делителя частоты 3 и на решающийузел 4, который с малой инерционностью обнаруживает отсутствие синхронизма и разрешает корректировку делителя частоты 3 припоиске синхронизма. Этот же узел обеспечивает фиксацию...

Устройство циклового фазирования для приема двоичной информации

Загрузка...

Номер патента: 554631

Опубликовано: 15.04.1977

Авторы: Абраменко, Александров, Мартин

МПК: H04L 7/08

Метки: двоичной, информации, приема, фазирования, циклового

...ИЛИ 10, выход последнего подключен к информационному входу регистра сдвига 1, а выход блока сравнения 8 через счетчик 11 - к управляющим входам анализатора 3, ключаи инвертора 12, его выход подключен к управляющему входу ключа 9. Кроме того, выход анализатора 3 подключен к входу Сброс счетчика 11 и к одному из входов элементов И 13, к другим входам которых подключены выходы соответствующих разрядов регистра сдвига 1,Устройство работает следующим образом.Для приема команд двоичного и-значного смежно-группового кода информация, принятая из дискретного канала, поступает через ключ 9, элемент ИЛИ 10 в регистр сдвига 1, а также на вход блока сравнения 8, который производит побитное сравнение принимаемой информации с последовательностью,...

Устройство цикловой синхронизации для групповых кодов

Загрузка...

Номер патента: 557502

Опубликовано: 05.05.1977

Автор: Хомич

МПК: H04L 7/08

Метки: групповых, кодов, синхронизации, цикловой

...блок 8 сумматоров помодулю два, ключ 9 генератор тактовыхимлульсов 10, элемент НЕТ 11 делитель40частоты 12, декодер 13, блок вычислениякорреляционных зависимостей 14 (ВКЗ) иэлемент И 15,Блок вычисления корреляционных зависи 45мостей 3 может быть выполнен, например,в виде коммутатора 16, соединенного черезблок сумматоров 17 по модулю два с накопителем 18.К управляющему входу декодера 13 под 50ключен выход генератора тактовых импульсов через последовательно соединенные элемент НЕТ 11 и делитель частоты 12, Входыблока 3 ВКЗ подключены ко входу и выхсду кодера 1, а выход - ко второму входусумматора 4 по модулю два. Выходы разрядов первого 5 и второго 6 регистров сдвига через блок 14 ВКЗ подключены к однимвходам элемента И и ко входам...

Устройство определения конца циклического синхрокода

Загрузка...

Номер патента: 559425

Опубликовано: 25.05.1977

Автор: Измалков

МПК: H04L 7/08

Метки: конца, синхрокода, циклического

...блока совпадения 3, к другим входамкоторого подключены выходы разрядов прием,ного регистра 1.Сигнал на вход устройства поступает пошине 8 входного кода, а снимается с блока совпадения 3 по выходной шине 9.Устройство работает следующим образом,С каждым сдвигом на выходе вычислителя синдрома 4 появляется очередной синдром, получаемый делением кода, хранящегося в приемном регистре 1, на образующиймногочлен. Если код в приемном регистре1 и вновь поступающий на его вход по шине 8 разряд принадлежат одному блокуциклического кода, то вычислительный синд- щ 0ром будет равен очередному разряду и навыходе сумматора 2 по модулю два будетлогическое значение фО",Если же очередной разряд не равенсиндрому, т.е, код в приемном регистре 1 2и очередной...

Устройство для цикловой синхронизации корректирующих кодов

Загрузка...

Номер патента: 562938

Опубликовано: 25.06.1977

Автор: Хомич

МПК: H04L 7/08

Метки: кодов, корректирующих, синхронизации, цикловой

...б через элемент НЕТ 7 и делитель частоты 8, причем к информационному входу декодера 6 подключен выход приемника 7, а ко второму входу элемента НЕТ 7 подключен выход генератора 9 тактовыхимпульсов, блок сравнения 10, формирователь 11 синдрома ошибок и регистр сдвига 12, при этом между выходами блока вычисления проверок З.и входами дешифратора 4 включен блок сравнения 10, к другим входам которого подключен дополнительный выход приемника 1 через последовательно соединенные регистр сдвига 12 и формирователь 11 синдрома ошибок, причем вход стлрание регистра сдвига 12 соединен с состветствующим входом накопителя 2.Устройство работает следующим образом. Кодовая последовательность знаков из приемничка 1 задерживается в накопителе 2 и проверяется...

Устройство для фазового пуска приемников многоканальных телеграфных систем связи

Загрузка...

Номер патента: 563737

Опубликовано: 30.06.1977

Автор: Хомич

МПК: H04L 7/08

Метки: многоканальных, приемников, пуска, связи, систем, телеграфных, фазового

...связи работает следующим ооразом.11 оследовательность двоичных знаков соответствующих подканалов поступает на селекторы 1, где накапливается в регистрах 2 сдвига и сравнивается с эталоннои пусковой комбинациеи в дешифраторах 3.Счетчики 4 подсчитывают число несовпадений для каждого сдвига информации, а результаты фиксируются в блоках 5 выделения фазирующей комбинации. Для этого результаты несовпадений через клапаны 6 переписываются в накопители 7, причем клапаны 6 оудут открыты только в том случае, если число несовпадений не будет превышать значения, хранящегося в соответствующих накопителях 7. Это осуществляется элементами сравнения 8.Ьлоки 9 фиксации фазы обеспечивают запоминание моментов времени выделения фазирующих комоинации и...

Устройство синхронизации по циклам

Загрузка...

Номер патента: 565402

Опубликовано: 15.07.1977

Авторы: Дашин, Карпенко

МПК: H04L 7/08

Метки: синхронизации, циклам

...двух или трех импульсов тактовой частоты, в результате чего в следующем цикле на выходе делителя- распределителя 8 появляется импульс на один, два или три периода тактовой частоты позже, Следовательно, блоки опробывания в следующем цикле опробируют позиции, отстоящие от ранее опробуемых на один, два или три периода тактовой частоты, в зависимости от того, на сколько позиций происходит торможение делителя-распределителя 8.Расширители 5 - 7 осуществляют запоминание сигналов ошибок на время, необходимое для торможения делителя-распределителя 8 и осугцествления перезаписи. Расширители 6 и 7 могут запоминать сигналы ошибки на более длительное время, так как установка их в исходное состояние производится импульсом с выхода ячелки 33...

Устройство цикловой синхронизации для блочных кодов

Загрузка...

Номер патента: 565403

Опубликовано: 15.07.1977

Автор: Хомич

МПК: H04L 7/08

Метки: блочных, кодов, синхронизации, цикловой

...два и декодер 9, к управляющему входу которого подключен генератор 1 О тактовых импульсов через делитель 11 частоты, а также накопитель 12, выходы которого подключены соответственно к входам ключа 13 непосредственно, а к водам дешифратора 14 через дополнительные сумматоры 15 - 17 по модулю два, кроме того, на передающей стороне введены узел 18 определения ненулевых компонент (ОНК), формирователь 19 элементов смежного кода (ЭСК), элемент ИЛИ 20, при этом между управляющим входом и выходом ключа 3 вкл.очены последовательно соединенные формирователь 19 ЭСК и элемент ИЛИ 20, выход которого через последовательно соединенные сумматор 2 по модулю два и узел 18 ОНК подключен к входу элемента 4 задержки, на приемной стороне введены узел 21...

Устройство синхронизации по циклам в блочных корректирующих кодах

Загрузка...

Номер патента: 568188

Опубликовано: 05.08.1977

Автор: Хомич

МПК: H04L 7/08

Метки: блочных, кодах, корректирующих, синхронизации, циклам

...анализатора 5 соединен с входом анализатора 1, а вьь ход дешифратора 2 через решающий блок 8 подключен к управляющему входу делителя 10 4 частоты, выход которого подключен к упРавляющему входу решающего блока 8. Анализатор 1 содержит регистр 9 сдвига н сумматор 10 по модуао два.. Устройство работает слецчощнм образом.Принимаемая последовательность знаков, закодированная циклическим ( и, К ) кодом, поступает в анализатор 1 кодовой комбина ции который осуществляетделение не об разующий многочлвн ода 6(х). С выхода генератора 3 через делатель частоты 4 тактовые импульсы, следующие с периодом, равным Ф двойнык знаков, поступаот на управлвощий вход анализатора 1. С помощыс этих импульсов производится сброс регистра 9 сдвига а, следовательно,...

Устройство для выделения рекуррентного синхросигнала с исправлением ошибок

Загрузка...

Номер патента: 568189

Опубликовано: 05.08.1977

Автор: Хомич

МПК: H04L 7/08

Метки: выделения, исправлением, ошибок, рекуррентного, синхросигнала

...два, выход которого через счетчик 3 подключен к входу дешиф ратора 4 и к одному иэ входов переключателя 5, к двум другим входам которого под ключены соответственно выход блока исс прввления ошибок 6 и выход дополнительного сумматора 7 по модуао два, к входам И которого подклочен выход переключателя 5 через выходной регистр 8 сдвиГа, выходы разрядов которого подключены к соответствующим входам дешифраторв 4, кодопреобре. зователь 9 и блок 10 мажоритарной обрв 20 ботки, при этом выходы разрядов накопите ля 1 через последовательно соединенные кодопреобраэоввтель 9 и блок 10 мажори тарной обработки подключены к одному из входов блока 6 исправления ошибок, другой25 вход которого соединен с входомнвкопителя 1.Устройство работает следующим...

Устройство для цикловой синхронизации

Загрузка...

Номер патента: 569039

Опубликовано: 15.08.1977

Автор: Харьков

МПК: H04L 7/08

Метки: синхронизации, цикловой

...9 объеднения. 1 э: этом выход Олока 4 пОдклОчен и зь:. аОще.у входу накопителя 8 ошибок -ерез последовательно соед:ненные опозназатель 8 и эле. опт 9 ооъед нея, к другому зходу которогэ подключен ЗО выход элемента 7 совпаден:я.569039 4Прел 1 ст изобретения Составитель Г, Теплова едактор В. Коган Техред М. Семенов Корректс р В. ГутмаТираж 818Совета Министров С открытийтао., д. 4,5 Изд. Мо 663 Государственногопо делам изо члсква, Ж.35,аказ 6481824ЦНИИ ПодписноеР омитетаетенийаушская п, Харьк, фил. пред, Патент Устройстзо работает следующим образом.Информация, пр:шимаемая из канала сзяяи, поступает В Олок 4 Определения синдромов с учетом прибязлеттия постоянтой комбцнацитт, РОпсльзте.ОЙ лля Оср 230 зяния синл 110 мя синхрссцгнала, С...

Устройство для формирования синхросигнала

Загрузка...

Номер патента: 576670

Опубликовано: 15.10.1977

Авторы: Зак, Митропольский, Новизенцев, Отто, Соколов

МПК: H04L 7/08

Метки: синхросигнала, формирования

...к входу которого подключен выход триггера 3 блокировки через элемент 4 И, реверсивный счетчик 5, блок 6 сравнения и регистр 15 7, при этом к входам блока 6 сравнения подключены соответственно выходы реверсивного счетчика 5 и регистра 7, а выход блока 6 сравнения подключен к единичному входу триггера 3 блокировки, к нулевому входу ко торого подключены выход усилителя 1 приема ответного сигнала и вход Вычитание реверсивного счетчика 5, к входу Суммирование которого подключен выход блока 2 выделения спнхроснгналов.25 Устройство работает следующим образом,Прп готовности сообщения сигнал поступает на вход элемента 4 И, на втором входе которого установлено разрешение, т. е. триггер 3 блокировки находится в нулевом состоянии.30 При этом...

Устройство цикловой синхронизации в системах передачи цифровой информации

Загрузка...

Номер патента: 578669

Опубликовано: 30.10.1977

Авторы: Агафонов, Белов

МПК: H04L 7/08

Метки: информации, передачи, синхронизации, системах, цикловой, цифровой

...подключен к дополнительному входу рекуррентного анализатора 4, кроме того, счетный выход формирователя 7 меток времени подключен к соответствующему входу формирователя 10 одиночны.; сигналов, а выход блока 2 сравнения подключен через инвертор 8 к счетным входам первого 5 и второго 6 счетчиков единиц.Устройство работает следующим образом.Принимаемый сигнал из канала связи поступает на приемник 1 бинарного сигнала и с его выхода одновременно на рекуррентный анализатор 4 и блок 2 сравнения. С выхода рекуррентного анализатора 4, осуществляющего формирование проверочных символов, сигнал подается на второй вход блока 2 сравнения. Сигнал с выхода блока сравнения через инвертор 8 подается одновременно на счетные входы формирователя 10 одиночных...

Приемное устройство цикловой синхронизации

Загрузка...

Номер патента: 578670

Опубликовано: 30.10.1977

Авторы: Алексеев, Мягков

МПК: H04L 7/08

Метки: приемное, синхронизации, цикловой

...И;1 И 7.Приемнос устройство цикловой синхронизации работает следующим образом.Делитель 11 частоты принимаемого сигнала с коэффициентом деления, равным числу разделяемых цифровых потоков, формирует нз поступающей на его вход тактовой частоты стробпрующие импульсы, которые с помощью стробнрующего блока 10 выделяют из поступа 1 ощсго на вход информационного сигнала посылки, принадлежащие одному из цифровых потоков, Эти посылки, пройдя через ключевой блок 1 и элемент ИЛИ 2, поступают в регистр 3 сдвига, число ячеек которого равно отоенло числа посылок в одном цикле передачи к числу разделяемых потоков, Когда червьй двоичный разряд исследуемого цифрового потока, несущий 1, появится на выходе последней ячейки регистра 3 сдвига, триггер -1...

Устройство цикловой синхронизации цифровых сигналов

Загрузка...

Номер патента: 580653

Опубликовано: 15.11.1977

Авторы: Захаренков, Колыхалов, Оганян, Тихонов

МПК: H04L 7/08

Метки: сигналов, синхронизации, цикловой, цифровых

...дополнительный элемент И 6, с етчик 7, дешифратор 8 и блок 9 задержки, при этом к входам триггера 5 подключены соответственно второй выход анали затора 2 и выход элемента И 4, а выход блока 9 задержки соединен с входом опознавателя 1 и является выходом устройства, причем информационный вход дешифратора 8 является входом устройства. Дешифратор 8 состоит 30 из элементов И 10.580653 Изд. И 896 Подписное Тираж 818 Заказ 2463/9 Типография, пр. Сапунова, 2 3Устройство работает следующим образом, В режиме синхронизма цифровой сигнал с входа устройства через дешифратор 8 и блок 9 задержки поступает на опознаватель 1, который по числу символов и характеру их следования определяет наличие (импульс на выходе) или отсутствие (пробел на выходе)...

Устройство цикловой синхронизации

Загрузка...

Номер патента: 581591

Опубликовано: 25.11.1977

Авторы: Вартапетов, Маркатун, Половинко, Храмов

МПК: H04L 7/08

Метки: синхронизации, цикловой

...состоитиз элемента И 14, выход которого соединен синдикатором 15 через триггер 16, другой входкоторого подключен к кнопке 17 сброса.Устройство работает следующим образом.В исходном состоянии до поступления изканала связи первого синфазирующего импульса первый и второй триггеры 7, 8 установлены вО, триггер 16 - в . Задний фронт первогосинфаэирующего импульса, пройдя через опознаватель 2 маркерного сигнала, поступает через блок 3 управления на установочный входта ктового распределителя 4, устанавливая пот и нажение соответствующее первому такту,установочный вход делителя 5 частоты, устанацливая его на 0,5 полной емкости, что соответствует середине такта. Таким способом осу.ществляется синфазирование. Кроме того, через первый...