Устройство для контроля преобразователей
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1478338
Автор: Цыбин
Текст
)4 Н 03 М 7/00 ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГКНТ СССР 0 ИЕ ИЗОБРЕТЕНИ ЛЬСТВУ К АВТОРСКОМ 4169707/24-2430.12.8607.05.89. Бюл.Ю.Н. Цыбин681.325(088.8)(72 (53 ьство СССР /00, 1985. свидет Н 03 М Измернике.-М ние и контроль Высшая школа,(56) Авторское 1( 1304174, кл.Сазонов А,А в микрозлектро 1984, с. 345-3Авторское с У 790293, кл. (54) УСТРОЙСТВ РАЗОВАТЕЛЕЙ идетельство СССР 03 М 7/00, 1979. ДЛЯ КОНТРОЛЯ ПРЕОБ(57) Изобретение относится к автоматике и вычислительной технике, Егоиспользование в системах контроляпреобразователей угол - код позволяетповысить быстродействие, Устройствосодержит блок 1 функционального контроля, блок 2 памяти, приемник 3 информации, генератор 4 импульсов. Благодаря введению блоков 5, 6 выделениямаксимального и минимального напряжений, компараторов 7, 8 и источника9 опорных напряжений обеспечиваетсяпараллельный анализ логических уровней во всех разрядах входного кода,1 звпа ф-лыр 1 ил20 Нзобретение относится к автоматике и вычислительной технике и можетбыть использовано в системах контроляпреобразователей, например, углаповорота в код.Цель изобретения - повышение быстродействия.На чертеже приведена функциональная схема устройства,10Устройство для контроля преобразователей содержит блок 1 функционального контроля, блок 2 памяти,приемник 3 информации, генератор 4импульсов, блок 5 выделения максимального напряжения, блок 6 выделенияминимального напряжения, первый ивторой компараторы 7 и 8 и источник9 опорных напряжений, На чертежеобозначены входы 10 устройства,Блок 1 Функционального контроляможет быть выполнен, например, аналогично известному. Блок 2 памяти впростейшем случае - система КБ-триггеров. 25Приемник 3 информации может бытьвыполнен на базе цифрового табло,цифропечатающего устройства, дисплея,ЭВМ и др.Генератор 4 импульсов в простейшем случае - кнопка,Блок 5 (6) выполнен на группе 11диодов, резисторе 12 и источнике 13постоянного напряжения.Компараторы 7 и 8 представляют собой двухпороговые компараторы, т,е.детекторы попадания входного напряжения в заданную зону.Устройство работает следующим образом.40На входы 10 поступает, например,монотонно изменяющийся сигнал, представленный в параллельном коде. Приэтом смена кодов должна происходитьтаким образом, чтобы за цикл контроля в каждом разряде контролируемогокода появлялись значения уровня логической единицы нри уровне логического нуля в остальных разрядах егои аналогично уровень логическогонуля только в одном каждом разрядекода при уровне логической единицыв остальных разрядах, Это имеет место, например, при монотонно изменяющемся двоичном коде, После одиночного импульса генератора 4 импульсовблок 1 функционального контроля начинает проводить контроль правильностисмены цифровых кодов, например,путем сравнения предыдущего и последующего кодов с допуском +1 дискретмладшего разряда. Одновременно сигналом генератора 4 импульсов устанавливаются в исходное состояние триггеры блока 2 памяти, при этом на первомвыходе (режима) блока 1 функционального контроля устанавливается определенный потенциал (например, нулевой),который, поступая в приемник 3 информации, гасит его табло. Это свидетельствует о начале цикла контроля.Окончание цикла контроля может быть организовано различным путем. Например,на первом выходе блока 1 функционального контроля после перебора 2значений кодов устанавливается другой потенциал (например, единичный)который включает табло приемника 3,информации, где и - число разрядовдвоичного кода. Если контролируемыйкод изменяется не в соответствиис заданным законом (тестом), то этивиды отказов фиксируются в соответствующем триггере блока 2 памяти,В процессе изменения кода образуютсяпо крайней мере и комбинаций кодас логической единицей только в одномкаждом 1-м разряде, где 1 = 1, 2,3, , и, Следовательно, на выходеблока 5 выделения максимальногонапряжения и раз имеет место напряжение логической единицы только одного каждого разряда. Таким образомкомпаратор 7 за цикл контроля, определяемый блоком 1, контролируетуровень логической единицы в каждомразряде проверяемого сигнала, Дляисключения ложного срабатывания компаратора 7 при коде вида уровней логических нулей во всех разрядах онвыполнен двухпороговым. Для повышенияпомехоустойчивости в процессе контроля компараторы 7 и 8 могут стробироваться сигналом блока 1 функционального контроля (не показано). Аналогично компаратор 8 контролирует уровни логического нуля по всем разрядамза цикл контроля функционирования,образующимся на выходе блока 6 выделения минимального напряжения. Опорные уровни напряжений для компараторов 7 и 8 формирует источник 9 опорных напряжений. Резисторы 12 с соответствующими источниками 13 предназначены для создания необходимой величины нагрузки каждого контролируемого разряда. В случае несоответствия1478338 Формула изобретения Составитель О, Ревинский Техред Л.Сердюкова Корректор Л. Пилипенко Редактор Н. Лазаренко Заказ 2373/55 Тираж 885 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., д, 4/5 Производственно-издательский комбинат "Патент", г,ужгород, ул . Гагарина,101 логического уровня нуля или единицы в каком-либо разряде компаратор 8 или 7 вырабатывает импульс, который устанавливает соответствующий триггер блока 2 памяти в противоположное исходному состоянию, Таким образом, в блоке 2 памяти формируется код, соответствующий определенному виду несоответствия контролируемого кода заданньгм параметрам. Код блока 2 памяти по окончании цикла контроля высвечивается на табло приемника 3 информации до поступления очередного сигнала генератора 4 импульсов, после чего процесс контроля возобновляется.Повышение быстродействия устройства обусловлено тем, что время рассасывания зарядов диодов 11, на которых реализованы блоки 5 и б, меньше, чем быстродействие цифровых элементов, в состав которых входят и диоды и транзисторы, и существенно меньше времени переходных процессов аналоговых коммутаторов. Кроме того, при этом отсутствует коммутационная помеха, Это позволяет проводить функциональный контроль цифровых устройств в реальном масштабе времени с одновременным контролем логических уровней сигналов во всех разрядах с минимальными аппаратурньг ми затратами. 1, Устройство для контроля преобразователей, содержащее блок функционального контроля, первый выход которого соединен со стробирующим входом приемника инФормации, блок памяти и генератор импульсов, о т л ич а ю щ е е с я тем, что, с цельюповышения быстродействия, в него 5введены компараторы, источник опорныхнапряжений и блоки вьделения максимального и минимального напряжениИ,входы которых объединены с информационными входами блока функционального контроля и являются входамиустройства, вторые выходы блокафункционального контроля подключенык информационным входам блока памяти,выходы которого соединены с информационными входами приемника информации, выход генератора импульсов подключен к тактовым входам блока функционального контроля и блока памяти,выходы блоков выделения максимальногои минимального напряжений подкгюченык первым входам соответственно первого и второго компараторов, первыеи вторые выходы источника опорных 25 напряжений соединены с вторыми входами соответственно первого и второгокомпараторов, выходы которых подключены соответственно к первому и второму управляющим входам блока памяти,2, Устройство по и. 1, о т л и -ч а ю щ е е с я тем, что блок вьделения максимального (минимального)напряжения выполнен на группе диодов, резисторе и источнике постоянного напряжения, первые выводы диодовгруппы являются входами блока, вторыевыводы диодов группы объединены спервым выводом резистора и являютсявыходом блока, второй вывод резистора подключен к источнику постоянного напряжения.
СмотретьЗаявка
4169707, 30.12.1986
ПРЕДПРИЯТИЕ ПЯ А-3724
ЦЫБИН ЮРИЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: H03M 7/00
Метки: преобразователей
Опубликовано: 07.05.1989
Код ссылки
<a href="https://patents.su/3-1478338-ustrojjstvo-dlya-kontrolya-preobrazovatelejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля преобразователей</a>
Предыдущий патент: Устройство для контроля монотонно изменяющегося кода
Следующий патент: Устройство для контроля монотонно изменяющегося кода
Случайный патент: Композиция холодного отверждения