G06F 13/00 — Соединение запоминающих устройств, устройств ввода-вывода или устройств центрального процессора или передача информации или других сигналов между этими устройствами
Устройство для сопряжения источника и приемника информации
Номер патента: 1238093
Опубликовано: 15.06.1986
МПК: G06F 13/00
Метки: информации, источника, приемника, сопряжения
...на адресный вход коммутатора 15, которьй пор;ключает к информационному входу выходного регитра 19 информацию свыхода соответствующей ячейки блока12 памяти. Сигнал с выхода дешифратора 13, поступающий на входы формирователей 1 и 16 импульсов, представляет собой дешифрацию состояниясчетчика 11 на восьмом такте, По переднему фронту этого сигнала на вы ходе формирователя 16 импульсов вырабатывается сигнал разрешения параллельной записи,. поступающий на вход7 режима выходного регистра 19, ана выходе формирователя 1 импульсоввырабатывается импульс синхронизациипараллельной записи, В зависимостиот состояния триггера, собранногона элементах И-ИЛИ-НЕ 4 и 5, элемент И-ИЛИ 9 пропускает этот. импульсна вход С 2 синхронизации параллельной...
Устройство для ввода информации от асинхронных абонентов
Номер патента: 1238094
Опубликовано: 15.06.1986
Автор: Власенко
МПК: G06F 13/00
Метки: абонентов, асинхронных, ввода, информации
...отсут.Р 4ствии внешнего запроса - триггер 26,по четвертому такту - триггер 27(интервал 11 на фиг. 3). В блоке 3 10формируются на выходах: 3.9 - адреспервого управляющего слова УС,; 3,8 -код 01, по которому мультиплексор 9выбирает адрес УС, 3. 12 - сигналобращения к памяти, по которому происходит чтение УС из блока 2;3.10 -сигнал загрузки УС в счетчики 4 и 5и регистры 6 и 7.Далее блок 1 принимает информацию с входной линии, номер которой 20поступает в блок 1 из регистра 7,После приема очередного параметраблок 1 формирует на выходе, подключенном к входу мультиплексора 8, кодпараметра, а в цепи 3.3 - запрос . 25"Запись", по которому в блоке 3 устанавливаются в " 1" триггер 22, приотсутствии внешнего запроса - триггеры 26 и 27 (интервал 111...
Устройство связи для вычислительной системы
Номер патента: 1241224
Опубликовано: 30.06.1986
Автор: Меркуль
МПК: G06F 13/00
Метки: вычислительной, связи, системы
...однако на входе 5 преобразователя 18 нулевой сигнал запрещаетпередачу информации в ЭВМ 3, так какадрес адаптера, установленный на регистре 9, не сравнился на блоке 12сравнения с адресом абонента на выходах блока 13 задания адреса, т.е.ответное слово в системе не предназначено для данной ЭВМ 3.Набор 17 соответствует команде"Занято 1, однако ЭВМ 3 не может принять ответного спова, так как находится в состоянии "Занято" (нулевойсигнал на входе 6 преобразователя18) .Набор 18 соответствует команде"Недействительный адрес", однако адрес адаптера не определен (нулевойкод на входе 5 преобразователя 18).Рассмотрим наборы таблицы, прикоторых осуществляется однократныйобмен информациеи между ЭВМ 3 и системой (наборы 1,8,9,11 и 13).Набор 1...
Устройство для сопряжения многопроцессорной вычислительной системы с внешними устройствами
Номер патента: 1241245
Опубликовано: 30.06.1986
Авторы: Аграновский, Бабенко, Николаев, Омаров, Тищенко
МПК: G06F 13/00
Метки: внешними, вычислительной, многопроцессорной, системы, сопряжения, устройствами
...эле"ментов 2 может осуществляться как пован на связь с внешними устройствами. В этом случае по шине 37 устанав-.ливается в единичное состояние триггер 33, сигнал с этого триггера пошине 18 поступает в соответствующийблок 5. Блок 5 в случае поступленияв него нескольких запросов от коммутирующих элементов данной строки дает разрешение на использование интерфейса с внешними устройствами, старшему по приоритету. При этом он по выходу 19 выдает сигнал разрешения,обмена, т,е, устанавливается триггер 32соответствующего элемента 2 в единичное состояние. Триггер 32 и 33 остаются в единичном состоянии все времяработы коммутирующего элемента 2,Единичный сигнал с выхода триггера32, выдаваемый по шине 45, осущест.- 20вляет (через элемент ИЛИ 51)...
Устройство для сопряжения поцессоров с общим блоком памяти
Номер патента: 1241246
Опубликовано: 30.06.1986
Автор: Уваров
МПК: G06F 13/00
Метки: блоком, общим, памяти, поцессоров, сопряжения
...запроса от второго процессора 9 обработки через устройство 7 не пройдет синхронизирующий импульс, который задним фронтом сбросит первый триггер 1 в состояние "О". Сброс триггера 1 в "О" осуществляется посредс.твом триггера 2 и элемента И 3,Установкой потенциала "О" на входе блокировки устройства 7 второй процессор 9 обеспечивает монопольное использование устройства памяти, при этом и мультиплексор 11 настраивается на передачу информации .от процессора 9. Предлагаемое техническое решение обеспечивает работу одного из процессоров с общей памятью с минимальной задержкой, что особенно важно, когда частота обращений этого процессора преобладает над частотой обращении другого. В этом варианте задержка минимальна для второго процессора...
Устройство для ввода информации
Номер патента: 1241247
Опубликовано: 30.06.1986
Авторы: Бантюков, Гончарук, Дерфель
МПК: G06F 13/00
Метки: ввода, информации
...еще какой-либо дат-.чик блока 3, то аналогично описанному срабатывает соответствующийэлемент ИСКЛЮЧАЮЩЕЕ ИПИ группы 5,элемент ИЛИ 6, селектор 7 и триггер11 устанавливаются в единичное состояние, выдавая на выход 15 сигнало новом изменении состояния датчиков 3. Однако сигнал с выхода селектора 7 не пропускается на выход блока 1 синхронизацби, так как триггер24 находится в единичном состоянии,После окончания выдачи информациитриггер 24 устанавливается в нулевое состояние импульсом с выхода13. Далее аналогично описанному про.изводится запись нового состояниядатчиков блока 3 в регистр 4,Если импульс на вход 12 "Начало .ввода" подается во время действиясигнала с выхода селектора 7, то вблоке синхронизации 1 триггер 24остается в нулевом...
Устройство для распределения ресурсов внешней памяти вычислительного комплекса
Номер патента: 1242969
Опубликовано: 07.07.1986
Автор: Мазаник
МПК: G06F 13/00
Метки: внешней, вычислительного, комплекса, памяти, распределения, ресурсов
...к тем регистрам 17, в первом разряде которых "0", единичный сигнал поступает на входы установки в нулевое состояние соответствующих тригге ров 24. Элементы И 19 и 20 соответствующих узлов 18 анализа закрываются и единичный сигнал будет только на выходе элемента ИЛИ 26. На выходе элемента И-НЕ 25 формируется единич 30 ныи сигнал, по которому открывается элемент И 27. Далее проводится анализ следующего разряда оставшихся сравниваемых чисел.Если в первом разряде сравниваемых 35 чисел содержатся только нули или только единицы, то на выходе соответствующего элемента И-НЕ 25 присутствует единичный сигнал, ко. торый открывает элемент И 27, Следо вательно, в этом случае сразу проводится анализ второго или последующих разрядов. После того, как...
Устройство для сопряжения вычислительных машин с магистралью
Номер патента: 1242970
Опубликовано: 07.07.1986
Авторы: Алешин, Богатырев, Бойков, Иванов, Осипов
МПК: G06F 13/00
Метки: вычислительных, магистралью, машин, сопряжения
...на выходе блока 4 арбитраможет быть сформирован только в. одном устройстве сопряжения системы.По этому сигналу адрес вызываемойВмашины с первого выхода регистра 3вызывающей машины поступает по шине3 адреса магистрали на входы дешифратора 5 остальных устройств сопряжения. Дешифратор 5 (фиг.3) в каждомустройстве сопряжения настроен наадрес данной вычиелительной машины.На выходе дешифратора 5 той машины,30где адрес, присутствующий на шине 23адреса магистрали, совпадает с адресом, ей присвоенным, формируетсясигнал на шине 20 прерывания, фиксирующий данную машину в качествевызываемой.Процесс передачи данных между сопряженными машинами начинается с момента программной установки в единицу триггера 16, Выборка последнегопроводится через...
Устройство для сопряжения накопителя на магнитной ленте с вычислительной машиной
Номер патента: 1242971
Опубликовано: 07.07.1986
Авторы: Лунев, Покровская
МПК: G06F 13/00
Метки: вычислительной, ленте, магнитной, машиной, накопителя, сопряжения
...единица и по сигналу Вывод" модифицированный адрес через группу 8 мультиплексоров и группу 1 канальных приемопередатчиков поступает в ЭВМ, где снова записывается в ячейку памяти а 1. При этом на управляющие входы группы 8 мультиплексоров поступает код 10, а группа 1 канальных приемопередатчиков переключается в режим передачи сигналами С 1 и С 2 со счетчика 15. Аналогично в третьем цикле происходит модификация количества байт в ячейке памяти а 2.Во втором цикле проводится обмен информацией между НМЛ 29 и ячейкой памяти ЭВМ, адрес которой сформирован счетчиком 6 в первом цикле. Принимаемые из памяти ЭВМ данные записываются по сигналу "Ввод" в счетчик 6 и через группу 9 мультиплексора один из байтов данных поступаетна группу 78 входов...
Устройство для ввода информации от двухпозиционных датчиков
Номер патента: 1242972
Опубликовано: 07.07.1986
МПК: G06F 13/00
Метки: ввода, датчиков, двухпозиционных, информации
...- сигнал, запрещающий работу генератора 4. Очередной сигнал "Вводот ЗВМ по второму входу элемента И14 поступает на вход разрешения зациси в блок 10 памяти состояния груп.пы датчиков. Задержанный сигнал"Ввод" с выхода элемента 6 задержкиустанавливает по первому входу триг гер 13 в нулевое состояние. Снимаются сигнал "Требование" с выхода 17запрещающий сигнал с второго входаэлемента ИЛИ 3, разрешающий сигналс второго входа элемента И 14. Таким ЗО образом, осуществляется ввод в ЭВМсостояния восьми групп двухпозицион -ных датчиков (по 13 датчиков в каждой.группе), т.е. за восемь машинныхгактов Ввод в ЭВМ вводится информация о состоянии 104 датчиков. (Каждое слово ввода в управляющую ЭВМ содержит информацию о состоянии 13датчиков и код-адрес...
Устройство для управления памятью
Номер патента: 1243030
Опубликовано: 07.07.1986
Авторы: Блинков, Горовой, Хвощ, Черняковский
МПК: G06F 13/00, G06F 13/42, G11C 7/10 ...
Метки: памятью
...44 вырабатывается строб приема данных в регистрмагистрального элемента, и, в зависимости от значения сигнала "Байт"на входе 35 и состояния триггера 3,через элементы ИЛИ 6 и 7, И-НЕ 19 и 20 на выходах 40 и 41 вырабатываются стробы записи даниьх н память,если нет ошибки протокола обменаи корректны адрес и данные, поступившие в блок. Вместе с выработкой стробов записи запускается элемент 22задержки, программируемый по входу 39резистивно-емкостной цепочкой (не по 5казана) на время срабатывания микросхем памяти в режиме записи, Послеотработки задержки через элемент НЕ 18и элементы И-НЕ 19 и 20 происходитсброс на выходах 40 и 4 1, стробов записи, через элемент ИЛИ 8 стробируется триггер 4 и на выходе 29 появляется сигнал Синхроимпульс...
Устройство для сопряжения процессора с к периферийными устройствами
Номер патента: 1244668
Опубликовано: 15.07.1986
Авторы: Журавлев, Слипченко, Сороко
МПК: G06F 13/00
Метки: периферийными, процессора, сопряжения, устройствами
...30 в нулевое состояние и отключение генератора 9 импульсов от счетчика 42 и шины 23.В режиме записи по шине 19 триггер 29 переводится в соответствующеесостояние, сбрасывая тем самым черездифференциальный элемент 32 и эле.мент ИЛИ 34 счетчик 42 в нуль и подключая синхросигналы от периферийно-го устройства через элемент И 40 иэлемент ИЛИ 35 к счетному входу счетчика 42. При появлении информации отпериферийного устройствапо шине 18 З 5в сопровождении синхросигнала пошине 21 происходит. запись в оперативную память и модификацию текущегоадреса счетчика 42. Режим продолжается до появления на шине 20 сигнала 4 Очтения. Режим осуществляется при наличии единичного сигнала на нулевомвыходе триггера 31,формула изобретения 451. Устройство для...
Устройство для сопряжения процессора с абонентами
Номер патента: 1244669
Опубликовано: 15.07.1986
Автор: Шевкопляс
МПК: G06F 13/00
Метки: абонентами, процессора, сопряжения
...передачи ответного сигнала.При правильной работе процессора указанное состояние триггеров 12 и 13 остается стабильным, Сигнал на линии 26 подтверждает истинность адреса, установленного на адресной шине (не показана). Сигнал на линии 28 свидетельствует о том, что адрес опознан и соответствующая операция 10 (запись или чтение) выполнена адресуемым устройством. При получении ответного сигнала по линии 29 процес сор снимает сигнал с линии 26. Адресуемое устройство, в свою очередь, снимает ответный сигнал с линии 28, на этом сеанс ббмена заканчивается. При правильной работе конденсатор 23 не успевает зарядиться через резистор 22 до .порогового напряжения одно- ро вибратора 20 за время существования отрицательного импульса на линии 26. Поэтому...
Устройство для сопряжения процессора с периферийным устройством
Номер патента: 1246102
Опубликовано: 23.07.1986
Автор: Елкин
МПК: G06F 13/00
Метки: периферийным, процессора, сопряжения, устройством
...процедур в устройстве, В первом режиме работы (57) при 20.8=9 (61) выполняется чтение 62 регистров: выдается адреса 19.4-19.6, строб чтения 19.1 и ответ в интерфейс ЭВМ 201 и 2.1. В первом режиме при 20.8 = 1 (67) выполняется запись 66 в регистры: выдается адрес, строб 19.2 и ответ 20.1 и 2.1. Окончание цикла обмена заключается в сбросе 20,1 и 51,1 после того, как в интерфейсе ЭВМ снят сигнал СХЗ (20.13).Во втором (58) и третьем (59) режимах блок 5 запускается сигналами 18.2, вырабатываемыми дешифратором 6 при совпадении адреса в шине 16 с областью адресации устройства, зарезервированной для регистров сопрягаемого объекта. Блок 5 по линиям 21, 20 и 25 управляет мультиплексором 14 команды и согласует через блоки 1 и 3 работу интерфейсов...
Устройство для ввода-вывода информации
Номер патента: 1246103
Опубликовано: 23.07.1986
МПК: G06F 13/00
Метки: ввода-вывода, информации
...выхода 23 регистра 3сдвига переписывается в буферный1 О 5 20 30 35 40 45 50 регистр 5 служебных сигналов, Аналогично при поступлении информационных битов в регистр 3 сдвига в блоке 6 управления считыванием формируется импульс записи 27 информации в буферный регистр 4 информации.Таким образом, на выходе 31 появляется и -разрядный код принятой информации, на выходе 32 - ш.-разрядный код номера принятой посылки,Мультиплексор 7 коммутирует шразрядный код номера принятой посылки (линия 32) и дополнительный старший адресный разряд с триггера 15 (линия 34) на адресный вход блока 8 памяти.Триггер 15 устанавливается в нулевое состояние сигналом 28 с выхода дешифратора 53 блока 6 управления считыванием. Происходит считывание первой ячейки...
Устройство для коммутации сообщений
Номер патента: 1247879
Опубликовано: 30.07.1986
Авторы: Аксенов, Лычев, Стишковский
МПК: G06F 13/00
Метки: коммутации, сообщений
...то блок 8 вначале вырабатывает команды, в соответствии с которыми узел 18 регистра адресного опроса прерывает выдачу кодограммы в исходящий канал 21 ы стирает кодограмму, хранящуюся в ячейке памяти 23, при этом данная кодограмма сохраняется в зоне центрального накопителя 16. Затем блок 8 вырабатывает команды, по которым кодограмма из ячейки памяти 24 через коммутатор 6 переписывается в соответствующую ячейку памяти 23.5. Некоторая ячейка памяти 23 свободна, в центральном накопителе 16 нет свободных зон и имеется очередь в одноименный исходящий канал. Если категория срочности поступившего сообщения выше категории срочности сообщения, находящегося в очереди в данный исходящий канал, или оставшийся лимит времени поступившего сообщения...
Устройство для ввода информации от двухпозиционных датчиков
Номер патента: 1247880
Опубликовано: 30.07.1986
МПК: G06F 13/00
Метки: ввода, датчиков, двухпозиционных, информации
...на его входы 63 с выходов 62 второго регист- ЗО ра 8, и передачи на второй информационный выход 65 устройства. Первый мультиплексор данных 12 предназначен для выбора одного из группы датчиков при считывании информации внешним уст 35 ройством обработки. Второй элемент ИЛИ 16 предназначен для выработки сигнала в момент установки в нулевое значение кода номера датчика в группе, поступающего на его вхо ды 37 с выходов 96 формирователя адреса считывания 4. Блок 11 предназначен для формирования сигналов управления формирователем адреса записи 2, формирователем адреса считывания 4, 45 мультиплексором адреса 5, блоком памяти 6, первим 7 и вторым 8 регистрами и блоком фиксации изменений состояний датчиков 9 в зависимости от значения сигналов...
Устройство для формирования сигнала подключения периферийного устройства к каналу ввода-вывода
Номер патента: 1247881
Опубликовано: 30.07.1986
Авторы: Извозчикова, Карпейчик, Пронин, Яновская
МПК: G06F 13/00
Метки: ввода-вывода, каналу, периферийного, подключения, сигнала, устройства, формирования
...какоеГЗ 5 либо действие в устройстве, получается путем объединения на элементах И 57 одного из сигналов, указанных в таблице на фиг. 4, и одного из сигналовконстанты.Когда периферийное устройство посвоей инициативе хочет связатьсяс устройством оно выдает запрос,выставляя на шину 11 сигнал ТРБ-А.Во время связи по ТРБ-А периферийное устройство может представлятьбайт данных или байт состояния устройства. Когда по текущему ТРБ - А закончен обмен байтом данных, послесброса сигнала РАБ-А возникают условия для выполнения микропрограммы"Загрузки-запоминания УСУ" для запоминания управляющей информации устройства в управляющеч памяти. В этоже время устройство может начать55 обработку следующего выставленного,другим периферийным устройством...
Устройство для контроля передачи информации
Номер патента: 1249520
Опубликовано: 07.08.1986
МПК: G06F 11/10, G06F 13/00
Метки: информации, передачи
...по условию заполнения половины ячеек. В этом случае, т.е, при выполнении этого условия, на выходе счетчика 4 формируется сигнал заполнения, который поступает на вход элемента И 10, При этом, если очередной цикл приема прошел без ошибки, то сигналом со второго выхода блока 3, прошедшим через элемент 5, информация записывается в блок 2, а этим же сигналом прошедшим через элемент И 10, триггер 6 перебрасывается в единичное состояние. Сигнал с первого выхода триггера 6 закрывает элемент 5 и поступает на первые входы элементов И 12 и 13, На выходе элемента И 12 появляется сигнал, который, пройдя через элемент ИЛИ 14, Формирует сигнал перезапроса и подсчитывается счетчиком 8Устройство переходит в режим дополнительных перезапросов,...
Устройство для ретрансляции сигналов между каналом ввода вывода и внешними устройствами
Номер патента: 1249522
Опубликовано: 07.08.1986
Авторы: Верховцев, Нагорнов, Орлов
МПК: G06F 13/00
Метки: ввода, внешними, вывода, каналом, между, ретрансляции, сигналов, устройствами
...Да; и те.ь:Ого интерфейса сгкал.,р:ме тога, сигнал ТРБ-А из дополниРльг,ого 11.:;тсрфейса поступает ка вхои земск О 1: И 69 и 70 блока Рекима,первом . втаргм входах элемента1 бе уста;авлг:.ваются разрепяпп.е. знп дг,н прохождения сигналя ПавЬбаРС"., КСТСРЬПс С ВЦГСПЗэлеецта 1 ЛИ 71 устанавливается вРс;.;- РЕ СОСТОЧНИЕ ТРИГГЕР СП,т с с я ьпразрешается пр охажде циесигнала ББР-.К с выходя элемента 54)спз 11)уст.1 я сигнал устакавки сс) Д.КОР СаотСЯПИЕ тРИГГСРЯ .5,Зс эсИсСот"с ЧсЯЛИЧИЯ 11 Ч 1СТВ. Я ;,.: РЯВЯЕЕ 1 О Сигссалсс НЯ В.с ОДРПВ: Калнс 1 И ЭТОГО СИГНЯЛЯ триг;.5 1 гстгя:,:.яз.гп 1 няЕтСя В ЕпцКИЧНСЕссг-сянка 1 разрешает прохождекиесигнал: ВБР-.1( в дополцительнцц инт; в ,)Фейс., Псс.1 е снятия каналам сигна-ла ББР-К триггер 65...
Буферное запоминающее устройство
Номер патента: 1249583
Опубликовано: 07.08.1986
Авторы: Богданов, Лупиков, Спиваков
МПК: G06F 13/00
Метки: буферное, запоминающее
...5 адресаи через элемент 27 задержки третийпуск устройства в режиме чтения, вкотором выдается приемнику информационное слово 00011010 с сигналомсопровождения на первом управляющемвыходе 13 устройства. Управляющееслово, записанное по адресу 011 блока 1 памяти, обеспечивает временнуюзадержку в 128 тактов генератора 19синхроимпульсов между выдачей второго и третьего информационных слов.После выдачи приемнику третьего информационного слова 11110000, посбросу триггера 16 и нри наличииК 1=0 (низкий уровень сигнала навходе 30 блока 11 синхронизации),который поступает на Э-вход триггера 18, последний устанавливается внулевое состояние, и на втором уп"равляющем выходе 14 устройства появляется высокий уровень сигнала,который свидетельствует...
Устройство для ввода информации
Номер патента: 1251088
Опубликовано: 15.08.1986
МПК: G06F 13/00
Метки: ввода, информации
...10и на счетный вход триггера 11, производят счет по модулю два единичных разрядов в коде символа УП. Информация, принятая в регистр25 1 О, по заднему Фронту единенного сигнала на выходе первого 1 дифференциального усилителя перемещается на один разряд справа единичным сигналом на первом сдвнгающем входе регистра 10.После приема восьмого контрольного разряда кода символа УП на втором выходе регистра 10 формируется сиг" нал логической "1", который подается на вторые входы первого 13 и второго 14 элементов И.При состоянии триггера 11, соответствующем исходном, код символа УП четный, сигнал логической "1" на выходе первого элемента И 13 синхронизирует передачу восьмиразрядиого кода символа УП через группу элементов И 12 на выходе 19...
Устройство для ввода информации
Номер патента: 1251089
Опубликовано: 15.08.1986
Автор: Мазаник
МПК: G06F 13/00
Метки: ввода, информации
...которая в качестве сигнала успешного окончания разгрузки поступает на выход 36 устройства. Этим же 20 сигналом обнуляется триггер 12, разрещается выдача на выходы 37, 38 и39 содержимого регистров 5, 6, 7 иих обнуление. На этом работа устройства заканчивается.В связи с тем, что техническоерешение не создает экономии, а сокращает среднее время управления разгрузкой контейнеров, проведем сравнительный анализ по указанному кри- ЗО терию Т:+ +щгде 1 - время начальной установкиустройства;З 5 1 - время определения "полезЕногоразмера раэгружаемойобласти;Сщ - время выдачи инФормацииДляпредлагаемого устройствапериод следования импульсов с гене 1ратора.Для прототипа 1 = 3, где Т == 32 для многопроцессорных комплек (щц)Относительный выигрьпп при...
Устройство для обмена данными в вычислительной системе
Номер патента: 1251090
Опубликовано: 15.08.1986
Автор: Телелюхин
МПК: G06F 13/00
Метки: вычислительной, данными, обмена, системе
...восьмые входы узла 30 и подключает четвертую группу входов узла 5 коммутации к группе входов узла 29, что позволяет передать в оперативную память 106 вычислительной системы 101 код объема заполнения блока 3 памяти. Сначала передается содержимое младших восьми: разрядов, а затем старших восьми разрядов кода счетчика 47. При этом младшие разряды подведены к второй группе входов узла 30 элементов И-ИЛИ и выбираются при "1" на выходе первого разряда счетчика 71, а старшие разряды счетчика 47 подведены к первой группе входов узла 30 и выбираются при "0" на выходе первого разряда счетчика 71 (в присутствии сигнала "Маска М").Для фиксации содержимого счетчика 47 сигнал "Загрузка М" с первого выхода узла 46 выбора режима подается на вход...
Устройство для ввода информации
Номер патента: 1251091
Опубликовано: 15.08.1986
Авторы: Капустин, Позументщиков, Резвицкий, Симаков, Тараненко
МПК: G06F 13/00
Метки: ввода, информации
...9 управления работает следуницим образом.Импульсом "Сброс" по выходу 31 триггер 46 и триггер 48 устанавливаются в нулевое состояние, При этом на выходе 26 устанавливается сигнал записи, на выходе 27 - сигнал чтения, а на выходе 30 - сигнал, запрещающий работу генератора 12 импульсов. По окончании записи информации в первый блок 5 оперативной памяти импульс переноса с выхода счетчика 7 по выходу 28 поступает на элементы И 39 и 41. Сигнал чтения с выхода триггера 46 разрешает прохождение импульса переноса через элемент И 41. Импульс переноса с выхода элемента И 41 через элемент ИЛИ 44 перебрасывает триггер 48,.и на выходе 30 формируется сигцал, разрешакщий работу генератора 12 импульсов. Импульс переноса с выхода элемента...
Арбитр мультипроцессорной системы
Номер патента: 1254494
Опубликовано: 30.08.1986
МПК: G06F 13/00
Метки: арбитр, мультипроцессорной, системы
...которого поступает с выхода блока 4 через коммутатор 7 (при наличии на его входе сигнала У ) на вхо 5ды этих блоков стеконой па взяти. При выполнении микрооперации У 4 адрес запрашиваемой секции памяти, к которой уже имеется обращение, подается с выхода блока 3 через коммутатор 7 (при5 12544 наличии на его входе сигнала У ) на входы блоков 10 - 10 , и записывается в соответствующий блок. При реализации микрооперации У соответствующий управляющий сигнал 5 поступает на вход блока 2. Если с выходов блоков 4 и 5 (указателя стека 5) соответственно. не поступают сигналы Х и Х 4 на вход автомата 1, т.е.ъзапрашйваемая секция памяти свободна и все шины заняты, то автомат 1 осуществляет переход в состояние а формируя следующие сигналы; У -...
Устройство для сопряжения центрального процессора с группой арифметических процессоров
Номер патента: 1254495
Опубликовано: 30.08.1986
Авторы: Михнов, Петров, Степанов, Шаляпин
МПК: G06F 13/00
Метки: арифметических, группой, процессора, процессоров, сопряжения, центрального
...необходимую АП 2 для обработки операций и обмена в ВПП (фиг. 18); начальные адреса входных данных, начальные адреса выходных данных, код операции, номер АП, длину обрабатываемого слова (например, в байтах), длину результата. Запись производится под управлением ЦП 1, причем таким образом, что имеет место взаимооднозначное соответствие между дескриптором (меткой) к-ой подпрограммы, помещаемой в к-й регистр 60 АЗУ 58, и содержимым к-той ячейки ОЗУ 53, Изменяя определенным образом разрядность полей ОЗУ 53, а также объем АЗУ 58, можно получить как требуемое количество аппаратно-реализуемых функций и АП 2, включаемых в ИПС, так и необходимую длину обрабатываемого слова.Запись в к-й регистр 60 и к-тую ячейку ОЗУ 53 производится следующим...
Устройство для ввода стартовой информации
Номер патента: 1254496
Опубликовано: 30.08.1986
Автор: Черняк
МПК: G06F 13/00
Метки: ввода, информации, стартовой
...регистр 1, первый 2 и второй 3 элементы И, шифратор 4, первый 5, второй 6 15 и третий 7 элементы НЕ, блоки ЭВМ, взаимодействующие с устройством, центральный процессор 8, оперативную память 9, блок 10 питания и шину 11 данных ЭВМ, управляющий вход 12 уст ройства, вход 13 синхронизации устройства, информационные выходы 14 устройства, управляющий выход 15 устройства, выходы 16 и 17 элементов И.На фиг. 2 изображены сигналы на 25 входах 12 и 13 устройства, сигналы 16 и 17 на входах шифратора и управляющий сигнал 15 устройства.Устройство работает следующим образом, ЗОПри включении питания на вход 12 из блока 10 поступает сигнал, сбрасывающий регистр 1. На выходе 15 устанавливается сигнал, запрещающий работу оперативной памяти ЭВМ. При...
Устройство для выделения области во внешней памяти
Номер патента: 1254497
Опубликовано: 30.08.1986
Автор: Мазаник
МПК: G06F 13/00
Метки: внешней, выделения, области, памяти
...(Ь з) куска свободной памяти, который удовлетворяет требуемому запросу и имеет размер, меньший чем 1-го. Тогда код размера (-го куска памяти записывается в регистр 13, а щ в регистр 12 записывается код Ь из счетчика 14.Процесс продолжается до тех пор, пока не будут просмотрены все свободные куски памяти на К+1-м МБ, При вы полнении указанного условия в регистре 12 хранится код Ь куска памяти, наиболее подходящего к требуемому запросу. При этом на п-и (последнем) выходе дешифратора 15 появляется единичный сигнал, который через элемент 28 задержки разрешает подачу кода Ь из регистра 12 на вход дешифратора 16. Тогда разрешается прохождение кода начального адреса Ь-го свободного куска памяти из Ь-го регистра 10 на выход 47 устройства.Сигнал...
Устройство для сопряжения двух эвм с общей памятью
Номер патента: 1256034
Опубликовано: 07.09.1986
Авторы: Мамыкин, Павлова, Усвяцов
МПК: G06F 13/00
Метки: двух, общей, памятью, сопряжения, эвм
...быть инициирован как самой ЭВМ, так и сигналом о заполнении ЗУ. В первом случае ЭВМ выдает сигнал на шину 31 (фиг. 1) и через элемент ИЛИ 19 произойдет сброс регистра 21 и ответный сигнал будет подан в ЭВМ по шине 33.Сигнал окончания режима обмена может вырабатываться и в случае, если маркер передается от 1-го разряда в 1-й разряд ре- ЗО гистра записи. Так как чтения информации из ЗУ не происходило, триггер 46 регистра чтения находится в 1, сигнал с 1 - 1-го разряда регистра записи через элемент И 40 установит триггер 43 в 1, и через элемент ИЛИ 49 по шине у будет выдан 35 сигнал о полном ЗУ. 45 55 Информация, подлежащая записи, поступает с оегистра 1 по шине Г одновременно с приходом тактирующих импульсов по шине 1. Элемент 47 И...