Патенты с меткой «вычислитель»

Страница 3

Матричный вычислитель синусно-косинусных произведений

Загрузка...

Номер патента: 1161956

Опубликовано: 15.06.1985

Авторы: Гузенко, Лисник, Пухов, Стасюк

МПК: G06F 17/13

Метки: вычислитель, матричный, произведений, синусно-косинусных

...условий содержит элементы И, ИЛИ, ИЛИНЕ и сумматор по модулю два, первые и вторые входы которых соединены соответственно с первым и вторым входами первого формирователя начальных условий, а выходы соединены соответственно с первым, вторым, третьим и четвертым разрядами выхода первого формирователя начальных условий, второй формирователь начальных условий содержит первый элемент И, элемент ИЛИ, второй элемент И, сумматор по модулю два, выходы которых соединены соответственно с первым, вторым, , третьим и четвертым разрядами выхо- . да второго формирователя начальных условий, инверсные входы первого элемента И и элемента ИЛИ,прямой вход второго элемента И второго формирователя начальных услввий и первый вход сумматора по модулю...

Вычислитель оценки математического ожидания

Загрузка...

Номер патента: 1190390

Опубликовано: 07.11.1985

Авторы: Климчук, Матюшенко, Новиков

МПК: G06F 17/18

Метки: вычислитель, математического, ожидания, оценки

...определяемые типом функции распределения случайных величин. 2 аЪ К )М+д;М=1+1.1М=2 М-;Р=2 Н.При подаче сигнала запуска на вход.запуска генератора 1 импульсов последний начинает генерировать тактовыеимпульсы, а сумматор 9 обнуляется.Первым тактовым импульсом с выхода генератора 1 импульсов при наличии сигнала на входе запуска АЦП 2,подаваемого с потенциального выходаА,дешифратора 4, запускается АЦП 2,производящий преобразование анализируемого случайного процесса Х(С), по.ступающего на его информационныйвход, являющийся первым входом вычислителя.На выходе АЦП 2 будет сформировано первое число выборки Х, поступающее на информационный вход блока5 ассоциативной .памяти, где с помощью.управляющего сигнала на разрешениезаписи,...

Матричный вычислитель функции

Загрузка...

Номер патента: 1216779

Опубликовано: 07.03.1986

Авторы: Гузенко, Гуляев, Лисник, Стасюк

МПК: G06F 7/544

Метки: вычислитель, матричный, функции

...разряда искомого вектора какЧ(1) Ч 1,Х ЭО ч(1 . Ч(1 -1 ч Ч(1) сг Ч -1 чХ:2 Х -2 оО(,с(о(: 2 оч(ч Ч ф 45 (з 1чо Ч Г -1 Ч ч(1) -3 ч о 1, Х ) О , ч(21 о (г)2 ас) + 2 )к,о(: 1 о ч1 ф ч1 . д чо -Зч40 45 50 55 операндов сумматоров-вычитателейпервой 4 и второй 7 групп соответственно. В первом сумматоре-вычитателе 4 первой группы по выражению (41 определяется значениер "(гаЫ , которое подается со сдвигомна вход третьего операнда блока 3.В первом сумиаторе-вычитателе 7второй группы по выражению (4)Ч цг)определяется значение ао( 1 , которое подается со сдвигом на входчетвертого операнда первого блока 3 и на входы первых операндовсумматоров-вычитателей 4 и 7 первой и второй групп. И, наконец,в первом блоке 3 по выражениям (5)и (6)...

Матричный вычислитель

Загрузка...

Номер патента: 1247864

Опубликовано: 30.07.1986

Авторы: Захаров, Корченко, Купреев, Прозоров, Сомов, Стасюк

МПК: G06F 7/544

Метки: вычислитель, матричный

...уу" раз рядов вектора у, после чего в устройстве протекает переходный процесс.После окончания переходного процесса в первом сумматоре .1 первой группы по выражению (3) определяется- чзначение 2 ,. В первом сумматоре 4второй группы по выражению (3) вычисляется значение 2. В первомвычитателе 2 по выражению (3) вычисляется значение первого разряда 6.искомого вектора К поступающее на864 1247 Таким образом, на выходах 8 мируется значенйе функции К . В лителе воспроизводится функции В 1 В 1 Вхф х х ху ху форвычисвида 30 Составитель А. УшаковРедактор И. Сегленик Техрех М.Ходанич , Корректор С, Черни Заказ 4126/48 Тираж 671 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, И, Раушская наб., д....

Аналого-цифровой вычислитель логарифмической функции

Загрузка...

Номер патента: 1247904

Опубликовано: 30.07.1986

Автор: Козлов

МПК: G06F 7/556, G06G 7/24

Метки: аналого-цифровой, вычислитель, логарифмической, функции

...входного сигнала, округленныедо значения, кратного степени двойки, т.е. представляют собой однуединицу в соответствующем разряде коте шифратор 12определяет аналогичным образом номер старшей единицы вкоде сумматора 3 аргумента, т.е.производится выделение старшей едини 3стандартная микросхема типа 100 ИВ 165 или К 500 ИВ 165 - кодирующий элемент с приоритетом. Из двоичного кода номера позиции с выходов приоритетного блока 10 вычитается код, сформированный шифратором 12, и результат поступает на входы управления сдвигом блока 6 сдвига, который осуществляет передачу содержимого сумматора 3 аргумента на вход того же сумматора 3 со сдвигом на соответствующее число разрядов для суммирования или вычитания с предыдущим значением функции,...

Аналого-цифровой инкрементный вычислитель экспоненциальной функции

Загрузка...

Номер патента: 1254511

Опубликовано: 30.08.1986

Автор: Козлов

МПК: G06F 7/556, G06G 7/24

Метки: аналого-цифровой, вычислитель, инкрементный, функции, экспоненциальной

...по весу пороговый элемент группы 8 из числа сработавших и выдаетсигнал на соответствующий вход шифратора 6, на выходе которого формируется номер позиции (разряда), вкотором находится единица в позиционном двоичном коде с выходов приоритетного блока 7. Двоичный код номера позиции с выходов шифратора бпоступает на управляющие входы блока 10 сдвига, который осуществляетпередачу одержимого. сумматора 9 4 Офункции на вход того же сумматора9 со сдвигом на соответствующее число разрядов для суммирования или вычитания с предыдущим значением Функции, причем выбор операции суммировапия или вычитания производитсясигналом с выхода нуль-органа 4,причем эта операция выполняетсяво втором такте в моменты, определяемые тактовыми импульсами с второго...

Матричный вычислитель

Загрузка...

Номер патента: 1265765

Опубликовано: 23.10.1986

Авторы: Зубенко, Коваленко, Стасюк, Трощенко

МПК: G06F 17/16, G06F 7/544

Метки: вычислитель, матричный

...сумматор по модулю два и элемент И, первый инверсный и второй входы которого подключены к выходам второго и первого сумматоров по модулю два первые входы которых подключены к входу знакового разряда первого слагаемого блока сумматоров-вычитателей второй группы, а вторые входы - к выходу знакового разряда первого сумматора и входу знакового разряда второго слагаемого блока сумматороввычитателей второй группы соответственно, выход первого сумматора по модулю два подключен к входу стробирования второго слагаемого первого сумматора, выход элемента И и вход второго слагаемого блока сумматороввычитателей второй группы соединены с входом стробирования вычитаемого и входом вычитаемого вычитателя соответственно, вход уменьшаемого...

Вычислитель затухания упругих волн акустического каротажа

Загрузка...

Номер патента: 1278745

Опубликовано: 23.12.1986

Авторы: Андреев, Антоненко

МПК: G01V 1/48

Метки: акустического, волн, вычислитель, затухания, каротажа, упругих

...логарифма отношений, а стробирующий вход узла 2 - с формирователем 4 временного "окна", Выход операционного усилителя 5 соединен с аналоговым ключом 7 и через управляемый аттенюатор 6 с инверсным входом усилителя 5, выход ключа 7 через элемент 8 сравнения и памяти соединен с управляющим входом атте нюатора 6.Источником 1 информационных сигналов является акустический трехэлементный зонд. В качестве устройства 3 измерения логарифма отношений мо жет быть использовано любое аналоговое или цифровое устройство, например вычислитель серийной аппаратуры АНК. Формирователь 4 временного "окна" формирует строб-импульсы в облас ти времен прихода продольной, поперечной или лэмбовской волны по ближнему и дальнему каналам.В рабочем режиме...

Матричный вычислитель

Загрузка...

Номер патента: 1283791

Опубликовано: 15.01.1987

Авторы: Гуляев, Спиченков, Стасюк, Чаплыга

МПК: G06F 17/16, G06F 7/544

Метки: вычислитель, матричный

...бинарных элеразрядных векторов, Формируемых как у4, )-ачад:Ь" с с - матрица бинарных элементов,составленная иэ понентов разрядных векторров у.,Вычислительный процесс определения значения -го разряда неизвест/ного А организуем как решение -го разрядного уравнения следующим образом. Значение первого разряда К определим как решение первого разряд" ного уравнения видаными входами этого блока, первые входы первого и второго сумматоров по модулю два соединены со знаковыми разрядами входов первого и второго слагаемого сумматора блока Формирования результата соответственно,второй вход второго сумматора помодулю два соединен с первым входом первого сумматора по модулю два, второй вход которого соединен с выходом знакового разряда сумматора,...

Вычислитель ошибок помехоустойчивого декодера

Загрузка...

Номер патента: 1295532

Опубликовано: 07.03.1987

Авторы: Бабанин, Типикин

МПК: G06F 11/00, G06F 17/00, H03M 13/51 ...

Метки: вычислитель, декодера, ошибок, помехоустойчивого

...с логико-алгебраическим выражениемвгде й, и й " логические переменные,с помощью которЫх производится клас 5 сификация типов ошибок в кодовом сло-,ве и локализация места ошибок,Логические переменные вычисляютсяпо следующим выражениям:8 Ю в( ) фВв ) вввавСХ) )+ввдвЕ,(Х)+ Г(Х)"хД, (Х)Логическая переменная С, образуется на выходе элемента ИЛИ 8, логическая переменная е 2 вычисляется с помо"55 щью блоков 2, 4, 6, 9 и образуетсяна выходе элемента ИЛИ-НЕ 9, отноЕ (Х)шение вычисляется блоками 3-5.в 24(При декодировании РС-кодов с исправлением двух ошибок в вычислителеошибок возможны следующие три ситуации.При первой ситуации в кодовом слове отсутствуют ошибки, т.е, Х=Х ==У =Уг =О. В этом случае в каждомтакте на входы 13-16 поступают...

Вычислитель статистических моментов

Загрузка...

Номер патента: 1327133

Опубликовано: 30.07.1987

Авторы: Иванов, Синица

МПК: G06G 7/52

Метки: вычислитель, моментов, статистических

...известны, они являются параметрами генератора 6 и .могут быть всегда устранены вы- - бором Соответствующих коэффициентов при интегрировании. Окончательно получают величины., = 1/Т П й; (13)тт, = /тц й;ф Тт, = лс, ис; (Мвт.е. на выходах усреднителей 12-14 образуется соответственно второй, третий и четвертый статистический моменты.В предлагаемом устройстве производится возведение исследуемого сигнала в требуемую степень по мгно-: венным значениям с последующим усреднением полученных результатов, поэтому частота пилообразного напряжения должна отличаться не менее чем на два порядка от крайней частоВычислитель статистических моментов, содержащий усилитель, генератор пилообразного напряжения, генератор эталонного напряжения, блок вычисления....

Цифровой вычислитель функций

Загрузка...

Номер патента: 1354187

Опубликовано: 23.11.1987

Автор: Киселев

МПК: G06F 7/548

Метки: вычислитель, функций, цифровой

...(11/2) 2 ЧП 212 (8) Цийровой вычислитель Аункций, содержащий первый блок элементон ИСКЛЮЧАЮЩЕЕ ИЛИ, блок памяти, множительный блок, сумматор, три элемента ИСКЛЮЧА 1(2 ЩЕЕ ИЛИ, два элемента И, вход первого знакового разряда аргумента вычислителя соединен с первым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, вход второго знакового разряда аргумента вычислителя соединен с первым нходом первого элемента И, выход которого соединен с вторым входом, первого элемента ИСКЛЮЧАЮЩЕЕ .ИЛИ, первый и второй входы нторого элемента ИСКЛОЧАМИЕЕ ИЛИ соединены 50 55 Ы х - код квадранта, у которого Ы 1 =У с( =Х ++ У а р =00.В процессе Аормирования Аункции (4) элементы 5, 6, 15 и 19 формируют сигналы (см. таблицу истинности) в соответствии с выражениями: П 5=П...

Специализированный вычислитель для обработки сканерных изображений

Загрузка...

Номер патента: 1357979

Опубликовано: 07.12.1987

Авторы: Батраков, Гавенко

МПК: G06F 15/62

Метки: вычислитель, изображений, сканерных, специализированный

...проверка выполнения условия (3). При равенстве видеосигнала на обоих входах схемы 24 сравнения на ее выходе формируется единичный сигнал, который поступает на первый вход элемента И 26. При равенствен видеосигналов на обоих входах схемы 25 сравнения на ее выходе также формируется единичный сигнал, который поступает на второй вход элемента И 26. В противном случае на выходах схем 24 и 25 сравнения формируются нулевые сигналы, Компаратор 23 только при наличии на его входе максимального значения видеосигнала, например11111111, формирует на своем выходе нулевой сигнал, Компаратор 18 только при наличии на своем входе минимального значения , видеосигнала, например 00000000 В, формирует на своем выходе нулевой сигнал . Если значение...

Матричный вычислитель

Загрузка...

Номер патента: 1411778

Опубликовано: 23.07.1988

Авторы: Кузьмин, Мусаев, Роптанов, Юхимчук

МПК: G06F 17/16

Метки: вычислитель, матричный

...выдачу кодов веса ветвей с регистра 17 на первый вход блока 20 и на первый вход схемы 19 сравнения, Код с регистра 17подается на первый вход сумматора18, код с регистра 17 - на первыйвход сумматора 18 е. Одновременно навторой вход сумматора 18 вьдаетсякод веса ветви с регистра 7, которыйсоответствует коду ветви 5-6 модулируемого графа. Таким образом, навыходе сумматора 181 появляется код,соответствующий путй 3-4-6 графа, ана выходе сумматора 18 - код, соответствующий пути 3-5-6 графа. Код свыхода сумматора 18 подаемся на второй вход схемы 191 сравнения и напервые входы блоков 20 и 20 элемен тов И. Код с выхода сумматора 18подаемся на второи вход схемы 19сравнения и на первые входы блоков20 и 206 элементов И. В схеме 19сравнения...

Матричный вычислитель

Загрузка...

Номер патента: 1413644

Опубликовано: 30.07.1988

Авторы: Мищенко, Онищук, Перепелица, Якуш

МПК: G06F 17/16

Метки: вычислитель, матричный

...ведепень я перемо ре" ть как сомножи го стол.е. элеменждый из ко 4 ф ставлен четырех наглядносе линии, ряемостиобведены группыпунктирной ментов (яд работы ременные дна трой На вв момен ввода,ветстве всех эле- ультирую 11 Ф я соот у 7 в 1. В пе м столбце сомножителей располагаю элементы д-й строки первой матрицы А, т.е. а,а11119;2 й " й а, а затем вся эта группа из г элементов повторяется г ф 2 раз.2, В каждом последующем Р-м столбце сомножителей, кроме последнего, т.е. Р=2, 3, , М, располагаются последовательно элементы столбцов матрицы А, т.е, элементы а , а 21, .Оа, а 11, а, , ат 2 а а 2, , а, причем каждый элемент1 Г 2повторяется г2 раз, затем вся этаруппа из г элементов повторяется, И Р+1)раз. 3. В последнем столбце 2 ей...

Цифровой вычислитель функции синуса

Загрузка...

Номер патента: 1474643

Опубликовано: 23.04.1989

Авторы: Кацман, Косолапов, Пышненко, Шутов

МПК: G06F 7/548

Метки: вычислитель, синуса, функции, цифровой

...делителя 1 частоты и .щсчетчика 2 в нулевое состояние посигналу установки нуля, поступающемуна входы счетчика 2 и делителя 1 частоты, Формирователь 3 начальных установок Формирует на выходах импульсы,по которым накапливающий сумматор 5устанавливается в нулевое состояние,а накапливающий сумматор 4 - в единичное состояние,Установка начальных условий соот Оветствующих началу второго, третьегои четвертого квздрантов угла аргумента, осуществляется по сигнвлу переполнения счетчика 2, который черезФормирователь 3 начальных установокзаписывает в накапливающие сумматоры5 и 4 коды, соответствующие началь"ным условиям интегрирования квадрантовИнтегрирование ведется по число- импульсному аргументу, причем после одного такта дискретного инт...

Матричный вычислитель гиперболических функций в области т изображений

Загрузка...

Номер патента: 1615708

Опубликовано: 23.12.1990

Авторы: Болкисева, Григорьян, Мазурчук, Стасюк

МПК: G06F 7/544, G06F 7/548

Метки: вычислитель, гиперболических, изображений, матричный, области, функций

...Т-изображений, где и - количество отсчетов аргумента.На фиг. 1 представлена блок-счислителя; на фиг. 2 - блок-схема бножения и суммирования.Матричный вычислитель содеркит устройство 1 вычисления гиперболических функций для нулевых отсчетов, группы умножителей 2 и 3, группы блоков 4 и 5 умножения и суммирования, входы 6 коэффициен(515 С 06 Е 7/544, 7/5 аВТОНОМНО ИЛЦ В СОСтаВЕ ВЫЧЦСЛИТЕЛ НО 11 л 1 ашины в качестве вычислителя и перболических функций В области тейлоровских Т-изображений, Целью изобретения является расширение функциональных возможнос-ей вычислителя на области Т-изображений с тел 1, чтобы он мо: гхыч 11 слять функци 1 гиперболических синуса и косинуса в области Т-изобракений. Поставленная цель достигается тем, что в...

Матричный вычислитель экспоненты

Загрузка...

Номер патента: 1615711

Опубликовано: 23.12.1990

Авторы: Григорьян, Мазурчук, Свешникова, Стасюк

МПК: G06F 17/16, G06F 7/556

Метки: вычислитель, матричный, экспоненты

...и треугольная матрица блоков умножителей-сумматоров,Выполняя Т-операции дифференцирования и произведения, получим искомую рекуррентную формулу Обозначим ехр х(К) = у(К), Раскрыв выжение (2), имеем+ - у(1) х(4)+у(0) х(5),Матричный вычислитель экспоненты вобласти Т-изображений работает следующим образом,На вход 5(0) матричного вычислителяэкспоненты подается начальное значениех(0) аргумента х(т). На входы 5(з) подаютсязначения дискрет Т-функции х(з). На входы4 (1) - значения постоянных коэффициентов,Постоянные коэффициенты подаются любым известным в вычислительной техникеспособом, в частности из ПЗУ,На схеме (фиг, 1) каждая строка представляет собой электронную модель вычисления соответствующей дискретыТ-функции у(К) = ехр х...

Матричный вычислитель

Загрузка...

Номер патента: 1647558

Опубликовано: 07.05.1991

Авторы: Григорьян, Мазурчук, Стасюк

МПК: G06F 7/544

Метки: вычислитель, матричный

...уравнения (7) систем разрядных уравненийодного звена цепной дроби.Блоки 3 суммирования кажпой группы (столбца) вычислителя формируютзначения соответствующих разрядоврезультата вычисления одного звенацепной дроби Б, который подаетсяна вход частного знаменателя следующего младшего звена цепной дроби.Таким. образом, после окончанияпереходного процесса в схеме, на еевыходах 7(1), 7(2), 7(3), 7(4) уста.навливаются значения соответствующихразрядов результата вычисления.цепной дроби. Формула из обретения Матричный вычислитель, содержащий две группы блоков суммирования, пер. - . вую группу блоков вычитания и первую группу блоков суммирования-вычитания, отличающийся тем, что, с целью расширения функциональных возможностей путем вьиисления...

Матричный вычислитель

Загрузка...

Номер патента: 1672470

Опубликовано: 23.08.1991

Авторы: Григорьян, Мазурчук, Стасюк

МПК: G06F 17/16

Метки: вычислитель, матричный

...образомЛ г Э += х х х: х при 2. По методу разрядной декомпозицииС помощью выражения (4) организуем вьг 1 ислении в виде рекуррентных процедур, каждая из которых является моделью разрядного уравнении,11 1 1 -2х+ (22.1ф(, + О 1 2т+ Каждая последу:щая компонента не 111у, = у - 2 . х + (21 1 Реэульта вычислений образуетси в знаковом ко.е, г Ричем .-й компоненте 45 вектора ( присваивается знак Б,.Матричный вычислитть элемента непрерывной дроби Эйлера работает следующим образом.На вход 30 подаетси знаЧение кон - станты и. На входи 33 1) - 33 (6)/ 5 подаются значения разрядов первого сомножителя х, на вход 28 - значение второго сомножителя у, на входы 41(1)- 41(Ь) - значения разрядов третьего55 сомножителя к, на вход 43 - значение...

Вычислитель градиента яркости изображения

Загрузка...

Номер патента: 1737472

Опубликовано: 30.05.1992

Авторы: Коржук, Черная

МПК: G06K 9/64

Метки: вычислитель, градиента, изображения, яркости

...втором - число1 У 1. В случае, если код старшей значащей единицы оперранда 1 Х 1 не превышает кода старшей значащей единицы операнда 1 У 1, то на выходе знакового разряда сумматора 21 30 будет находиться сигнал лог. "0", и счетныйтриггер 22 останется в прежнем состоянии.На первом и втором выходах коммутатора 18 будут находиться соответственно числа 1 У 1 и 1 Х 1. Аналогично рассматривается случай, 35 когда в начальный момент на выходе счетного триггера 22 находится лог, "1", Таким образом, по истечении удвоенного времени задержки коммутатора 18, времени задержки шифратора 19 или 20, времени задержки 40 сумматора 21 и времени переключения счетного триггера 22, на первом и втором выходах коммутатора 18 будут сформированы соответственно...

Вычислитель рангов

Загрузка...

Номер патента: 1795448

Опубликовано: 15.02.1993

Авторы: Козлов, Черепов, Эпов

МПК: G06F 7/06

Метки: вычислитель, рангов

...критерию "существенные отличия".Изобретение поясняется чертежом, где изображена блок-схема вычислителя рангов.Устройство содеркит регистр сдвига 1 С отводами от каждой ячейки, первую группу компараторов 2, 3,4 и 5, сумматор 6, элементы "НЕ" 7, 8, 9, 10, группу элементов задержки 11, 12, 13, 14 и 15, вторую руппу компаратороа 16, 17, 18 и 19, трехвходовые сумматоры 20, 21, 22, 23, причем информационный вход регистра сдвига является информационным входом устройства,Устройство работает следующим образом,Выход первого разряда сдвигового регистра 1 соединен с первыми входами компараторов 2, 3, 4 и 5 первой группы, второй вход 1-го компаратора группы, где 1=1(К), К - количество сортируемых чисел, подключен к выходу (1+1)-го...

Оптический страничный вычислитель квадратного корня

Номер патента: 1367753

Опубликовано: 30.04.1995

Автор: Вербовецкий

МПК: G06F 7/552, G11C 11/42

Метки: вычислитель, квадратного, корня, оптический, страничный

1. ОПТИЧЕСКИЙ СТРАНИЧНЫЙ ВЫЧИСЛИТЕЛЬ КВАДРАТНОГО КОРНЯ, содержащий оптический сумматор и блок управления, первый выход которого подключен к управляющему входу оптического сумматора, отличающийся тем, что, с целью повышения точности вычислений, он содержит первый и второй оптические сдвиговые регистры, оптический сумматор, первый и второй оптические инверторы, блоки оптической связи с первого по четвертый, управляемый оптический светопереключатель, светоделитель и блок управления, причем первый информационный вход первого оптического сдвигового регистра является информационным входом вычислителя, выход первого оптического сдвигового регистра через первый блок оптической связи оптически связан с первым информационным входом оптического...

Вычислитель высотно-скоростных параметров летательного аппарата

Загрузка...

Номер патента: 1251657

Опубликовано: 27.05.2005

Авторы: Павлов, Сычев

МПК: G01C 23/00

Метки: аппарата, высотно-скоростных, вычислитель, летательного, параметров

1. Вычислитель высотно-скоростных параметров летательного аппарата, содержащий блок ввода сигналов, два преобразователя входных сигналов, два блока памяти и блок вывода сигналов, причем выход блока ввода сигналов соединен с первыми входами первого и второго преобразователей входных сигналов, отличающийся тем, что, с целью повышения эксплуатационной надежности вычислителя путем увеличения контролируемых узлов устройства, введены два регистра, блок сравнения, восемь ключевых элементов, счетчик импульсов и блок дешифратора, при этом первый выход блока дешифратора соединен с управляющим входом первого ключевого элемента, первый вывод которого соединен с выходом первого блока памяти, второй...

Вычислитель выравнивания системы автоматического управления посадкой самолета

Загрузка...

Номер патента: 716402

Опубликовано: 27.09.2005

Авторы: Дроздов, Зайцев, Крельберг, Павлина, Пхор, Чикулаев

МПК: B64C 13/18, G06G 7/78

Метки: выравнивания, вычислитель, посадкой, самолета, системы

Вычислитель выравнивания системы автоматического управления посадкой самолета, содержащий масштабирующий и дифференцирующий элементы со входами для сигнала радиовысотомера, выходы которых подключены соответственно к одному из входов первого и второго сумматоров, источник постоянного сигнала, соединенный со вторым входом первого сумматора, выход которого соединен со вторым входом второго сумматора, отличающийся тем, что, с целью повышения безопасности приземления самолета, в него введены коммутатор, включенный между выходом источника постоянного сигнала и вторым входом первого сумматора, изодромное звено, включенное между выходом коммутатора и третьим входом первого сумматора и нелинейный...

Танковый баллистический вычислитель

Загрузка...

Номер патента: 1840138

Опубликовано: 27.06.2006

Авторы: Бархоткин, Зуева, Кузнецов, Кузьмин, Кустов, Преснухин, Савченко, Серегин

МПК: G06G 7/70

Метки: баллистический, вычислитель, танковый

1. Танковый баллистический вычислитель, содержащий потенциометры ввода поправок на изменение начальной скорости снаряда, расширение канала ствола, температуры воздуха, температуры заряда и атмосферного давления, блок ручного ввода дальности, первый и второй цифроаналоговый преобразователи, цифровыми входами соединенные с выходами регистра дальности, блок баллистических коэффициентов, входы которого соединены с выходами первого коммутатора, первым аналоговым входом подключенного к выходу развязывающего усилителя, который соединен с первым входом первого сумматора, с входами потенциометров ввода поправок на изменение температуры заряда, начальной скорости снаряда и расширение канала ствола, цифровые входы блока вычисления временного...

Танковый баллистический вычислитель

Загрузка...

Номер патента: 1840108

Опубликовано: 10.07.2006

Авторы: Бархоткин, Гинзбург, Коротков, Кузнецов, Кустов, Преснухин, Серегин

МПК: G06G 7/70

Метки: баллистический, вычислитель, танковый

Танковый баллистический вычислитель, содержащий сумматоры, коммутаторы, потенциометры ввода поправок на изменение начальной скорости снаряда, расширение канала ствола, температуры воздуха, температуры заряда и атмосферного давления, блок ручного ввода дальности, фильтр нижних частот, первый и второй цифроаналоговые преобразователи, цифровыми входами соединенные с выходами регистра дальности, шифратор, входы которого соединены с выходами первого коммутатора, первый аналоговым входом подключенного к выходу развязывающего усилителя, который соединен с первым входом первого сумматора, с входами потенциометров ввода поправок на изменение температуры заряда, начальной скорости снаряда и расширение канала ствола, счетчик времени, цифровые...