Патенты с меткой «цифрового»
Способ измерения шума цифрового фильтра, осуществляющего точечное дискретное преобразование фурье
Номер патента: 1103162
Опубликовано: 15.07.1984
МПК: G01R 29/26
Метки: дискретное, осуществляющего, преобразование, точечное, фильтра, фурье, цифрового, шума
...определитьсреднее и/или среднеквадратичноезначение шума.Существо изобретения основано на следующем принципе.Частотная характеристика каждого из фильтров блока дискретного преобразования Фурье независимо от структуры его реализации является периодической с частотой Ед дискретизации (или повторения) сигналов, причем на.интервале однозначности этахарактеристика имеет М -нулей приМ-точечном преобразовании Фурье.Частотная характеристика цифрового фильтра на выходе каждого изфильтров дискретного преобразования Фурье является результатом пере.множения характеристики собственнопредварительного цифрового фильтраспециальной формы (реализующей, какправило, максимизацию отношения сигнал-шум или отбеливание входного шума и т.п.) и...
Устройство управления регистром цифрового реле оборотов
Номер патента: 1103198
Опубликовано: 15.07.1984
Автор: Романенко
МПК: G05B 13/04
Метки: оборотов, регистром, реле, цифрового
...работы реле путем предотвращения выработКи ложных команд при выходе из строя таймера,С этой целью ввод сигнальных импульсов в регистр производят при их логическом совпадении с удлиненными импульсами таймера. Причем длительность обнуляющих импульсов таймера увеличивают до значения, превышающего время измерительного цикла и задают из условия где й - длительность измерительногоцикла;Т - длительность удлиненногоимпульса;- время повышения частотысигнальных импульсов донового уставочного,значения.На фиг. 1 приведена структурная схема устройства, реализующего способ; на фиг. 2 - временная диаграмма,Устройство содержит импульсный преобразователь 1 частоты вращения энергоагрегата, регистр 2, таймер 3, элемент И 4 и расширитель импульсов...
Устройство отображения для цифрового индикатора пеленга
Номер патента: 1104425
Опубликовано: 23.07.1984
МПК: G01R 13/02
Метки: индикатора, отображения, пеленга, цифрового
...для цифрового индикатора пеленга, содержащее первый блок запоминания., первый вход которого соединен с первой входной клеммой устройства, а выход - с первым входом первого цифрового табло, второй вход которого через ключ соединен с выходом источника питания, причем вторая входная клемма устройства через формирователь записи соединена с вторым входом первого блока запоминания, введены второй блок запоминания, второе цифро" вое табло, формирователь переписи, задатчик закона изменения напряжения и регулятор напряжения, причем вторая входная клемма устройства соединена с управляющим входом ключа и входом формирователя переписи, выход которого подключен к второму входу второго блока запоминания и через задатчик закона изменения...
Микропроцессорное устройство для цифрового преобразования координат
Номер патента: 1104523
Опубликовано: 23.07.1984
Автор: Киселев
МПК: G06F 15/20
Метки: координат, микропроцессорное, преобразования, цифрового
...АС во внешнюю память К С 1 Табл. 1-3,для к;= к 9 О ФО С 1 М 4 С 1-ф АТ Ввод данных в Т(АС) без Изменения (с изменением) кода Ф 3 формир о вани е импульса конца программы по коду П и сигналу К (табл,6)при 34 =занесение р, в Т 22 (25)1104523 29 Таблица 8 Код микрокоманды Под- пророкоманГруппа кода Р грамма Код ч да ч 4 у 3 у 2 ч 1 уО П 1 ПО Ргр Кгр 0 0 3 3 3 1 0 0 1 0 1 1 1 0 21 7 1 Продолжение табл. 8 Сигналы формирователя 7 Приме"чание Описаниемикрокоманды Сигнал С 1 К Т+Г -ф Т, Со-Т 21К 6+АС-К 6 0 0 0 0 1024 цикла Конец программы Я 6=1 Таблица 9 ПодМикрокоманКод микрокоманды программа Код у Группа кода Р Код П да 1 1 Ргр Кгр ч 4 УЗ у 2 у 1 уО П ПО 0 2 0 2 0 0 1 1 0 Под- програм" ма 3 2 1 - 0 1 1 0 - 0 0 1 0 - 0 0 3 -- 1 0 0 0 0 0...
Устройство для отображения информации на экране цифрового дисплея
Номер патента: 1104577
Опубликовано: 23.07.1984
Автор: Малышев
МПК: G09G 3/00
Метки: дисплея, информации, отображения, цифрового, экране
...соединен с входом синхронизации второго счетчика, управляющий вход которого соединен с выходом блока управления, выход второго счетчика подключен к входу синхронизации первого счетчика, блок памяти выполнен на последовательно соединенных регистрах сдвига, выходы одних из которых соединены с информационными входами знакогенератора.На чертеже представлена функциональная схема устройства.51 О15 20 25 30 35 40 45 50 55 Устройство содержит генератор 1 тактовых импульсов, первый счетчик 2, дешифратор 3, цифровой дисплей 4, содержащий блоки 5 индикации на светодиодах (1 Ч-разрядный дисплей), знакогенератор 6, блок 7 управления, блок 8 памяти, выполненный на регистрах 9 сдвига, соединенных в кольцо, второй счетчик 10 и генератор 11...
Устройство тактовой синхронизации регенератора (2 +1) уровневого цифрового биполярного сигнала
Номер патента: 1104676
Опубликовано: 23.07.1984
МПК: H04L 7/02
Метки: биполярного, регенератора, сигнала, синхронизации, тактовой, уровневого, цифрового
...этом вход усилителя с калиброванным коэффициен55 3 1104том усиления подключен к выходу элемента запрета, а выход усилителя скалиброванным коэффициентом усилениякаждой цепи обработки сигнала подключен к соответствующему входу вРеменного сумматора, выход которого черезпороговый ограничитель уровня сигналаснизу подсоединен к входу фильтра,входы расширителей импульсов и цепей обработки сигнала подсоединенык выходу преобразователя биполярногосигнала в однополярный сигнал, а выход блока задержки подсоединен к информационным входам элементов запрета пцепей обработки сигнала и ки-му входу временного сумматора.На чертеже представлена структурная электрическая схема устройстватактовойсинхронизации регенератора(2 п+1)-уровневого цифрового...
Устройство цифрового анализа спектра сигнала квантованного по частоте и кодированного для распознавания нескольких особых частот
Номер патента: 1107760
Опубликовано: 07.08.1984
Автор: Жан-Пьер
МПК: G01R 23/16
Метки: анализа, квантованного, кодированного, нескольких, особых, распознавания, сигнала, спектра, цифрового, частот, частоте
...а выходсоединен с входом двух последовательно включенных блоков задержки приЭ5чем выход первого блока задержки соединен через блок умножения на (2 соз2 пГТ), .где Г - частота настройкирассматриваемого резонатора, п - шагдискрета, Т - период дискретизации,с вторым входом первого сумматора,50выход второго блока задержки соединен через блок умножения а (-1) стретьим входом первого сумматора,выход первого сумматора также соединен с первым входом второго сумматора, выход которого составляет выходдействительной части амплитуды сигнала, на частоту которого настроен рассматриваемый резонатор, выхол.первого блока задержки также соединен с одной стороны с блоком умножения на (-соз 2 п Г Т), выход которого соединен с вторым входом...
Устройство для цифрового фазового детектирования импульсных последовательностей на неравных частотах
Номер патента: 1109872
Опубликовано: 23.08.1984
Автор: Козлов
МПК: H03D 13/00
Метки: детектирования, импульсных, неравных, последовательностей, фазового, цифрового, частотах
...различны, Поэтому обязательно существует ситуация, когда моменты прибавлений и вычитаний совладают. В этомслучае имеет места зона неопределенности, в которой работа сумматора,а следовательно, и в целом всего устройства нарушается Чем больше зона неопределенности, т,е, чем большесоотношение времени установления сумматора к периодам импульсных последовательностей, тем на более длительное время происходят сбои в работеустройства, тем ниже его динамическаяточность, Так как сбои имеют периодический характер и проявляются в виде так называемых помех дробности,динамичес-кую точность детектирования можно оценивать относительным уровнем этих помех. Для получения, например, необходимого для практики уровня помех,не превышающего 60 дБ, время...
Устройство для преобразования цифрового сигнала
Номер патента: 1109925
Опубликовано: 23.08.1984
Авторы: Беляков, Лиференко, Лукин, Марков, Хрыкин
МПК: H04L 3/02
Метки: преобразования, сигнала, цифрового
...21.Однако известное устройство имеетнедостаточную помехоустойчивость привысоких скоростях преобразуемых сиг-налов из-за обратных связей, охватывающих регистры сдвига и дешифратор.Цель изобретения - повьппение помехоустойчивости, 35Для достижения поставленная целив устройство для преобразования цифрового сигнала, содержащее последовательно соединенные первый регистрсдвига и дешифратор, а также последовательно соединенные второй регистрсдвига и элемент ИЛИ, введен Э -триггер, к В -входу которого подключенвыход элемента ИЛИ, а С -вход р-триггера объединен с первым входом пер 45вого регистра сдвига, три этом выходы дешифратора подключены к первому и второму входам второго регистра сдвига, а первый, второй и третийвходы первого регистра...
Устройство для воспроизведения цифрового сигнала с носителя магнитной записи
Номер патента: 1112392
Опубликовано: 07.09.1984
МПК: G11B 5/09
Метки: воспроизведения, записи, магнитной, носителя, сигнала, цифрового
...выхлом С втОрым входом лополнительного триггера, выход которого полк чючен к первому вхолу элечен.5та запрета, полсоелиненного вторым вхолом к выходу второго формирователя импульсов и соединенного выходом с вторым входом элемента ИХ И, полсоели нен ного третьим вхолом к выходу первого девифратора, полключенного к второму вхолу элемента ИЛИ НЕ, соелиненного выходом с входом второгоформирователя импульсов, а корректор включен между выхолом узла воспроизведения и входом деколера, второй вцхол которого подключен к входу первого лополнительного лешифратора и входу счетчика, соелиненного с выходом элемента ИЛИ.На чертеже показан один из возможныхвариантов предложенного устройства.Устройство содержит узел воспроизведения, выполненный в...
Устройство для цифрового измерения, запоминания и воспроизведения дискретных значений однократного сигнала
Номер патента: 1117667
Опубликовано: 07.10.1984
Автор: Ямный
МПК: G06J 1/00
Метки: воспроизведения, дискретных, запоминания, значений, однократного, сигнала, цифрового
...памяти, быстродействие которой выше, чем это требуется для записи информации с аналога-цифрового преобразователя, устройство неоправдано сложно.Целью изобретения является повыше ние быстродействия и упрощение устройства.Поставленная цель достигается тем, что в устройство для цифрового . измерения, запоминания и воспроизве- дения дискретных значений однократного сигнала, содержащее аналого40 45 50 55 цифровой преобразователь, формирователь сигналов, блок памяти, блоксинхронизации, блок индикации, мультиплексор, первый и второй счетчикиадресов, элементы И, первый триггер,счетчик считанных слов и блок управления, причем первый вход аналогоцифрового преобразователя являетсявходом устройства, второй вход подключен к первому вьжоду...
Способ цифрового умножения частоты
Номер патента: 1132351
Опубликовано: 30.12.1984
Автор: Демченко
МПК: H03K 5/007
Метки: умножения, цифрового, частоты
...появления гервого выходного импульса определяется выражением Ь(1) = Б (1)т = Б .(1)т Т 4 с Ьь Тй К - ф К 16).1(и соответствует точке С на фиг.1.При считывании синхронизированными импульсами тактовой частоты Г целой части числа Б, начиная с момента появления первого выходного импульса, значение абсолютной погрешности момента появления второго вы" ходного импульса (без введения коррекции)ь(2) = Б(1) + Б(1). т , (17) что соответствует точке Р на фиг.1,Величина необходимого сдвига вто рого выходного импульса определяется из условия, аналогичного условию (151:кБ(1) + Б(1) -,1(2) с 1, (18) где 3(2) - ближайшее целое число,удовлетворяющее условию( 18), причем 1 ( 2 с К.Величина сдвига во времени вгорого выходного импульса Т (2) в,)(2) К ....
Устройство для цифрового управления -фазным широтно импульсным преобразователем
Номер патента: 1138902
Опубликовано: 07.02.1985
Автор: Калиниченко
МПК: H02M 7/00
Метки: импульсным, преобразователем, фазным, цифрового, широтно
...И и через третий 66 и чет вертый 67 элементы ИЛИ к входам 68 и 69 соответственно. сложения и вычитания реверсивного счетчика 35, вход 70 установки в исходное состояние подключен к выходу блока 64 уп- ЗО равления, Выходы элементов,ИЛИ 46 и 47 прецназначены для подачи сдвигаемых во времени последовательностей импульсов на коммутирующие тиристоры 18 и 19 преобразователей. Выходы элементов И 59 и 60 третьей дополнительной группы элементов И служат для подачи импульсов на тиристоры 8 и 9 ослабления поля.Схема, представленная на фиг.З, содержит дешифратор 34, к которому подключены выходы 30-32 тактового счетчика 29 и реверсивного. счетчика 35, Выход этого дешифратора представ ляет собой выход элемента ИЛИ 71, к входам которого подключены...
Устройство для цифрового отображения формы электрического импульса
Номер патента: 1140060
Опубликовано: 15.02.1985
Авторы: Василенко, Жертовский, Черниченко
МПК: G01R 29/02
Метки: импульса, отображения, формы, цифрового, электрического
...соединены со вторыми выходами компараторов, первые входы. которых подключены ко входам элементов ИЛИ первой.группы Г 13.Недостатком данного устройстваявляются ограниченные функциональныевозможности, так как оно не обеспечивает отображение, несимметричного ЗОимпульса.Целью изобретения является расширение функциональных возможностейустройства путем обеспечения цифрового отображения формы несимметричного импульса,Цель достигается тем, что в устройство дополнительно введены элемент ИЛИ, элемент совпадения и регистры памяти, соединенные по информационным входам с выходами соответствующих счетчиков импульсов, пообъединенным входам синхронизации -с выходом дополнительного элементасовпадения, первый вход которогоподключен к выходу источника...
Каскад цифрового накопителя
Номер патента: 1140249
Опубликовано: 15.02.1985
Автор: Сидоров
МПК: H03K 23/00
Метки: каскад, накопителя, цифрового
...12 содержит инвертор 14, элемент 15 исключающее ИЛИ-НЕ и элемент 16 ИЛИ.В устройстве тактовый вход регистра 2 подключен к шине 3, вход переноса младшего разряда двоичного сумматора 1 соединен с шиной 4, выход переноса старшего разряда двоичного сумматора 1 соединен с шиной 5 и с информационным входом дополнительного разряда регистра 2, первый вход младшего разряда двоичного сумматора 1 соединен с шиной 6, а первые входы старших разрядов двоичного сум-. матора соединены с соответствующими выходами коммутатора 11, управляющий вход коммутатора 11 подключен к шине 10 и к выходу дополнительного разряда регистра 2, выходы остальныхразрядов которого соединены с вторыми входами соответствующих разрядов двоичного сумматора 1, первыевходы...
Устройство для преобразования кода цифрового сигнала
Номер патента: 1141580
Опубликовано: 23.02.1985
Авторы: Беляков, Лиференко, Лукин, Марков
МПК: H03M 13/05
Метки: кода, преобразования, сигнала, цифрового
...И-НЕ, к третьему входу кв" Юторого и третьему входу второго элемента И подключен прямой вчход первого ЭК-триггера, С-вход которого объединен с третьим входом первого элемента И-НЕ и третьим входом пятого элемента И-НЕ, выход которого под ключен к Р,-входу второго ЭК-триггера, к 3 и К-входам которого и второму входу четвертого элемента И-НЕ подключен инверсный выход первого ЭК- триггера Г 2 1.Однако известное устройство для преобразования кода цифрового сигнала обладает низкой помехоустойчивостью.Цель изобретения - повышение помехоустойчивости.Для достижения цели в устройство для преобразования кода цифрового сигнала, содержащее ЭК-тригге, Э - вход которого является входом устройства и через инвертор подключен к К-входу ЭК-триггера,...
Задающее устройство для цифрового следящего привода
Номер патента: 1144088
Опубликовано: 07.03.1985
Авторы: Колотилкина, Макаров, Эйнгорин
МПК: G05B 19/4062, G05B 19/418
Метки: задающее, привода, следящего, цифрового
...устройства тригна Фнг. 3 - Функциональная схема гера 10. устанавливается в единичпримерной реализации задающего уст- ное состояние, и одновременно в реройства.для двухкоординатного следя- версивный счетчик 5 по входу 0 (втощего привода с восьмиугольной спи- рой вход) записывается начальнаяраЛьной траекторией перемещения, 2 О координата х, , Формируемая задатУстройство содержит генератор чиком 11 начальных условий. Началь 1 импульсов, Формирователь 2 нмпуль- . . ная координата х может быть выбсов, первый 3 и второй 4 блоки коммУ- рана любой, но не менее, чем ,.тации, первый 5 и второй 6 Реверсивгде Ь - цена одного импульса в единые счетчики, арифметико-логическййблок 7, цифровой элемент 8 задержки,ницах измерения координат; йрд...
Устройство для цифрового управления мощностью потребителя
Номер патента: 1145334
Опубликовано: 15.03.1985
МПК: G05F 1/66
Метки: мощностью, потребителя, цифрового
...синхроимпульсов мультиплексор-селектор 3, а также тиристорный ключ 4, регистр 5 десятков, регистр 6 единиц, делители 7 и 8 частоты на десять, сумматор 9, двоично-десятичный счетчик 10, цифровой компаратор 11 и селектирующий триггер 12. Позицией 13 на схеме обозначен управляемый электротермический потребитель (нагревательный элемент), Тиристорный ключ 4 включен между клеммами для подключения питающей цепи потребителя 13 и соединен управляющим входом с выходом мультиплексора-селектора 3. Выходы регистра 5 десятков и выход селектирующего триггера 12 соединены со входами сумматора 9, выходы которого подключены к селектирующим входам мультиплексора 3. Выходы регистра 6 единиц и двоично-десятичного счетчи34 11453 30 3ка 10 соединены со...
Устройство цифрового формирования огибающих
Номер патента: 1145940
Опубликовано: 15.03.1985
Автор: Кристиан
Метки: огибающих, формирования, цифрового
...эффект Лесли, которыйвозникает, когда громкоговорительприводится во вращение. Фактическиэто означает, что частота с девиацией Г качается относительно номинальной частоты по синусоидальному закону. Этот эффект может бытьвызван и с помощью управления огибающими, если два звуковых канала. управляются со сдвигом по фазена 180 , и девиация частотывводится как огибающая частотной модуляции.Подобным образом можно по фиг, 4 Ьимитировать звучание несколькихструнных инструментов, напримернескольких гитар или одного фортепиано, в котором каждой клавише подчинены несколько одинаковонастроенных струн, причем частотнаямодуляция каждого чистого тона реализована с помощью раздельногоуправления огибающими, при этомиспользуется прием повторения...
Устройство масштабирования цифрового дифференциального анализатора
Номер патента: 1156069
Опубликовано: 15.05.1985
Авторы: Берман, Смирнов, Тихомирова
МПК: G06F 7/64
Метки: анализатора, дифференциального, масштабирования, цифрового
...12 цепи переноса разряда 1+1 сумматора. Вход по переносу 1-го младшего разряда 1 сумматора-вычитателя подключен к выходу элемента И .14, один вход З 5 которого подключен к выходу триггера переполнения регистра 2 ш,сА второй - к выходу сА цифрового интегратора.Один вход элементов М 2 10 и И 12 цепи переноса разряда 1 сум- "матора-вычитателя подключен к выходу по переносу разряда 1второй вход данньпс элементов - к выходу элемента И 12, один вход которого подключен к выходу триггера переполнения 45 регистра 2 ш,сА, второй - через элемент НЕ 15 к выходу А цифрового интегратора. Один вход элементов М 2 10 и И 12+1 цепи переноса разряда псумматора-вычитателя соединен с выхо 50 дом по переносу разряда и, второй вход данньос элементов подключен...
Устройство для цифрового определения средних значений сигналов
Номер патента: 1156092
Опубликовано: 15.05.1985
МПК: G06F 17/18
Метки: значений, сигналов, средних, цифрового
...контроля текущих средних значений сигналов, 5В предлагаемом устройстве текущее среднее значение сигнала х(1) определяется методом сглаживания с помощью цифрового аналога интегрального, оператора текущего сглаживания 10При этом число импульсов пропорциональное сумме преобразованныхзначений исследуемого сигнала.Ьх 0+1 Т ), накапливается в первом1;оо фсчетчике, вследствие чего может произойти его переполнение, особеннопри постоянной полярности сигналахЯ;),Цель изобретения - расширениеФункциональных возможностей за счетувеличения интервала сглаживания сигналов.На чертеже изображена блок-схемапр едлагаемого ус тройства.Устройство содержит преобразова 30тель 1 напряжение - код, первыйсчетчик 2, генератор 3 импульсов,элемент И 4,...
Устройство для цифрового логарифмического преобразования степенных функций времени
Номер патента: 1160406
Опубликовано: 07.06.1985
Авторы: Андрианов, Бурштейн, Гуржий, Завгородний, Чернявский, Шлякцу
МПК: G06F 7/556
Метки: времени, логарифмического, преобразования, степенных, функций, цифрового
...вычитания в числителе левой части уравнения (1), так как при этом осуществляют деление той же частоты, при которой получен цифровой аналог делителя, и, следовательно, получаемый первый период равен времени предыдущего дифференциала.Получение остальных периодов каждого диалога дифференциала логарифма функции делением эталонной частоты1 1 реализует уравнение (1) в целом.Последовательное суммирование аналогов логарифмического преобразования по количеству периодов реализует урдвцение преобразования, которое имеет вид1160406 4с управляемым коэффициентом пересчета., К 3 -триггер 11 первым импульсомв текущем цикле с выхода счетчика 8с управляемым коэффициентом пересчета переведен в состояние, котороеуровнем сигнала е выхода Й 5 -триггера 11...
Входное устройство цифрового осциллографа
Номер патента: 1160531
Опубликовано: 07.06.1985
МПК: H03F 3/50
Метки: входное, осциллографа, цифрового
...и неравномерности переходной характеристики у таких устройств на порядок выше, чем у обычных аналоговых электроннолучевых осциллографов.Целью изобретения является уменьшение погрешности коэффициен та передачи входного устройства цифрового осциллографа.На чертеже представлена принципиальная схема входного устройства цифрового осциллографа. 13Устройство содержит усилитель 1 постоянного тока (УПТ), полевой транзистор 2 п-типа проводимости, полевой транзистор 3 р-типа проводимости, резисторы 4-7, конденсатор 8, 26 входную шину 9, выходную шину 10, причем входная шина 9 соединена с вторым входом УПТ и затвором транзистора 3, сток которого соединен с затвором транзистора 2, а через 25 резисторы 6, 7 - с выходом УПТ,общая точка резисторов 6 и...
Регенератор цифрового сигнала
Номер патента: 1160547
Опубликовано: 07.06.1985
Авторы: Байдан, Карпухин, Терещенко
МПК: H03K 5/00
Метки: регенератор, сигнала, цифрового
...ных импульсов в потоке 28 (ф . 2), цни, и ичеме (фиг ) следув 2 АРУ, о мн оват р усиЛитель корректор 1. с цепью щих с выхода элемента О запрета на пер. , формирователь 3 порогового напря. вые входы аналоговых ключеА 11 и 12. Тя. жения с первым аналоговым клрчом 4 и кимобразом, в ампул ном потоке 28 (фнг 2), и ми ователь 6 в усреднитель 7 порога, элемент 5 совпадения ЗО а следовательно н в иьно н в последовательноетях Ъ и формирователь выходного сигйа 4 а обра 25 и 26 ч выходов ан лог й 1р генерации цифров(го сигнала, и 12 (фнг. 1), пробелы, оответствующие н) я блок 8 тактовой синхронизация содержит лям в цифровом сигналя. отсутст Е р руусилитель ограничителЬ 9, пло,цадн импульсов 25 ( 26,вуют сли элемент 10 запрета, вто ой н т...
Формирователь цифрового телевизионного сигнала
Номер патента: 1163487
Опубликовано: 23.06.1985
Авторы: Родов, Скляр, Ткаченко
МПК: H04N 7/12
Метки: сигнала, телевизионного, формирователь, цифрового
...и смесителя.Формирователь цифрового телевизионного сигнала работает следующим30 образом.Телевизионный аналогичный сигнал с верхней граничной частотой Рв6 МГц (Фиг. 4 а) поступает на АЦП 1, где дискретизируется с частотой Г 352 Г и преобразуется в цифровуювформу. При этом в случае 8-разрядного квантования (и = 8) выходная скорость будет равна (фиг. 4 б)40В = Р и = 2 Г п = 2 6 8 = 96 Мбит/с.вПолученный цифровой поток подается на преобразователь 2 кода. Одновременно входной сигнал поступает на вход анализатора структуры сигнала. Для удобства анализа сигнал дифференцируется в дифференцирующем усилителе 3 и поступает на обнаружители 4, 7 и 8 одноэлементных деталей, фронтов и групповых структур соответственно, На выходе элемента ИЛИ 5 будут...
Устройство тактовой синхронизации регенератора (2 +1) уровневого цифрового биполярного сигнала
Номер патента: 1167749
Опубликовано: 15.07.1985
Авторы: Артеев, Зингеренко, Щитников
МПК: H04L 7/02
Метки: биполярного, регенератора, сигнала, синхронизации, тактовой, уровневого, цифрового
...усиления и коррекцииподается на вход преобразователя 1биполярного сигнала в однополярныйи на входы блока регенерации. На выходе преобразователя 1 образуетсяпоследовательность однополярныхимпульсов разного уровня (выпрямленный многоуровневый цифровой сигнал), амплитуда каждого из которыхсоответствует одному из И уровнейХ=1,2,3 1 -1, И , используемыхв данном цифровом сигнале. Вып 1 ямленный многоуровневый цифровойсигнал подается на входы П пороговых решающих блоков 2, 22 п., 2, пороги срабатывания которыхустановлены такими, чтобы, выделяемыевершины импульсных посылок разныхуровней составляли одну и ту жедолю амплитуды минимального (единичного) уровня. В предлагаемом устройстве выделяемые вершины посылокразличных .уровней составляют 0,3...
Преобразователь цифрового кода в частоту следования импульсов
Номер патента: 1169170
Опубликовано: 23.07.1985
МПК: H03M 1/86
Метки: импульсов, кода, следования, цифрового, частоту
...сравнения кодовменьше кода. И на ее втором входе,то на выходе этой декады действуетсигнал логического "0". Появлениелогической "1" на выходе декады зависит от величины сигнала на ее третьем входе, Если на третьем входедекады действует сигнал логического"0", то логическая "1" появится навыходе этой декады при НИ+1. Если на третьем входе этой декады действует сигнал логической "1", то на 15ее выходе логическая "1" появитсяпри 11 В) 1 К.Элемент 20 запрета пропускает импульсы эталонной частоты г , если совыхода старшей декады блока 5 сравнения кодов на ее вход поступает логический "0", и не пропускает импульсы частоты Й, если на выходе действует сигнал логической "1". Блок 19разделения импульсов предназначен 25для формирования двух...
Устройство для регенерации цифрового сигнала с компенсацией межсимвольных искажений
Номер патента: 1172042
Опубликовано: 07.08.1985
Авторы: Киквадзе, Лазарев, Лев, Сирбиладзе, Шевченко
МПК: H04J 3/06
Метки: искажений, компенсацией, межсимвольных, регенерации, сигнала, цифрового
...линией 9 задержки на определенное число тактовых интервалов, определяемое количеством влияющих последующих импульсов, искаженные информационные импульсы поступают на вход сумматора 8. На другой вход этого сумматора поступают в противофазе соответствующие отклики этих импульсов без основного лепестка с выхода фильтра 7 (в качестве которого можно использовать, например, трансверсальный фильтр), после того, как они были зарегистрированы решающим блоком 6, с последующим формированием прямоугольных импульсов на выходе. Правильность работы первого блока 5, компенсации искажений во многом определяется правильностью работы Решающего блока 6 и в частности, вероятностью регистрации единицы вместо нуля, так как именно в этом случае...
Устройство цифрового контроля положения кислородной фурмы
Номер патента: 1178771
Опубликовано: 15.09.1985
Авторы: Баранов, Веременко, Соболев
МПК: C21C 5/30
Метки: кислородной, положения, фурмы, цифрового
...период следования рабочих импульсов и существленно упрощает установку датчиков и настройку устройства, а также повышает точность работы логического блока И-ИЛИ 1 (при учетверении входного сигнала).Третий датчик 13 реперной точки может устанавливаться (от датчиков угловых перемещений) по всему периметру делительной окружности стробоцилиндра на угловом расстоянии И + - + К, где величина К выбирается в пределах - (К( - , а 8 - гРаница, определяемая минимально допустимым временем разделения реперного импульса (реперного датчика) и информационных импульсов счета (датчиков угловых перемещений),Устройство работает следующим образом.Каждый датчик 3, 5 и 13 представляет собой пару, состоящую из светодиода инфракрасного излучения и кремниевого...
Устройство для отображения информации на экране цифрового осциллографа
Номер патента: 1187202
Опубликовано: 23.10.1985
Авторы: Беркутов, Парахин, Прошин, Уваров, Улаев
МПК: G09G 1/08
Метки: информации, осциллографа, отображения, цифрового, экране
...с помощью счетчика развертки.При подаче сигнала Готов первый триггер 12 устанавливается в единичное состояние и через элемент И 13 разрешает проход частоты записи влетчик 14 адреса, элемент 87202задержки для установки второго триггера 15 в единичное состояние, разрешая формирование импульсов записи в формирователе 9 и проход кода адреса со счетчика 14 адресов на блок 5 памяти. Импульс записи через элемент 20 задержки или импульс переполнения счетчика 14 адреса через элемент ИЛИ 19 устанавливают второй триггер 15 в нулевое состояние, разрешая формирование импульсов воспроизведения в формирователе 9 и проход кода адреса с дополнительного счетчика 18 адреса на блок 5 памяти - устанавливаются в ноль счетчик 10 развертки и...