Патенты с меткой «преобразование»

Блок формирования адресов для устройства, реализующего быстрое преобразование фурье

Загрузка...

Номер патента: 548863

Опубликовано: 28.02.1977

Авторы: Гречишников, Степанян

МПК: G06F 17/14

Метки: адресов, блок, быстрое, преобразование, реализующего, устройства, формирования, фурье

...от номера итерации приведены в таблице.Очевидно, чго коды нижних и верхних адресов в -й итерации отличаются лишь в одном разряде, причем номер этого разряда в течение всей итерации постоянен и равен номеру итерации. Поэтому, если в кодах верхних адресов значение данного разряда заменить на противоположный, то получим последовательность нпкних адресов для данной итерации,Таким образом, в первой ятерацип для формирования кодов нижних адресов необходимо произвести логическое сложение старшего разряда верхнего адреса с признаком первой итерации, во второй итерации - второго разряда, начиная со стороны старшего, с признаком второй итерации и т, д. При реализации безызбыточного алгоритма БПФ или при одновременном выполнении БПФ над двумя...

Преобразование десятичного кода в двоичный код

Загрузка...

Номер патента: 742922

Опубликовано: 25.06.1980

Автор: Омельченко

МПК: G06F 5/02

Метки: двоичный, десятичного, код, кода, преобразование

...двоичньех эквивалентов десятичных чисел соединены с соответстезуеоеееими выходами регистра числа,На чертеже представлена блок-схемапредлагаемого устройства.Устройство содержит регистр 1 числа, 45блок 2 хранения двоичных эквивалентовдесятичных чисел, формирователи 3-1,3-2 еов 3 И ДВОичных эквивйлееетов десятич-.нь 1 х чисел, одноразрядные двоичные сумматоры 4-1, 4-24- (е 1 -1) сдвигсвый регистр 5.Преобразование осуществляется путе модновременного суммирования двоичныхэквивалентод считываемых тетрад двоичнс десятичного когла и осуществляется в усоответствии сс следующим аегоритмом1=КА = ГЗТ,ЕЕгде Л - преобразоваепеое двоичное чис 2ло;9. - двоичный эквивалент вида 10;1Т - тетрада двоично-десятичного1числа.Устройство работает следующим...

Способ измерения шума цифрового фильтра, осуществляющего точечное дискретное преобразование фурье

Загрузка...

Номер патента: 1103162

Опубликовано: 15.07.1984

Авторы: Горин, Штер

МПК: G01R 29/26

Метки: дискретное, осуществляющего, преобразование, точечное, фильтра, фурье, цифрового, шума

...определитьсреднее и/или среднеквадратичноезначение шума.Существо изобретения основано на следующем принципе.Частотная характеристика каждого из фильтров блока дискретного преобразования Фурье независимо от структуры его реализации является периодической с частотой Ед дискретизации (или повторения) сигналов, причем на.интервале однозначности этахарактеристика имеет М -нулей приМ-точечном преобразовании Фурье.Частотная характеристика цифрового фильтра на выходе каждого изфильтров дискретного преобразования Фурье является результатом пере.множения характеристики собственнопредварительного цифрового фильтраспециальной формы (реализующей, какправило, максимизацию отношения сигнал-шум или отбеливание входного шума и т.п.) и...

Блок формирования адресов для устройства, реализующего быстрое преобразование уолша

Загрузка...

Номер патента: 1104526

Опубликовано: 23.07.1984

Авторы: Гринчук, Коркмазский, Шарафан

МПК: G06F 17/14, G06F 9/34

Метки: адресов, блок, быстрое, преобразование, реализующего, уолша, устройства, формирования

...объединение соответствующих сигналов группы элементов И 4 и формирование на своих выходах разрядов с 2-го по(и - 1) -й адреса первого операнда, При этом младшим и старшим разрядом адреса первого операнда являются выходные сигналы первого и последнего элементов группы элементов И 4.Группа элементов ИЛИ 6 осуществляет объединение входных информационных сигналов блока, представляющих собой позиционный код номера итерации и соответствующих разрядов адреса первого операнда,и формирует на своих выходах адрес второго операнда. Мальтиплексор 7 представляет собой цифровой четырехканальный мульиплексор и осуществляет выдачу на информационный выход 8 блока одного иэ четырех и+2) -разрядных адресов: адреса входных данных, адреса первого...

Устройство для задержки и преобразование информации

Загрузка...

Номер патента: 1254463

Опубликовано: 30.08.1986

Авторы: Гофман, Деведзи, Ефимов, Коган, Подобед, Синицына

МПК: G06F 7/00

Метки: задержки, информации, преобразование

...пятьдесят шесть адресов, Так как на вход второго счетчика 7 импульсов поступает двойная частота символов, то нулевому 20 символу соответствует два состояния данного счетчика 7 : О - это значе-. ние счетчик 7 принимает в момент времени С и 1 - значение, которое счетчик 7 принимает в момент време ни С (диаграмма 3 фиг.4), В постояноном запоминающем устройстве (ПЗУ) 6 предварительно заложена добавка в виде кода, заранее рассчитанная и имеющая различные значения для адре са считывания и адреса записи. Добавка соответствует требуемой задержке. При изменении значения задержки (по требованию) необходимо перепрограммировать ПЗУ 6, туда вво- З дят новые добавки.Таким образом, на выходе ПЗУ 6 мы имеем две добавки, одна из которых...