G06F 7/04 — определение тождественности, например сравнение равных или неравных величин
Устройство для сравнения двоичных чисел
Номер патента: 1633390
Опубликовано: 07.03.1991
Авторы: Баронов, Горбунов, Попович, Сидоров
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...разрешая прохождение старших рлзрядон нерлвнозначньк тетрад на выходы мультиплексоров.Тактовые импульсы с выходя устройства 16 через пятый элемент И 38 поступают на дночньп счетчик 34. Код с. выхода двоичного счетчика 34 поступает на адресные входы первого 3640 и второго 37 мультиплексоров, управляя последовательностью появления разрядов церавнозцачньк тетрад на их выходах.Разряды сранцивлемых тетрлд по 45 ступают на входы первого элемента НЕРЛВНОЗНЛЧНОСтЬ 1, на выходе которого н случае равенства сравниваемых разрядов вырабатывается нулевой логический уровень, а и случае нерлнен ства - единичный логический ур,:ень. В первом случае перньп 2 и второй 3 элементы И закрыты нулевым логическим уровнем с вьлсода элемента...
Устройство для сравнения двух -разрядных двоичных чисел
Номер патента: 1640684
Опубликовано: 07.04.1991
Авторы: Варшавский, Кондратьев, Кравченко, Мараховский
МПК: G06F 7/04
Метки: двоичных, двух, разрядных, сравнения, чисел
...чисел устройства соединены с входами соответственно с первого по восьмой ь-й ячейки сравнения первого яруса, входы с первого по шестой 3-й ячейки сравнения Б-го яруса Ц = 1,2ш/2 р Б 2 р Зр е с с р 1 оБ(ш) +1) подключены к выходам соответственно с пер" вого по третий (21-1)-й и 21-И ячеексравнения (Б)-го яруса, первый, второй и третий выходы ячейки сравнения(1 оК(ш 1)+1)-го яруса являются выходами устройства, о т л и ч а ю -щ е е с я тем, что, с целью повышения быстродействия и уменьшения аппаратурных затрат, каждая ячейка сравнения первого яруса содержит двенадцать МОП-транзисторов и-типа и шестнадцать МОП-транзисторов р-типа, каждая ячейка сравнения Б-го яруса содержит шесть МОП-транзисторов г-типаи семь транзисторов Я-типа, где(п,р)...
Устройство для определения экстремальных чисел
Номер патента: 1642463
Опубликовано: 15.04.1991
Авторы: Горбель, Остроумов, Петренко, Сидоренко
МПК: G06F 7/04
Метки: чисел, экстремальных
...единичное45 сКак видно из таблицы, единичныйсостояние, Единичным сигналом с высигнал на выходе мультиплексора 5 хода триггера 7 у коммутатора 4 отпри определении наибольшего числа крывается второй канал и на вторую(триггер 7 находится в состоянии группу входов блока 1 сравнения понуля) появляется в следующих случаях: 5 О ступает модуль первого числа из речисло на входе устройства больше гистра 3, блок 6 записи подготавличисла в регистре 2 по модулю и оба вается к открытию второго канала и начисла положительные; адресном входе АЗ мультиплексора 5число на входе устройства положи- также устанавливается единица. Тактельное, а число в регистре 2 отрица как число на входе устройства отри 55тельное; цательное, а число, находящееся вчисло на...
Устройство для поиска максимального числа
Номер патента: 1656523
Опубликовано: 15.06.1991
Авторы: Езикян, Журавлев, Корнейчук, Сороко
МПК: G06F 7/04
Метки: максимального, поиска, числа
...и соответствующий регистр 3, отключаются от схемы, а именно от дешифратора, элемента И-НЕ 15 и генератора 8, так как нулевой сигнал с нулевого выхода триггера 16. подается на входы соответствующих элементов И-ИЛИ 11 Таким образом, число на соответствующем регистре 3. исключается из анализа.В случае, если все инверсные выходы переполнения сумматоров 10. в данном такте установятся в "1", т.е. соответствующий разряд всех анализируемых чисел нулевой, то отключения регистров 3. не происходит, так как единичный сигнал на выходе элемента И-НЕ 15 сформирован не будет,Код второго числа на регистре 1 формируется в начале работы устройства, как описано выше, и далее для каждого -го такта в каждом (-1)-м такте следующим образом,Одновременно с...
Устройство для сравнения чисел
Номер патента: 1659997
Опубликовано: 30.06.1991
Авторы: Галкин, Моня, Полисский
МПК: G06F 7/04
...устройства в случаях, когда ХН,аналогична рассмотренным случаям с точностью до знака режимов работы счетчиков2, 3, 4. При этом формируется сигнал навыходе 15 устройства,Пусть Н . ХВ, причем Х М, Возможны следующие варианты,5, йН ХВ. Тогда на входах дешифратора 5 установлены сигналы 1,1,1, что соответствует сигналу на выходе ЛЗ, Триггерб устанавливается в единичное состояние, асчетчики 2, 3, 4 - в режим вычитания. КогдаН станет меньше М, на входах дешифратора5 будут установлены сигналы О, 1. 1, а затем,когда Х станет меньше М, - сигналы 0,0,1,что соответствует сигналу на выходе "А 5"дешифратора 5, Этот сигнал установит триггер 7 в единичное состояние, и на выхсдеэлемента И 8 и выходе 76 устройства появится единичнцй сигнал,...
Устройство для определения экстремумов функции
Номер патента: 1661755
Опубликовано: 07.07.1991
Авторы: Боташев, Гладилин, Козелков, Пархоменко, Шашкин
МПК: G06F 7/04
Метки: функции, экстремумов
...появляется значение функции, не равное предыдущему,Кроме того, на входы элемента И 6 поступают сигналы с инверсного выхода второго разряда сдвигового регистра 4 и с прямого выхода третьего разряда сдвигового регистра 4, На. входы элемента И 7 поступают сигналы с прямого выхода второго разряда сдвигового регистра 4 и с инверсного выхода третьего разряда сдвигового регистра 4. На входы элемента И 8 поступают сигналы с прямых выходов третьего и второго разрядов сдвигового регистра 4, на входы элемента И 85 16 поступают сигналы с инверсных выходов второго и третьего разрядов сдвигового регистра 4.Таким образом, после прохождения управляющего сигнала по шине 11, появляются сигналы высокого уровня на выходе 13, если на выходах 12 значение...
Оптоэлектронный компаратор
Номер патента: 1667048
Опубликовано: 30.07.1991
Авторы: Бандурин, Никулин, Соловьев
МПК: G06E 1/00, G06F 7/04
Метки: компаратор, оптоэлектронный
...2, время задержки линии 4 э выбирается изусловияХзд Тф+Тп,где кф, гп - соответственно время срабатывания фотоприемника 71 и переключателя 62.Рассмотренная несимметричностьобуславливает необходимость строгого выбора параметров линий задержки Зь 41 (1-1, 2) и длительность опорного импульса 1 о, Параметры управляемой линии 3 (1=1, 2) выбираются таким образом, чтобы ее время задержки тэь соответствующее управляющему сигналу, равному единице определялось бы выражениемхз 2(хф+хп),(3) 25При 0=1 устройство работает в режиме определения положения точки (координаты которой задаются числами Ох, Оу, Оср (Ог а соответствующем трехмерном пространстве (х, у, к) относительно наперед заданной 30 дискретной поверхности в этом пространстве21 = 1 (хьу 1 ),...
Устройство для сравнения чисел
Номер патента: 1667049
Опубликовано: 30.07.1991
Авторы: Варшавский, Ерганзыев, Кондратьев, Юсов
МПК: G06F 7/04
...сравнения появитсязначение логической единицы при р четном(Х=У=О) и значение логического нуля при рнечетном (Х=У), Логическая единица(ноль), установившаяся на выходе четной(нечетной)ячейкисравнения,устанавливаетна выходе всех последующих нечетных ячеек значение "О", а на выходе четных значение "1", вне зависимости от значенияпоследующих сравниваемых разрядов чисел Х и У. В результате на выходе устройства 6 будет зафиксировано соответствующеезначение, свидетельствующее о том, чтомножество единичных разрядов числа Х неявляется подмножеством единичных разрядов числа У,Допустим, что на выходе р-й четной (нечетнои) ячейки в результате сравнения установилось значение "0" ("1"), тогда, если 15 20 25 30 35 40 45 50(р+1)-й разряд числа Х не...
Модуль для логических преобразований булевых функций
Номер патента: 1667050
Опубликовано: 30.07.1991
Авторы: Кухарев, Морозова, Шмерко, Янушкевич
МПК: G06F 7/04
Метки: булевых, логических, модуль, преобразований, функций
...первом такте суммирующий счетчик 8 переходит из состояния 1 1 в состояние О, О, В результате по перепаду сигнала из "1:" в "0" на первом входе узла 10 пересчета на его выходе формируется код 00, который сохраняется в течение (т) тактов.В т-м такте на выходе первой схемы 6 сравнения в результате совпадения кодов на ее входах формируется сигнал единичного уровня, поступающий на первый вход элемента ИЛИ 4 и далее с его выхода нэ первый вход узла 10 пересчета. В результате по заднему фронту этого сигнала на выходе узла 10 пересчета формируется код 01, который сохраняется до окончания (2" - г) - го такта, 166705045 50 55 В (2 п -т )-м такте на выходе второйсхемы 7 сравнения в результате совпадениякодов на ее входах формируется сИгнал...
Устройство для сравнения чисел в системе остаточных классов
Номер патента: 1667051
Опубликовано: 30.07.1991
Автор: Литвинов
МПК: G06F 7/04
Метки: классов, остаточных, системе, сравнения, чисел
...помощи многовхоляется значение ядра числа С, равного 5 довогоэлементаИ - НЕ, входы которогоподразности сравниваемых чисел, а во втором ключены к выходам сумматоров 5, а выходсумматоре вычисляется значение величины является выходом "Равно" устройства.Пусть задана СОК с основаниями Р 1= 9,ЬеГ . С выходов первого 9 и второго 10 Р 2=10.Р 3=11 идиапазоном Р=р 1 хр 2 хрз=10 =990, ортогональный базисами В 1 = 550, В 2 =сумматоров значения этих величин поступают на первые входы третьего сумматора 11, - .891, Вз = 540. Тогда М =-- 495 (причем2на второй вход 23 которого подается значесумматора 11 аким образом появится эна- - = - 5 имеем наэательна. В этом случае М = (Р - 1)/2, Вы 15 брав т =-4, т 2= О, тз= 5, имеем начение ядра суммы числа М и...
Устройство для выделения максимального числа
Номер патента: 1697076
Опубликовано: 07.12.1991
Авторы: Гуленко, Корнейчук, Марковский, Михайлюк
МПК: G06F 7/04
Метки: выделения, максимального, числа
...И 4.цБ(б 1 Вцб 2) гакже отказываются открытымиединичными сигналами с выходов соответствующих элементов ИЛИ З,ц для прохождения сигнала с входа 5, На выходе элемента3,б 2 оказыг 3 ается нулевой потециндл, котоВрый закрывает элемент И 4,б 2 и, так какБпотенциалы на втором входе и выходе последнего не совпадают формируется единичный потенциал на выходе элементаНЕРАВНОЗНАЧНОСТЬ 7.б 2, которым инвертируется содержимое элементов1 Я, 1 Я1 "4, памяти и устанавливается внуль б 2 -ыи разряд регистра 8 результата,ВСоответственно открь;вается элемент И4,б 2Аналогично происходят инвертирование соответствующих элементов памяти 1 иустановка в нуль разрядов оегистра 8 реБ Б Взультата в позициях бз, бл, бгвКак только вследствие инвертирования2...
Модуль для вычисления логических производных
Номер патента: 1730617
Опубликовано: 30.04.1992
Авторы: Антоненко, Зайцева, Шмерко, Янушкевич
МПК: G06F 7/04
Метки: вычисления, логических, модуль, производных
...- 43 и два элемента ИЛИ 44 и 45.Схемы информационных потоков через45 второй коммутатор 3 показаны на фиг. 4,Сдвиговые регистры 5 предназначеныдля хранения и формирования исходныхданных и результатов промежуточных вычислений,50 Сдвиговые регистры 6 предназначеныдля хранения и формирования результатоввычислений элементов вектора значенийдХ/д х; илид(Х/д х 1 д х логической производной,55 Таким образом, на выходах первого 28 и второго 29 Т-триггеров сохраняются сигналы "1", которые поступают соответственно на второй и первый управляющие выходы 18 и 17 узла управления до момента времени ь (щ = (К)1("+ 21("),Первый режим работы узла 1 управления определяется нулевым уровнем сигнала, который подается навход 7 признака режима узла управления в...
Пороговое устройство
Номер патента: 1741126
Опубликовано: 15.06.1992
Авторы: Авгуль, Егоров, Подрубный, Терешко
МПК: G06F 7/04
Метки: пороговое
...единиц в девятиразрядном входном информационном слове. Формула изобретения Пороговое устройство, содержащее четыре элемента И-НЕ, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности работы порогового устройства, в него введены десять элементов ИЛИ-НЕ, шесть элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент НЕ, причем первые входы первого и второго элементов ИЛИ-НЕ подключены к первому 5 10 15 20 25 30 35 40 45 50 55 разряду информационного входа порогового устройства, второй вход первого элемента ИЛИ-НЕ и первый вход третьего элемента ИЛИ-НЕ подключены к второму разряду информационного входа порогового устройства, вторые входы второго и третьего элементов ИЛИ-НЕ подключены к третьему разряду информационного входа порогового...
Устройство для определения экстремальных чисел
Номер патента: 1753468
Опубликовано: 07.08.1992
Авторы: Карелин, Мелихов, Решетняк
МПК: G06F 7/04
Метки: чисел, экстремальных
...разряд за разрядом проходят через ступени конвейера, ступень 1 - блок максимума 15 совместно с элементами НЕ 13, 14 и 17; ступень 2 - блок 18 максимума. При этом ступень 1 реализует операцию последовательного выделения минимального числа, а ступень 2 - максимального числа среди двух чисел, поступающих на их входы. Результат такой обработки последовательно заносится в регистр результата. Таким образом за а тактов формируется результат обработкй (в зависимости от реализуемого режима) очередного числа В или пары чисел Аь Вь . Элементы 37-39 задержки при этом осуществляют распределенную синхронизацию ступеней конвейера и регистров 3, 8 и 18, При дальнейшем продвижении информации этой текущий результат последовательно поступает на...
Устройство для сравнения -разрядных чисел
Номер патента: 1755274
Опубликовано: 15.08.1992
Авторы: Варшавский, Ерганзыев, Кондратьев, Юсов
МПК: G06F 7/04
Метки: разрядных, сравнения, чисел
...и входом инверсного разряда пер 15 ваго сравниваемого числа устройства, первый управляющий вход соединен с вторымивходами первого, второго и третьего элементов И первого элемента И-ИЛИ-НЕ, первый вход второго и третий вход первого20 элемента И второго элемента И-ИЛИ-НЕчетной ячейки сравнения соединены соатвественно с вторым управляющим входамданкой ячейки сравнения и входом инверсного разряда первого сравниваемого числа25 устройства, выходы первого и второго элемента И-ИЛИ-НЕ каждой ячейки сравнения,крсме последней, соединены соответственна с первым и вторым управляющим входами г 1 аследующей ячейки сравнения,30 На чертеже изображена схема устройства для сравнения чисел.Устройство содержит шины 1 и 2 сравниваемых чисел (старшие...
Устройство для сравнения чисел
Номер патента: 1764049
Опубликовано: 23.09.1992
Авторы: Белан, Головань, Кожемяко, Тимченко
МПК: G06F 7/04
...сравнения, функциональная схе ма которой показана на фиг.2, содержи элемент И 20 с инверсным входом и элемен И 21, Прямой вход элемента И 20 являетс входом 16 (фиг.1), а инверсный - входом 1 ячейки сравнения. Выход элемента И 20 соединен с первым входом элемента И 21,второй вход которого является входом разрешения сравнения 18 (фиг.1), а выход - выходом ячейки сравнения,Разряд регистра, функциональная схема которого представлена на фиг,З, состоит из элемента ИЛИ 22, элемента И 23 и ВЯ- триггера 24, Я-вход которого является входом сброса, а прямой выход - выходом данного разряда, Я-вход триггера 24 соединен с выходом элемента ИЛИ 22, первый вход которого является первым информационным входом данного разряда регистра, а второй вход...
Устройство для ранговой фильтрации
Номер патента: 1774327
Опубликовано: 07.11.1992
Автор: Елманов
МПК: G06F 7/04
Метки: ранговой, фильтрации
...В текущем ) - м такте работы код текущего отсчета х сигнала поступает с входа 1040 текущей выборки устройства на вход блока1 элементов задержки. На соответствующихвыходах блока 1 элементов задержки формируются задержанные на соответствующееколичество тактов значениЕ х=. 1, М) эле 45 ментов текущей выборки сигнала, Значениях параллельно поступают на соответствующие входы блока 2 вычисления момента4 н( если к е Г 2 или :М блока 8 хране- поступает на7, Значение множителя первого порядка и блока 3 вычисления момента второго порядка, Значения элементов текущей выборки со входов блока 2 вычисления момента первого порядка поступают на вход блока 16 суммирования, на выходе которого формируется код суммыйщ 1 = , х значений элементов текущей...
Устройство для вычисления булевых дифференциалов
Номер патента: 1777132
Опубликовано: 23.11.1992
Авторы: Колодиева, Парамонова, Шмерко, Янушкевич
МПК: G06F 7/00, G06F 7/04
Метки: булевых, вычисления, дифференциалов
...элементов вектора г("х = хо+с(Х 1)(.20. Вычислительная ячейка 1 (г = 2,п, М =2,2 ) обеспечивает вычисления в соответствии с математической моделью (8) вида1 сг - г 1)(Хь тХр е, Хт-е тХтт 1 Х251 а Ь М(п(х,хт )Х т в (р дд(т 4ГДЕ К 1. К 2, Кп - ДВОИЧНОЕ ПРЕДСтаВЛЕНИЕпараметра К хр = хп, х означает отсутст 1 О30 вие переменной хв (а = 1,г - 1) в векторепеременных (х 1, х 2, .хг).Элемент задержки 2 обеспечивает задержку сигнала, поступающего на его вход,на один такт (период времени 1 = 11 - то).35 вычислительная ячейка 11 ( = 1,п, ) =1,2 ) имеет особенности схемотехническихрешений и функционирования,Вычислительная ячейка 1 содержит(см. фиг.2) первый 20 и второй 21 сдвиговые40 регистры, первый 22, второй 23 и третий 24коммутаторы,...
Устройство для сравнения двоичных кодов
Номер патента: 1784965
Опубликовано: 30.12.1992
Авторы: Зубченко, Середа, Усенко
МПК: G06F 7/04
Метки: двоичных, кодов, сравнения
...3 соответственно, входы. третий второго элемента И; первый первого элемента И и счетный вход первого двоичного счетчика соединены с выходом четвертого элемента И, первый вход которого соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИНЕ 1, а второи вход через первый элемент НЕ соединен с третьим выходом дешифратора 3 и вторым входом третьего и первыми входами пятого, шестого, седьмого, восьмого элементов И, вторые же входы седьмого и шестого элементов И соединены соответственно с выходами второго, первого элементов ИЛИ-НЕ и, через второй элемент НЕ,с выходом элемента сравнения, вторые входы первого, второго элементов ИЛИ - НЕ соединены с выходом второго элемента НЕ, выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ - НЕ 1 соединен с вторым входом пятого...
Устройство для сравнения двух нечетких величин
Номер патента: 1791815
Опубликовано: 30.01.1993
Автор: Анисимов
МПК: G06F 7/04, G06F 7/58
Метки: величин, двух, нечетких, сравнения
...цифровой форме поступает на другую группу входов блока памяти функции принадлежности 16. Сигнал с ГПН 3, соответствующий изменению величины Ь, поступает на вход аналогового компаратора 8, Аналоговый компаратор 8 сравнивает величины рд(а) и рв(Ь), При этом еслирд(Ь)рв(Ь), то открывается ключ 4 для прохождения сигнала рвЬ), в противном случае открывается ключ 10, разрешая прохождение сигнала,ид(а). Таким образом, на выходе элемента 9 сборки формируется сигнал, соответствующий величине с=гпп( рд(а), рв(Ь. Величина с преобразуется в цифровую форму АЦП 11 и поступает на входы блоков определения минимума 12 и 25, на другие группы входов которых поступают соответственно сигналы ря(а,Ь) и 1-рв(аЬ) с выхода блока памяти функции принадлежности 16...
Модуль для вычисления булевых функций
Номер патента: 1803908
Опубликовано: 23.03.1993
Авторы: Левашенко, Морозова, Шмерко, Янушкевич
МПК: G06F 7/04
Метки: булевых, вычисления, модуль, функций
...регистра 20 5, роисходит сдвиг его содержимого на одав разряд влево (в сторону старших разряд в), По сигналу, поступающему на вход раз ешение записи регистра 5 через время Ж с выхода элемента задержки 6, осущест вля тся запись сдвинутого содержимого в рег стр 5 (в его первый разряд записывается информация, поступающая с первого выход коммутатора 2).На втором и последующих тактах(по 2" 30 -й т кт включительно) эта процедура порторяе ся для элементов х , , х ", В рез льтате на 2" -м такте в первом, втором,-м разрядах регистра 5 наход 2 ятся зна ения элементов х " У, х( "),35 хи оответственно,а (2" + 1)-м такте 2" + 1)-й элемент х " У вектора значений Х = хУ Ух У.х( " пер дается с первого информационного вхо а первого коммутатора 2 на...
Устройство для сравнения двоичных чисел
Номер патента: 1805463
Опубликовано: 30.03.1993
Авторы: Грицык, Луцык, Паленичка, Подрубный, Семашко, Чернуха
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...первой строки 1.2 - 1.8 и в первый блок анализа 1 записываются соответствующие разряды входных операндов А(г+1), В(г+1), С(г+1), на выходах Ч 1 - ЧЗ первого блока анализа формируются сигналы переносов Р 1 дв. Р 1 дс и Р 1 всг+1 г+1 г+1 Далее обработка происходит конвейерным образом, причем в (г+2)-м такте на выходах блока анализа 1 формируются сигналы Р 1 дв, Р 1 дс, Р 1 г вс. на выходах блокаг+1 анализа 2 формируются сигналы Р 2 дв Р 2 г дс, Р 2 вс, на выходах блока анализа 3 формируются сигналы РЗгдв, РЗдс, РЗвс, и т,д, В (г+7)-м такте на выходах Ч 1 - ЧЗ блока анализа 8 формируются сигналы переносов Р 8 дв, Р 8 гдс, Р 8 вс(которые, как отмечалось выше, являются инверсными значениями знаков соответственно разностей А(г)-В(г),...
Устройство для сравнения и сортировки чисел
Номер патента: 1809436
Опубликовано: 15.04.1993
Авторы: Борисов, Квас, Кораблин, Серов
МПК: G06F 7/04
Метки: сортировки, сравнения, чисел
..."0",Сигнал с выхода 32 блока 7 поступаетна входы "И/" разрешения записи второго 6и четвертого 12 регистров. При поступлении 55единичного импульса на их входы "М/" в них. записывается информация.Число 8 с выхода четвертого счетчика 8поступает на вход блока 9 сравнения. На другой вход блока 9 подается число "М". На выходе блока 9 сравнения устанавливается уровень логической единицы если число 5 меньше М,Сигнал с выхода элемента И 1 поступает на вход "С" блока 16 и на вход второго элемента задержки 20, С выхода второго элемента задержки 20 импульс поступает на вход "С" блока 7, Длительность задержки во втором элементе 20 выбирается таким образом, чтобы к моменту появления единичных импульсов на выходах блока 7 на входах второго 6 и...
Устройство для сравнения кодов
Номер патента: 1823929
Опубликовано: 23.06.1993
Авторы: Друз, Ковалевский, Рукоданов, Царенков
МПК: G06F 7/04
...сигнал с четвертого выхода счетчика 2 подается на вход разрешения мультиплексора 5, Нулевой сигнал с четвертого выхода счетчика 2 через элемент НЕ 6 подготавливает к открыванию элемент И 9,Мультиплексор 5 последовательно подключают биты параллельного эталонного кода к одному входу элемента 8 сравнения, на другой вход которого подаются биты сравниваемой последовательности с шины 17. При совпадении сравниваемых бит элемент 8 не формирует выходной сигнал (фиг.2 з) и на информационный вход триггера 12 подаются нулевые сигналы, Стробимпульсы счетчика-делителя через элемент И 9 (фиг,2 м) подаются на тактовый вход триггера 12, который остается е нулевом положении (фиг.2 и). После сравнения восьми бит, включая контрольный, единичный сигнал с...
Сигнализатор заданного значения частоты объекта
Номер патента: 1824634
Опубликовано: 30.06.1993
Авторы: Селиванов, Трещалин, Шляхов
МПК: G06F 7/04
Метки: заданного, значения, объекта, сигнализатор, частоты
...О-триггер типа "защелка", имеющий С-вход, О-вход и нхол управления полярностью р например триггера 561 ТМЗ). Нд вход Р должен бы гь подана логическая "1", Тогда запись информации по О-в: оддл будет осуществляться при имецеции сигцэлда С-входе с уровня логической "1" до урания логического "0".Если частота входного сигндлэ с выхода формирователя 1 импульсов входной часготы меньше заданного значения находящегося в блоке 3 хранения заданного числа, то за время образцового интервала н счетчике 2 не успеет сформироваться число, равное заданному блоком 3, и поэтому на выходе элемента И-НЕ 5 илпульс отсутстнуег, При подаче импульса нд вход 15 разрешения считывания возможны двд ндриднтд работы сигндлизаторд.Первый вариант: но врем прихода...
Устройство для вычисления логических производных многозначных данных
Номер патента: 1837277
Опубликовано: 30.08.1993
Авторы: Антоненко, Шмерко, Янушкевич
МПК: G06F 7/04
Метки: вычисления, данных, логических, многозначных, производных
...81 переклю- регистров 161 и второго регистра 141, второйается в состояние 00,0, (информационный) вход которого подклюОписанный цикл работы блокауправле- чен к выходу узла Регистров 161, а выходия 11 повторяется через каждые К"+ 1 15 второго Регистра 141 является информациктов. анныл выходом 291 блока памяти 21, входВ момент времени Ь , когда наи+1 управления 241 которого является первымиыходах второго счетчика 91 формируется входами(входами разрешения записи) первоичный эквивалент числа+ 1. на вага Регистра 131 и узла регистра 151, причем+ 1)-м выходе второго дешифратара 20 второй (информационный) вход узла регист 11 формируется высокий логический уро- Ров 151 является информационным входомнь напряжения, по переднему фронту ко блока...
Устройство для поиска числа, ближайшего к заданному
Номер патента: 1835206
Опубликовано: 27.03.1995
МПК: G06F 7/04, G06F 7/06
Метки: ближайшего, заданному, поиска, числа
УСТРОЙСТВО ДЛЯ ПОИСКА ЧИСЛА, БЛИЖАЙШЕГО К ЗАДАННОМУ, содержащее регистры большего и меньшего значений, регистр заданного числа, две схемы сравнения, два элемента И, элемент задержки, причем входы анализируемого числа устройства соединены с информационными входами регистров большего и меньшего значений и входами первых групп первой и второй схем сравнения, входы вторых групп которых соединены с первой и второй группами выходов коммутатора соответственно, вход тактовых импульсов устройства соединен с входом элемента задержки и первыми входами первого и второго элементов И, вторые входы которых соединены с выходами "Меньше" соответствующих схем сравнения, выходы регистров большего и меньшего значений являются выходами соответственно...