G06F 15/163 — межпроцессорная коммуникация

Страница 2

Устройство для коммутации многоадресных сообщений

Загрузка...

Номер патента: 1387007

Опубликовано: 07.04.1988

Авторы: Глуховец, Ивченко, Талалаев

МПК: G06F 15/163

Метки: коммутации, многоадресных, сообщений

...кода а, а 2, , а пройденного маршрута, кода д 1, с 12, , А адресов центров коммутаций многоадресного сообщения с кодами Ь, Ь, , Ь, адресов допустимых центров коммутации, через которые возможна передача сообщения, а также сравнения кодов с, с, , с; с кодом М. По окончании сравнения кодов, т.е, когда во всех разрядах второго регистра 5 записаны нули, в третьем регистре 8 - коды адресов допустимых транзитных центров коммутации, а в седьмой регистр 22 переписаны сигналы из соответствующих выходов второго дешифратора 19, на выходе второго элемента И 7 появится сигнал и формирователь 1 О импульсов сбросит состояние первого регистра 2 и шестого регистра 17 в исходное состояние, т.е. обнулит все разряды, остановит генератор 11 импульсов,...

Устройство для сопряжения процессоров в однородной вычислительной структуре

Загрузка...

Номер патента: 1392572

Опубликовано: 30.04.1988

Авторы: Важнов, Максименко

МПК: G06F 15/163

Метки: вычислительной, однородной, процессоров, сопряжения, структуре

...триггер 13 в единичное1 О состояние, озцацдюще здирос нд сцитывдцис информации из блока 1 памяти хстройствд. Этот сигнал устанавливает триггер 15 н нулевое состояние, цри котором нуль с выхола элемента 2 И-НЕ 17 цосгуцает на первый вхол элемента 2 И 18, тем самым блокируя его. Нд второй вхол элемента 2 И 19 поступает елиничцый сигнал с выхола триггера 13 и на выхолс элемента 19 вырабдтывается елиницный сигнал, который разрешает цолачу адреса считывания со сцтчика 3 считывания через группу элемегов И б и группу лементов ИЛИ 7 нд длресные вхслы 25 блока 1 памяти. Информация из блока 1 памяти поступает ца вьхол 29 устройствад цо си Гнд;1 у считывания, н рохол 1- щего с выхола элемента 2 здлс ржки нд вход 27 разрецения считывания блока...

Система коммутации

Загрузка...

Номер патента: 1411767

Опубликовано: 23.07.1988

Авторы: Жанайдаров, Петров, Полковников

МПК: G06F 15/163

Метки: коммутации

...нашину 15 занесения код маршрута, если в соответствуюшем устройстве 6зафиксирован запрос на обмен от закрепленного абонента. При этом менее(более) приоритетные по отношению к.данному запросы записывают коды своихмаршрутов в менее тболее) приоритетные блоки 10. Запрос равного сданным приоритетом замещает в блоке10 код маршрута новым кодом.Таким образом, записанный в регистр 29 код маршрута может находиться в нем либо в течение времени, требуемом для захвата маршрута (когдамаршрут свободен), либо в течениецикла опроса всех устройств 6 управления обменом (когда запросы всех11767 10 20 30 35 40 Формула изобретения Система коммутации, содержашая М коммутаторов, блок опроса, приоритетную схему,Н устройств управления обменом, вход...

Блок каскадной коммутационной системы

Загрузка...

Номер патента: 1416985

Опубликовано: 15.08.1988

Авторы: Быков, Денисенко, Еремин, Макаревич, Стоянов

МПК: G06F 15/163

Метки: блок, каскадной, коммутационной, системы

...всех занятых в данньй момент вершинах-приемниках. Вдальнейшем микропроцессор - источникинформации по этому дереву сигнальных путей передает код вызываемогомикропроцессора. В вершине-приемникепоступивший код сравнивается с собственным ключом и по совпадению микропроцессор - приемник информации навход 4 сигнала выделения периферийного блока выставляет логическийнуль, распространяющийся в систему вкачестве сигнала выделения. Пустьэтот сигнал достигает рассматриваемуюячейку 7 по входу 10. Проинвертировавшись элементом НЕ 14 оконечнойячейки, этот сигнал опрашивает управляющие элементы И-НЕ 15 разрешая имвходить в режим триггера. В результате триггер устанавливается в состояние, фиксирующее единичный потенциална выходе 11 полюса,...

Вычислительная система

Загрузка...

Номер патента: 1420601

Опубликовано: 30.08.1988

Автор: Никола

МПК: G06F 15/163

Метки: вычислительная

...этого первый микропроцессор 1 50читает и "выполняет" фиктивные инструкции, адреса которых являютсякодами обмена в блоке 18 до получениянеобходимого перемещения данных в регистрах 25. Следует принять меры,чтобы фиктивные инструкции не изменяли данные в первом микропроцессоре 1,а если это не представляется возможным заранее сохранить код условия. Желательно, чтобы эти фиктивные ин, в,.=23 М,1, 234 М,М где на верхней строчке находятся по рядковые номера регистров 25, принимающие содержание соответствующих им регистров 25 на нижней строчке. Существуют алгоритмы и программы обнару- жения разложения произвольного преоб б разования обмена между всеми М-регистрами в последовательности во, вв-базовых преобразований. Так, например, если...

Устройство планирования вычислительного процесса в мультипроцессорной системе

Загрузка...

Номер патента: 1434451

Опубликовано: 30.10.1988

Авторы: Вишняков, Герман, Пискун, Чиж

МПК: G06F 15/163

Метки: вычислительного, мультипроцессорной, планирования, процесса, системе

...задач (переполняется соот"ветствующий счетчик 25) соответствующий сигнал переполнения через элементИЛИ 28 сбрасывает регистр 27 текущихобрабатываемых задач и генератор 31,а также поступает на выход 35 устройства и далее на вход запроса на пре"рывание ЗВИ-диспетчера, сигнализируяо необходимости выбора следующих задач. Далее производится новый цикл.назначения. Как только какая-либо из1задач будет выполнена полностью, происходит переполнение соответствующего счетчика 25, при этом сигналпереполнения устанавливает в единицусоответствующий разряд регистра выбранных вершин 11. В результате на выходе элемента И 13 будет высокий по"тенциал, по которому триггер 9 переходит в единичное состояние; подачакода уровня данной задачи со...

Матричный коммутатор

Загрузка...

Номер патента: 1439614

Опубликовано: 23.11.1988

Авторы: Бородин, Киржаков, Плетнев

МПК: G06F 15/163

Метки: коммутатор, матричный

...переменная А описывает состояние ячейки 1 в точке А (фиг,2); 55 А=О - двунаправленный ключ 7 разомкнут, А = 1 - двунаправленный ключ 7 замкнут. Из (3) следует, ч 1"з двупаправленный ключ 7 будет замкнут, если на входах Т и Р ячейки 1 присутствует потенциал логического "О"(2) следует, что потенциал логической 1 будет распространяться по горизонтальной цепочке вправо от этойячейки 1 и по вертикальной цепочкевниз, т.евсе ячейки 1, расположенные справа и снизу от ячейки 1 (в од"ной строке и в одном столбце структуры) с замкнутым двунаправленным кгючам 7, имеют разомкнутые двунаправленные ключи 7 (А=О) (фигс 3)а Нафиг. 3 - узлы решетки с замкнутымидвунаправленными ключами 7 обозначены точками, а распространение потенциала логической "1" -...

Устройство для межпроцессорной коммуникации

Загрузка...

Номер патента: 1441411

Опубликовано: 30.11.1988

Автор: Сенцов

МПК: G06F 15/163

Метки: коммуникации, межпроцессорной

...5. ЕБЖДЬ 11 ИСПОЛЦИ 1:.Л 1 т 11 Ь: 000;доступ к собс-ценному т 11:.01 т, 0":.;Обмецн;1 к 8 - реэ:10 ка."1Мт т тс С И С т Е 1 т 1 и 0 й К О т т " т т 11;, Ю1 ЬЕ ПроцЕС Ор т .т ЧС. .,Ст; Сср.0 т,Пт.;тс.:чики 1., дцс 1 тет 1:.рск 1 те 11 ут 1.,ОМЕ ПРИ БЫПОЛЦЕ т.ИИ г,: От.,ссь 1 и дрИСБОЛцИТЕЛ т 11 10ЦОМЦО ВЫПОЛЦЯЮТ ЭБ 1;.тС ГЕЦ.ЛЕ ГРОГРаМ, тют О": т;С т; Б,цтт"Ю раб ОТту "т. ЕХ Ппсцт. 01100взаимодействуют с ОС 11;Б 1 .е:",- ЦИМ ВНЕШНИМИ У г т 00 с тц а М:- Обсьектами Упревлст.пит 1 т 11 риМОСТц МЕжт ОцЕССОрцьгк Г ,.:цгтЦЕ НИ С В Э а И. 10 Г 11 Я З аст 1 Б Х -. Л,"; т 1;. а:; ", И МИ ИСПОДЦИТЕЛБЦЫт,;т "РСтс - С С 0 1 М 11 обменов с системным ЗУ 18 2 или 11 ризапросах ицформац 1.и от г.авцо"с процессораподключаются к си,т;МаГИСтРаЛИ т...

Устройство для формирования очереди

Загрузка...

Номер патента: 1446626

Опубликовано: 23.12.1988

Авторы: Аврутин, Подтуркин

МПК: G06F 15/163, G06F 15/173

Метки: очереди, формирования

...процессора данного типа соответствует единичный уровень в определенном разряде. Разрядность регистра 20 равна числу типов процессоров в обслуживаемой вычислительной системе. Информация с регистров 18 и 9 поступает на входы мультиплексоров 15 и 16 соответственно. Информация с регистра 20 поступает на входы блока 4. В блок 4 памяти занесена таблица, устанавливающая для каждого задания соответствующий тип процессора. Каждо 4му коду номера задания на первых адресных входах сопоставляется определенный разряд на выходе регистра процессоров 20, при наличии логической "1" на котором для данного номера задания на выходе блока 4 формируется логическая . Когда триггер 1 О находится в единичном состоянии, генератор 8 формирует импульсную...

Система коммутации

Загрузка...

Номер патента: 1462343

Опубликовано: 28.02.1989

Авторы: Кудряшов, Петров, Полковников

МПК: G06F 15/163

Метки: коммутации

...соответствует приоритету запроса, и на всех шинах 8запрета более низкого приоритета, что обеспечивает запрет захвата маршрута . любыми более низкоприоритетными запросами,если их маршруты пересекаются 5 с данным.Снятие абонентом-инициатором сигнала запроса по окончании обмена приводит к сбросу триггера 19, снятию кода маршрута с шины 7 управления и 1 О разрушению установленного маршрута. Одновременно переключатель 14 снимает информацию о коде маршрута с соответствующей шины 8 запрета и через элементы 9 развязки со всех более 15 низкоприоритетных шин 8 запрета. Сигнал на линии 10 опроса задерживается элементом 20 задержки на время, необходимое для захвата маршрута, после чего передается следующему уст ройству 6 управления обменом. Запрос,...

Многопроцессорная система

Загрузка...

Номер патента: 1464168

Опубликовано: 07.03.1989

Авторы: Золотовский, Карпенко, Коробков, Степанян

МПК: G06F 15/163

Метки: многопроцессорная

...отличается ат работы с внутренней памятью преждевсего тем, чта готовность данных,пня дальнейшего вычисления априори неизвестна, Поэтому блок многавхадавага буФерного регистра снабжается специальными семафорами, катсрые в;:адят в угль; оповещения (фиг. 3).Рассмотрим, как осуществляется передача данных между двумя процес=. сарами, например между вторым (источник) и первым (приемник). Для нередачи используется специальная ко" манда. Эта команда позволяет указать адрес передаваемого даннога. Пусть, например, необходимо произвести умножение двух чисел с последующей псредачей результата в другой процессор. Фрагмент программы имеет видУМНЗ, А 1; Р, А 2ПЕР-56 П) 01, А 2Здесь 3, Р, П - признаки адресации (3 - память 24 данных, Р - блок...

Система коммутации

Загрузка...

Номер патента: 1465890

Опубликовано: 15.03.1989

Авторы: Жанайдаров, Петров, Полковников

МПК: G06F 15/163

Метки: коммутации

...регистра 36 кодаприоритета и выдаюгся нули на его выходена все кодовые линии 20 приоритета.БДругими словами, если блок 10 выдачимаршрута свободен, то код приоритетапредставляет собой логические нули на всех кодовых линиях 20 и означает отсутствие запроса в блоке 10.Схема 40 сравнения предназначенадля сравнения приоритета запроса,код маршрута которого записан в соответствующем блоке 10 выдачи маршрута, и приоритета текущего запросапоступающего по приоритетным линиям16. Чем меньше значения кода приоритета, тем вьппе приоритет (1 - самыйвысокий приоритет). На выходе схемы40 будет возбужден сигнал логической единицы, если значение кодаприоритета текущего запроса меньшезначения кода приоритета запроса,записанного ранее в данный блок...

Устройство межмашинной связи

Загрузка...

Номер патента: 1474666

Опубликовано: 23.04.1989

Авторы: Гомза, Клюканов, Поддубняк, Цветков, Чугай

МПК: G06F 15/163

Метки: межмашинной, связи

...опрашивая блоки обработки, считывает информацию о виде запроса связи, содержимое счетчика линий, т.е. вторую 45 часть адреса ЭВМ-передатчика, а адрес ЭВМ-приемника иэ регистра адреса. Адрес ЭВМ-приемника считывается только в случае обнаружения запроса соединения.50Количество блоков обработки сообщений К и разрядность линий передачи данных определяют исходя из приемлемого времени установления соединения. Так как блоки обработки работают не 55 ,зависимо друг от друга и параллельно, то увеличение их числа уменьшает . среднее время установления соединения (фиг.3), ЭВМ-приемник, получив пакет Требование связи 1, замыкаетего на ту часть линии передачи данныхпередатчиков, которая предназначена для получения сигнала подтверждениясоединения,...

Устройство для связи процессоров

Загрузка...

Номер патента: 1481785

Опубликовано: 23.05.1989

Авторы: Алексеева, Кузнецов, Малачевская, Полтавец, Хетагуров, Яковлев

МПК: G06F 15/163

Метки: процессоров, связи

...процессора, содержащегося в О разрядах обратногоадреса передаваемого сообщения, формируя сигнал разрешения записи. Кро 5ме того, по результату сравнения кода, передаваемого в р разрядах обратного адреса информационного слова,с кодом номера процессора, хранящимся в блоке межпроцессорного обмена,блок управления интерфейсными каналами (БУИН) осуществляет контроль напренадлежность поступившей информации данному процессору, формируя вслучае несовпадения кодов сигналошибки.Для выполнения режима Передача"процессор формирует адресное и информационное слова и вырабатываетсигнал "Обращение в БУИН". Адресноеслово в служебных признаках содержитпризнак "Запись в чтен", а в раэря"дах 1 (обратный адрес) указан номерпроцессора и его устройства...

Локальная вычислительная сеть

Загрузка...

Номер патента: 1481786

Опубликовано: 23.05.1989

Авторы: Абрамов, Соколов, Шпита

МПК: G06F 15/163, G06F 15/173, H04L 12/28 ...

Метки: вычислительная, локальная, сеть

...зависящим только от задачи, решаемой процессом и собственными .локальнымиданными. Программный процесс можетнаходиться в одном из тех состояний: активном, готовом к исполнению,блокированном,Активным является процесс, имеющий в настоящее время н своем распоряжении процессор. Готовым к исполнению является процесс, которыйможет выполняться, но в распоряжениикоторого в настоящее время нет процессора. Блокированным является процесс, находящийся в настоящее времяв оперативной памяти, но который неможет выполняться по тем или инымпричинам.В системе ОС РВ имеются в наличии стандартные средства, которые позволяют программно переводить процесс из состояния Готов" в состояние "Блокирован" и наоборот. Эти средства используются процессом...

Матричный коммутатор

Загрузка...

Номер патента: 1499364

Опубликовано: 07.08.1989

Автор: Витиска

МПК: G06F 15/163

Метки: коммутатор, матричный

...входов.При этом в каждом прадереве корневой 25 ,вершиной является включенный узел 6, находящийся в вершине прямого угла,45 При выпоЛнении второго режима возбуждается второй тактовый вход 24, ЗО потенциал с которого во всех узлах 6 открывает второй двухвходовый элемент И 36, на второй вход которого может поступить потенциал сброса с многовходового элемента ИЛИ 31. Очевидно, что такой потенциал сброса поступает всегда только с выходов 19 сброса тех узлов 6, которые в прадеревьях находятся левее в строках и ниже в столбцах по сравнению с кор- невыми вершинами. В узлах 6,. относящихся к корневым вершинам, он не возникает и, следовательно, в них через открытый элемент И 36 не происходит переброс включенного триггера 30 в нулевое состояние....

Ячейка однородной вычислительной среды

Загрузка...

Номер патента: 1513471

Опубликовано: 07.10.1989

Авторы: Афонин, Бойков, Волченская, Князьков

МПК: G06F 15/163

Метки: вычислительной, однородной, среды, ячейка

....вектора изменился с нуля на единицу, то -му разряду информационного вектора 1-го столбца присваиваетсязначение ( х)-го разряда информационного вектора (3-1)-го столбца; еслизначение х - го разряда логического вектора в следующий столбец передаетсябез изменения, то значение- го разряда информационного вектора в следующий столбец передается без изменений.Таким образом, в каждом такте вочередной столбец устройства перепидывается логический вектор, в которомвсе единицы, под которыми были нули,опустятся на одну строку. Одновременно с этим на одну строку опускаютсясоответствующие единичным разрядамлогического вектора и значения информационного вектора.В результате через (ш" 1) такт работы устройствапроисходит сжатие и-мерного двоичного...

Устройство для обмена данными между процессорами

Загрузка...

Номер патента: 1566361

Опубликовано: 23.05.1990

Авторы: Плешаков, Редькин

МПК: G06F 15/163

Метки: данными, между, обмена, процессорами

...блока 12 памяти. Тем же сигналом блокируется триггер 17 и запускается одновибратор 20. Импульс с его выхода сбрасывает триггер 15 и инициирует запись операнда с выхода регистра 10 данных в блок 12 памяти по адресу, занесенному в регистр 11 адреса. Следующим тактовым импульсом триггер 16 сбрасывается.Если же в момент записи по системной магистрали выполнялось чтение по локальной магистрали 2 (х), то сигналом с выхода триггера 17 триггер 16 блокируется и процесс переписи операнда в блок 18 памяти задерживается до окончания цикла чтения. Аналогично цикл чтения не может быть выполнен до окончания цикла записи, если триггер 16 был установлен в блоке обмена 4раньше сигнала чтения.В режиме чтения информации из блока обмена 4 (1) процессор...

Устройство преобразования и коммутации сигналов

Загрузка...

Номер патента: 1566505

Опубликовано: 23.05.1990

Автор: Чуркин

МПК: G06F 15/163

Метки: коммутации, преобразования, сигналов

...на счетчике 14 записи н момент времени, когда все три старших разряда счетчика равны 1, т,е, с( =111, Этот сигнал с=111 поступает на элементы И 37 И-НЕ 40 (Фиг,8) и обеспечивает в такт Сзапись информации из блока 9 служебных сигналов н блок 36 памяти по адресу А из формирователя 5 кода времени, Считывание ин- формации из блока 10 выдачи сигналов и запись ее на регистр 11 производится циклически в такт , по адресу Асчиз формирователя 5 кода времени. Информация из блока 10 ныцачи сигналон записывается на триггеры 11 регистра со сдвигом на один разряд и сторону старших разрядов (фиг,9), При этом бит информации первого разряда из блока 10 выдачи сигналов записывается на второй триггер (разряд) регистра 11, Самый старший и-й разряд...

Модуль матричного коммутатора

Загрузка...

Номер патента: 1575167

Опубликовано: 30.06.1990

Авторы: Кныш, Копылов, Мельников, Мочалов, Силантьев

МПК: G06F 15/163

Метки: коммутатора, матричного, модуль

...передачи информации в матричном коммутаторе проис.Соотношение кодов адресов Направлениепередачи сообщения по горизон- по вертитали кали 25 30 А) С А ) С АС А(С А(С А(С А =- С А=С А=С ВР В=Р В ( Р В)Р В =Р В (Р В ) Р В=Р В(Р ВправоВверхВправоВправоВверхВправоВправоСвой модульВправо 35 40 Процедура выбора направления продвижения информации реализуется дешифратором 11.Процедура опроса блоков 1,1 - 1.3 основана на приоритетном обслуживании блоков, имеющих максимальнуюглубину очереди сообщений. При равенстве очередей осуществляется последовательный их опрос, начиная с .бло ка 1.1, что реализуется блоком 3 анализа очереди сообщений.Сравнение кодов длин (глубины)очередей осуществляется элементамисравнения 33-35, и в засивисимости50 от...

Узел коммутации однородной коммутационной структуры

Загрузка...

Номер патента: 1589266

Опубликовано: 30.08.1990

Авторы: Губарев, Ларин

МПК: G06F 15/163

Метки: коммутации, коммутационной, однородной, структуры, узел

...состояний сигнал на выходах У иУ в точности повторяет информационный сигнал 1 г и не зависит от сигнала1 Таким образом, в данном случае реализуется разветвление передаваемойинформации 1 на оба выхода узла коммутации,Для строк 6164 таблицы состояний значение сигналов на выходе У,повторяет сигнал 1, и не зависит отсигнала 1, так же, как сигнал на выходе У г повторяет сигнал на входе 1 гнезависимо от 1 Тем самым осуществляется одновременная передача информации через узел коммутации во взаимно перпендикулярных направленияхбез ее смешивания, то есть функцияпересеченияОдинаковые потоки информации черезузел коммутации для каждой комбинации управляющих и синхросигналов втаблице состояний обведены.Как видно иэ таблицы состояний,узел коммутации...

Устройство распределения задач по процессорам

Загрузка...

Номер патента: 1594559

Опубликовано: 23.09.1990

Авторы: Ефимов, Зарецкий, Кутузов, Мазаник

МПК: G06F 15/163

Метки: задач, процессорам, распределения

...кодаготовности процессоров в унитарныйкод, причем К-й вход установки в "1" новки в "1" триггеров К-й строкиматрицы (К = 1,Б, где 11 - число задач), Р-й вход (Р1,И) номеразадачи устройства подключен к входуР-го регистра группы, вход запускаустройства соединен с первым входомпервого элемента ИЛИ и входами установки в пОЯ триггеров группы, К-йвход установки в "0" устройства под 5 15945596К-я задача независима, то в К-м блоке4 открываются элементы И 5 К-й строкив столбцах, определяемых номерамиконечных вершин для дуг, исходящихиэ К-й вершины. Сигналы с их выходов5поступают на входы элемента ИЛИ 6К-й строки и соответствующие элементы ИЛИ 7. Сигналы с выходов элементов ИЛИ 7 поступают на вторые входыэлементов И 5 соответствующих...

Многопроцессорная система

Загрузка...

Номер патента: 1601614

Опубликовано: 23.10.1990

Авторы: Евдокимов, Кизим, Сигарев, Тарчук

МПК: G06F 15/163

Метки: многопроцессорная

...23.2 блока 2.(-1) обмена. На вход 24 поступает сигнал В 1 единичного9 1 буровня, а на вход 26 - сигнал "Передача порта 1" (П 1) нулевого неактивного уровня, которые поступают в блок2. обмена. В блоке 2.1 операнд повходу-выходу 23.1 поступает на первыйвход-выход узла 2 двухпортовой памяти, который в этом случае выполняетфункцию информационного входа, стробзаписи по входу 20 поступает на входСЗ узла 12, Синхроимпульс по входу281 поступает на входы синхронизации Р-триггера 8,1 и ЗК-триггера 9.1,при этом триггеры продолжают оставаться в единичном состоянии. Единичный сигнал с прямого выхода 3 К-триггера 9.1 и сигнал В 1 по входу 24 единичного уровня, поступая на соответствующие входы элемента И-НЕ 11,формируют на его выходе сигнал В=...

Устройство для распределения заданий по процессорам

Загрузка...

Номер патента: 1605250

Опубликовано: 07.11.1990

Авторы: Авдонин, Козыренко, Соколов, Тимченко

МПК: G06F 15/163

Метки: заданий, процессорам, распределения

...сигналом с выхода блока 5 все триггеры регистра3 будут установлены в единичное состояние, а сигнал низкого уровня свыхода блока 5 запретит работу блока 1. В это время в блоке 5 будетсформирован новый код загрузки дляданного процессора. 1 а этом фазакоррекции заканчивается. Работа устройства возобновляется с фазы поиска.,Формула изобретения тон 11 груши, входам ус.тцтвктт в "О" терного регистра и регистр сдвига, прямой выход которого ттодкчючен к первому ицформацис ттнсму входу первого блока элементов И ц к входу первого элемента ИЛИ, инверсный выход регттстра сдвига подключен к входу первого элемента И, первый выход блока управления подключен к входу разрешения работы блока определения номера процессора с минимальной загрузкой и...

Устройство для кодирования и декодирования перестановок

Загрузка...

Номер патента: 1615732

Опубликовано: 23.12.1990

Авторы: Алексеев, Бабаев, Ячкула

МПК: G06F 15/163

Метки: декодирования, кодирования, перестановок

...Запускающий импульс, поступив через элементИЛИ 29 на считывающие входы регистров6, вызывает считывание множества 10через замкнутые (по исходному состоянию) ключи 7 на входы блока 5 выбора.минимального числа, что и обусловливаетпоявление значения г на выходеблока 5. Число х пройдя через эле-.менты ИЛИ 30 и 10 с задержкой на элементе 8, поступает на дешифратор 4 ивызывает размыкание ключа 7 с номеромдо конца вычислений. Это равносильио преобразованию множества 1 и 1 согласно (1).Аналогично с использованием блоков 2- 22, 25- 25 вычисляются РТребуемая временная последовательость работы блоков, соответствующаяоследовательности значений , обеспе-.10вается элементами 31 задержки. Притом всякий раз осуществляются обраще-ие к регистрам 6 для...

Устройство для сопряжения процессоров в распределенную вычислительную систему

Загрузка...

Номер патента: 1661781

Опубликовано: 07.07.1991

Авторы: Важнов, Максименко, Осипенко

МПК: G06F 15/163

Метки: вычислительную, процессоров, распределенную, систему, сопряжения

...устройства данными,После анализа состояния сигнала на выходе 47 на вход 38 считывания подается сигнал управления считыванием, который разрешает подключение адреса первой ячейки для считывания, хранящегося на счетчике адреса 17 считывания, через элементы И 19 и ИЛИ 21 к адресному входу 34 второго блока 16 памяти и блокирует на элементах И 20 адрес перезаписи со счетчика 3, Сигнал 38 считывания подается через элемент 26 задержки на вход 35 управления считыванием второго блока 16 памяти после установления адреса 34 считывания, и на выходе 37 второго блока 16 памяти появляется содержимое адресуемой ячейки памяти, которое поступает на выход 45 данных устройства и считывается запрашивающим процессором. Снятие сигнала .38 считывания...