Номер патента: 1439614

Авторы: Бородин, Киржаков, Плетнев

ZIP архив

Текст

(51)4 С 06 Р 15/2 ОПИСАНИЕ ИЗОБРЕТЕНИЯН А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ У 4В. В. од ональные вози тельных средств. -48.тельство ССС К 17/02, 19(57) Изоб автоматик и может б етение относится к област и вычислительнОй техники ггь использовано для комму аправленных каналов с дис С: ГОСУДАРСТВЕННЫЙ НОМИТЕТ ССС ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫ(21) 421543824-24 (22) 11.02.87 (46) 23. 11.88, Бюп (72) Н.Т. Плетнев, и В.Ю. Киржаков (53) 681.325(088.8 (56) Фет Я,И. Функ ности простых вычи АВТ, 1974, У 3, с.Авторское свиде В 558399, кл. Н 03 кретными и аналоговыми сигналами вмагистралях межмодульного обмена, вустройствах управления скользящимрезервом, а также в качестве процессора преобразования структур данных,выполняющего операции расширения исжатия логических векторов. Цель изобретения - расширение функциональныхвозможностей за счет обеспечения двунаправленной передачи дискретных ианалоговых сигналов по коммутируемымканалам. Для этого в каждую коммутирующую ячейку 1 матричного коммутатора, содержащую первый 2 и второй3 элементы НЕ, первый элемент ИЛИ 4,элемент И 6, дополнительно введенывторой элемент ИЛИ 5 и двунаправленный ключ 7. 3 ил,Изобретение относится к области автоматики и вычислительной техники и может быть использовано для коммутации двунаправленных каналов с дискретными и аналоговыми сигналами в магистралях межмодульного обмена, в устройствах управления скользящим резервом, а также . в качестве процессора преобразования структур данных, выполняющего операции расширения и сжатия логических векторов.Целью изобретения является расширение функциональных возможностей за счет обеспечения,цвунаправленнай передачи дискретных и аналоговых сигналов по коммутируемым каналам.На фиг, 1 представлена функциональная схема матричного коммутатора; на фиг, 2 - функциональная схема комму О тирующей ячейки, на фиг, 3 - диаграмма, поясняющая принцип работы коммутатора.Матричный коммутатор содержит матрицу коммутирующих ячеек 1 размерно стью К х М, где К и М - число коммутируемых входов и выходовКаждая коммутирующая ячейка 1 содержит первый 2 и второй 3 элементы НЕ, первый 4 и второй 5 элементы ИЛИ, 3 О элементы И б и двунаправленный ключ 7Матричный коммутатор работает следующим образом.Коммутируемыми каналами являются непрерывные горизонтальные К-К и5 35 вертикальные М-М шины ячеек 1, которые образуют двумерную решетку, узлы последней могут имегь и не иметь электрическое соединение в зави:.мо сти от состояния двунаправленных кпю О чей 7. Входы Т и Р являются настроечными. Работа каждой ячейки описывается системой логических функций;Т"=Т+Р (1)(2) 45 Рц =Р+ Т;А=РОТ,(3) При перемене местами логических переменных Т" и Р , Т и Р соответственно система (1), (2) и (3) не 5 О меняются, что говорит о симметричности лотики работы матричного коммутатора относительно двух координат. Логическая переменная А описывает состояние ячейки 1 в точке А (фиг,2); 55 А=О - двунаправленный ключ 7 разомкнут, А = 1 - двунаправленный ключ 7 замкнут. Из (3) следует, ч 1"з двупаправленный ключ 7 будет замкнут, если на входах Т и Р ячейки 1 присутствует потенциал логического "О"(2) следует, что потенциал логической 1 будет распространяться по горизонтальной цепочке вправо от этойячейки 1 и по вертикальной цепочкевниз, т.евсе ячейки 1, расположенные справа и снизу от ячейки 1 (в од"ной строке и в одном столбце структуры) с замкнутым двунаправленным кгючам 7, имеют разомкнутые двунаправленные ключи 7 (А=О) (фигс 3)а Нафиг. 3 - узлы решетки с замкнутымидвунаправленными ключами 7 обозначены точками, а распространение потенциала логической "1" - пунктиром,Из (1) и (2) следует, что потенциаллогической "1", поданный на настроечные входы Р и Т граничных ячеекматричного коммутора, распространяется без изменения по строкам и столбцам соответственно и согласно (3)служит запретам замыкания в них двунаправленных ключей 7,Так происходит соединение горизонтальных каналов с вертикальньиив порядке возрастания номера каналапа каждой координате, причем одингоризонтальный канал может быть соединен только с одним из вертикальных,Формула из обретенияМатричный коммутатор, содержащий матрицу К х М коммутирующих ячеек,каждая пз которых содержит первый эле мент ИЛИ, элемент И, первый и второй элементы 11 Е, входы которых являются первым и вторым управляющими входами коммутирующей ячейки соответственно вьйоц первого элемента ИЛИ является вторым управляющим выходом коммутирующей ячейки, первый информационный вход коммутирующей ячейки соединен с ее же первым информационным выходом, первый управляющий вход коммутирующей ячейки (К, М), (где К и М - соответственно номера строки и столбца матрицы, в которых находится данная ячейка) соединен с первым управляющим вьходом коммутирующей ячейки (К, М), первый информационный вход коммутирующей ячейки (К,М) соединен с первым информационным вы з 1 4396 ходом коммутирующей ячейки (К, М), второй управляющий вход коммутирующ 6 й ячейки (К,М) соединен с вторым управляющим выходом коммутирующей ячейки (К,М), второй информацион 5 ный вход коммутирующей ячейки (К,М) соединен с вторым информационным выходом коммутирующей ячейки (К, М), входы всех коммутирующих ячеек первой 1 О строки и первого столбца матрицы являются соответствующими входами матричного коммутатора, информационные выходы коммутирующих ячеек последней строки и последнего столбца матрицы являются соответствующими выходами матричного коммутатора, о т л ич а ю щ и й с я тем, что, с целью расширения функциональных возможностей за счет обеспечения двунаправ О ленной передачи дискретных и аналого 144вых сигналов по коммутируемым каналам, в каждую коммутирующую ячейку введены второй элемент ИЛИ и двунаправленный ключ, выход которого соединен с первым информационным входом коммутирующей ячейки, вход двунаправленного ключа соединен с вторыми информационными входом и выходом коммутирующей ячейки, а управляющий вход двунаправленного ключа соединен с выходом элемента И, первый и второй входы которого соединены соответственно с первьичи входами первого и второго элементов ИЛИ и выходами первого и второго элементов НЕ, входы которых соединены с вторыми входами второго и первого элементов ИЛИ соответственно, выход второго элемента ИЛИ является вторым управляющим выходом коммутирующей ячейки./ 13035 скан наб енно-полиграфи .ское предприятие г, Ужгород, ул. Проектная 1 роизвод И Государственн делам изобре Москва, Ж,комитетаи открыт ПодСССР

Смотреть

Заявка

4215438, 11.02.1987

ПРЕДПРИЯТИЕ ПЯ Г-4149, МОСКОВСКИЙ АВИАЦИОННЫЙ ИНСТИТУТ ИМ. СЕРГО ОРДЖОНИКИДЗЕ

ПЛЕТНЕВ НИКОЛАЙ ТИМОФЕЕВИЧ, БОРОДИН ВЯЧЕСЛАВ ВАСИЛЬЕВИЧ, КИРЖАКОВ ВАЛЕРИЙ ЮРЬЕВИЧ

МПК / Метки

МПК: G06F 15/163

Метки: коммутатор, матричный

Опубликовано: 23.11.1988

Код ссылки

<a href="https://patents.su/4-1439614-matrichnyjj-kommutator.html" target="_blank" rel="follow" title="База патентов СССР">Матричный коммутатор</a>

Похожие патенты