Патенты опубликованные 23.07.1981
Устройство для управления подпрограм-мами
Номер патента: 849214
Опубликовано: 23.07.1981
Авторы: Богумирский, Чернаков
МПК: G06F 9/54
Метки: подпрограм-мами
...адрзса списка параметров и второйвход 19 устройства,Устройство работает следующим образом.В исходном состоянии триггер 11установлен в нуль, а триггер 14в единицу. С помощью специальной команды засылки информация об адресахточек входа и. выхода, а также обадресе команды перехода вводится всоответствующие регистры 1-3. Поэтой же команде в регистр 18 заносится адрес списка параметров подпрограммы, При совПадении текущегоадреса, содержащегося в счетчике 7с,адресом команды перехода, хранящимся в регистре 3, на выходе уз-,ла б сравнения появляется сигнал.Он поступает на второй вход элемента И 4 и единичный вход триггера11, в результате чего адрес точкивхода переписывается в счетчик 8и начинается выполнение подпрограммы, а на втором входе...
Устройство для определения четностиинформации
Номер патента: 849215
Опубликовано: 23.07.1981
Автор: Хомич
МПК: G06F 11/08
Метки: четностиинформации
...8-8 И, элементы 9-9 ИЛИ второй группы.Устройство работает следующим образом. Э 5Входная двоичная информация заносится в и-разрядный информационный регистр 1 в последовательном или параллельном коде.Пусковым сигналом, подаваемым на ф) вход установки триггера б в нулевое состояние, формирователь 7 и входы первой группы элементов 2-2Иустройство переводится в рабочий режим, если в первом разряде Регистра 1. 5 записана "1",сигнал с выхода элемента 2 И запрещает прохождение сигналов через элементы 2-2 и И более старших разрядов, а через элемент 4 ИЛИ элемент 5 И фиксируется триггером б со счетным входом. При переключении триггера б формирователь 7 образует сигнал комбинации, который поступает через соответствующий элемент 5 И второй...
Устройство для управления режимамиобмена резервированной системы
Номер патента: 849216
Опубликовано: 23.07.1981
Авторы: Король, Псарев, Тищенко
МПК: G06F 11/20
Метки: режимамиобмена, резервированной, системы
...памяти. С этой целью центральный процессор 1 по программе, обнаружев-; шей данную неисправность в блоке 5 ОЗУ, производит установку определенного кода на регистр 9 управления переадресацией, по которому на двух выходах дешифратора-шифратора 10, соответствующих базовым адресам данного неисправного блока ОЗУ и второго исправного блока ОЗУ, появляются сигналы, запрещающие прохождение базовых адресов от центрального процессора 1. Появление на входах соответствующих двух элементов 13 И-НЕ постоянных потенциалов "логический 0" формирует по входам базовых разрядов адреса блоков 5 ОЗУ,постоянные потенциалы "логическая 1", по которым код базового адреса неисправного блока отличается от предыдущегоЭ третий массив (базовый 35 " адрес...
Устройство для контроля цифровыхсхем
Номер патента: 849217
Опубликовано: 23.07.1981
Авторы: Дербунович, Мызь, Потепух
МПК: G06F 11/26
Метки: цифровыхсхем
...контролируемого 20объекта. В первом режиме, если напару управляющих входов данного входвыходного узла, состоящего из трехэлементов с тремя устойчивыми сос-,тояниями, и элементы ИЛИ-НЕ приходит 25соответствующая комбинация (01) свыходов регистра маски, элемент 12открывается, а элементы 13 и 14 закрываются, Контрольные сигналы с вы- фхода регистра задания через преобразователь поступают на вход контролируемого объекта,Во втором режиме, если .на парууправляющих входов данного вход-вы- .ходного узла приходит соответствующая комбинация (10) с выхода регистра маски, элементы 12 и 13 закрыты и открыт элемент 14. Сигналданного выхода контролируемого объекта поступает через элемент 14 навход преобразователя б, 4 ОВ третьем режиме, если на...
Устройство для отладки программ
Номер патента: 849218
Опубликовано: 23.07.1981
Авторы: Аврукин, Мелешко, Неменман, Хорошавин, Черп
МПК: G06F 11/28
...блок 1 управлениявызывает модиФикацию адреса в адресном регистре процессора на величинуодного слова оперативной памяти присущим данному процессору способом.5 О Далее в регистр данных оперативнойпамяти процессора поступает следующее слово. блока 8 и записывается воперативную память по адресу в адресном регистре. Счетчик 40 стека,уменьшается на единицу. Адрес в адресном регистре процессора сравнивается со значением адреса А, являющегося конечным адресом поля оперативной памяти процессора, в котороепереписывается содержимое блока 8 бО Выполнение команды заканчивается,когда адрес в адресном регистрепроцессора становится равным адресу АрРазность А 2-А может принимать 65 ения (в единицах, равных величиэначне слова), от 0 до в(где ш -...
Система обработки данных
Номер патента: 849219
Опубликовано: 23.07.1981
Автор: Антимиров
МПК: G06F 15/00
Метки: данных
...в которыхзакодировано управление тестовой.операцией проверки системы.Результат тестовой операции посылается 65 каждым устройством 1 через соответствующую магистраль на первый и второй узлы сравнения блока анализа, на вторых входах которых конструктивно, например подключением к шинам источника питания каждого разряда, задан эталонный код. Сигнал со счетчика 13 сбрасывает триггер 17 и разрешает запуск триггеров 15 или 16 через элемент И-НЕ, Триггеры 16 и 15 фиксируют неисправности соответственно первой и второй группы блоков 1- 3. Группа элементов 14 И-НЕ реализует следующие Функции запуска первого и второго триггеров: Н, = СС 1лсч СС 2 Н=ССл СЧЬССх где Ни И- сигналы запуска первого и второготриггеров, соответственно; СС, иСС - сигналы...
Цифровое устройство для обработкиинформации
Номер патента: 849220
Опубликовано: 23.07.1981
Авторы: Безыменко, Глушкова, Першин, Шестеркин
МПК: G06F 15/00
Метки: обработкиинформации, цифровое
...его в режим сложения. Импульсы поступают на счетный вход реверсивного счетчика 3, в котором осуществляется набор информации за время 1 л в соответствии с алгорит.момИ .= К = - " й - (Е - -) ,.(3)ьььл л Ььх. й л 3 и С приходом следующего импульса переноса со счетчика 1 начинается второй режим работы устройства.Импульс переноса через элемент 18 И поступает на второй вход сдви гового регистра б и сдвигается тактовой частотой. Сдвиговый регистр б последовательно выдает следующие команды, С первого выхода регистра б импульс поступает на вход регистра 8 и осуществляет запись в него кода, набранного в реверсивном счетчике импульсов в первом режиме.Код поступает на выход устройства. Импульсом с второго выхода регистра б осуществляется...
Процессор ввода-вывода с коррек-цией ошибок
Номер патента: 849221
Опубликовано: 23.07.1981
Авторы: Абражевич, Аверьянов, Верига, Овсянников, Погодаев, Яловега
МПК: G06F 11/14
Метки: ввода-вывода, коррек-цией, ошибок, процессор
...При этом процессорввода-вывода сигнализирует центральному процессору о завершении запускаоперации ввода-вывода путем установки триггера 26. Начиная с этого момента, процессор авода-вывода отключается от центрального процессора иработает самостоятельно. Операцияввода-вывода осуществляется с помощью набора микропрограмм, хранящихся в постоянной памяти 31, по которым производится обмен данными междууСтройством и каналом микропрограмма обслуживания передачи данных, считывание управляющих слов канала- микропрограмма обслуживания команды центральйого процессора; завершение операции ввода-вывода-микропрограмма обслуживания каналаВозникающие в процессе работы запросы на обслуживание процессор делит по приоритетности и при наличии...
Устройство для обработки данных
Номер патента: 849222
Опубликовано: 23.07.1981
МПК: G06F 15/16
Метки: данных
...прочитанная из ячейкиадресованного блока 2, выдаетсяэтим блоком на свой информационныйвыход. Если выполняется операциязаписи в память, информация, подлежащая записи, передается с выходаарифметического блока 11 на информационный выход процессора 1, затребовшего выполнение записи и по информационному входу блока 2, в которомвыполняется запись, указанная информация записывается в накопитель 3этого блока.Текущая конфигурация памяти однозначно отражается словом опроса, 40которое формируется на выходеопроса М-го блока 2 памяти и передается на вход схемы сравнения каждогопроцессора 1.Исходное значение слова опроса 45на входе 14 в простейшем вариантереализации устройства принимаетсянулевым. В процессе распространениясигналов опроса каждый...
Процессор с динамическим микро-программным управлением
Номер патента: 849223
Опубликовано: 23.07.1981
Авторы: Барбаш, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/20
Метки: динамическим, микро-программным, процессор, управлением
...входом элемента 10 И-ИЛИ,раразрешая прохождение информации с поля 71 в сумматор 15. Если после первой микрокоманды должны быть проверены логические условия, в поле 71 записывается единица, которая проходитв сумматор 15,60 Дешифратор 16 открывает блок элементов 18 И, и код логических условий, хранимый в поле 8 регистра 2,по шине 33 постуцает в блок 19, который осуществляет проверку значений65 требуемых логических условий, которыеподаются из операционного блока, иформирует на выходах 21 и 22 коды,определяющие соответственно микрокоманду, к которой должен быть осуществлен переход,и очередные проверяемыелогические условия. Причем код, записываемый в сумматор 30,дополняет егосодержимое до величины К(К-номерполя бк, в котором хранится код...
Устройство для вычисления спектрафункций уолша
Номер патента: 849224
Опубликовано: 23.07.1981
Автор: Шмерко
МПК: G01R 23/00, G06F 17/14
Метки: вычисления, спектрафункций, уолша
...обеспечивайт Формирование последовательности импульсных сигналов,Регистр 24 сдвига предназначен для управления работой третьего 20 и четвертого 21 элементов ИПо первому входу осуществляется запись единицы в младший разряд, а по второму входу - сдвиг информации в регистре.Одновибратор 25 предназначен для задержки внешнего пускового сигнала при запуске генератора 23 импульсов.Блок управления работает следующим образом.По внешнему пусковому сигналу в момент времени(фиг.3) в младший разряд регистра 24 сдвига записывается единица и через время Ь 1 одно- вибратор 25 запускает генератор 23 импульсов, Первый импульс с выхода генератора 23 передается на первый выход блока 17 управления (1), так как на первом выходе регистра 24...
Анализатор мгновенного спектра
Номер патента: 849225
Опубликовано: 23.07.1981
Автор: Губарев
МПК: G01R 23/00, G06F 17/14
Метки: анализатор, мгновенного, спектра
...запоминающие устройства соединены между собой и внутри себя по типу сдвигового регистра, те. так, что позволяют в текущий момент времени 6(1 д,(1+1)д), т.е. сразу же после ввода х(1 д 1) и записи его в первую ячейку каскада 8 и перезаписи в блок 8, хранить в г-й ячейке (г=1,2, ,И) Ч-го (с 1=12,0) запоминающего устройства 8 с, значение отсчета х(з.-г+1-(с 1-1)Иа, В этом случае выходом 8 с является выход И-й ячейки этого каскада (что реализуется аппаратно, если запоминающие устройства строятся на сдвиговых регистрах, либо аппаратно-программно, когда.на выходе каскада в любой момент времени поступает содержимое его И-й ячейки, если запоминающие устройства выполняются в виде оперативной памяти)Следовательно, если коммутатор 9в момент...
Корреляционное устройство дляопределения задержки
Номер патента: 849226
Опубликовано: 23.07.1981
МПК: G06F 17/15
Метки: дляопределения, задержки, корреляционное
...и равна нулю, когда задержка опорного сигнала соответствует этому максимуму и, следовательно, временному сдвигу опорного и исходного сигналов. При рассогласовании сигналы с преобразователя 4 через блок 6 поступают на реверсивный счетчик 7, вызывая изменение частоты на выходе делителя 10. После смены коэффициента деления блок б в течение Нк тактов запрещает прохождение сигналов с преобразователя 4 на реверсивный счетчик 7. Сигналы с блока 6 поступают на управление коммутаторами 2, производя в течение М тактов с помощью коммутации отводов н соответствующих ячейках регистра 1 компенсацию временного рассогласования, возникающего в результате смены тактовой частоты.Преобразователь 4 функционирует в соответствии с таблицей истиннос- ти...
Цифровой кубический интерполятор
Номер патента: 849227
Опубликовано: 23.07.1981
МПК: G06F 17/10, G06F 17/17
Метки: интерполятор, кубический, цифровой
...19и шестой 20 комбинационные сумматоры и пятый 21 и четвертый 22 вычитатели,Ннтерполятор работает следующимобразом.Формула вычисления значения функции между интерполяционными узлами . может быть записана в следующем виде:К 1где й - значение функции в моментвремени с,10 )=0,),22" - номер позициимежду интерполяционнымиузлами, в которой производится вычисление значения функции й;о,=(д, -ь, )-(ь, "-л.,);Ь= лй -дй.с=2 дй +2(дй, +ьй.)+( д й +Лй.о)Значение процесса в интерполяци 20 онных узлах от задатчика 1 поступаетна вход блока 2 (т.е, значение поступает на вход первого регистра и далее по мере поступления новых значений продвигается во второй, третий и25 четвертый регистры), Кодовые комбинации с выхода блока 2 подаются навходы блока 8, т.е....
Векторный процессор
Номер патента: 849228
Опубликовано: 23.07.1981
Авторы: Дюкова, Кузин, Кухарев, Новак, Сазонов
МПК: G06F 15/00, G06F 17/16
...вычислить аппаратурнымспособом, используя численный методцифра за цифрой". В основу этогометода положен итерационный вычислительный процесс с фиксированным количеством итераций и, которые производятся над вектором, заданнымкоординатами х,у . Вектор вращается в декартовой системе координатна заранее предрассчитанную последовательность углов, которые определяются выражением .,и - количество разрядов в числе.Эти константы хранятся в блоке 3постоянной памяти. При вычислении функции агся 1 п Е/х первоначальный вектор располагают по оси абсцисс и вращают его в таком направлении,что У стремится к 2.При вычислении функции агссоя. 2/х первоначальный вектор располагают по оси ординат и вращают его в таком направлении, что Х стремится к Е,С...
Устройство для вычисления средне-квадратического значения
Номер патента: 849229
Опубликовано: 23.07.1981
Авторы: Дрючин, Кофанов, Степаненко
МПК: G06F 17/18, G06F 7/52
Метки: вычисления, значения, средне-квадратического
...вычислений повторяется.Для предотвращения сбоев в работе устройства, т.е, для повышения его надежности, выход линейного интеграторов подключен также к входу блока 8 переполнения. Если сумма квадратов чисел, хранящаяся в блоке 3 памяти, оказывается больше квадрата максимального числа, записанного в линейном,интеграторе 5, блок 8 формирует сигнал, поступающий на второй вход блока 7. Этот сигнал может быть использован, например, для изменения масштаба входных чисел либо для индикации неправильных вычислений.Блок управления в зависимости от состояния триггера 9 обеспечивает вычисление суммы квадратов или извлечение квадратного кОрня. В первом режиме единичный уровень инверсного выхода триггера 9 открывает схему выбора такта для...
Устройство для определения средне-квадратического отклонения слу-чайной величины
Номер патента: 849230
Опубликовано: 23.07.1981
МПК: G06F 17/18
Метки: величины, отклонения, слу-чайной, средне-квадратического
...на ключ 18, сам имйульсфронта осуществляет перенос черезключ 18 единицы переноса, хранящейся в триггере 15Если же фронт отстаивания в этот период не поступает, единица переноса стирается изтриггера 15 тактом Т 2-.1. Таким образом, импульс 2 (фиг.2 е) переносится фронтом отставания (фиг.2 и), импульсы 3 и 4 (фиг.2 е) не переносятся,Следовательно, во втором счетчике 24 и счетчике. 22 памяти (при открытом ключе 19) осуществляется последовательное суммирование пакетов импульСов Х,Х,Х, т.е. суммируются отклонения импульсов от математического ожидания за время, определяемое счетчиком 13 событий, котбрый определяет объем измерений, 5 10Например, при измерении среднего значения модуля краевых искажений импульсов от...
Анализатор экстремумов
Номер патента: 849231
Опубликовано: 23.07.1981
Авторы: Двойниченко, Куприк
МПК: G06G 7/02
Метки: анализатор, экстремумов
...анализатора; на фиг2 - выполнение блока анализа и индикации.Анализатор содержит источник 1 опорных напряжений, канал 2 аналиэа максимумов, канал 3 анализа минимумов, дифференциальные усилители 4-4 в и 5 Формирователи б -бв импульсов, блоки 7 и 8 анализа и индикации, счетчики 9-12, формирователи 13 и 14 импульсов, инверторы 15 и 16, элемент 17 И-НЕ, триггеры 18-23 и индикаторы 24-28.Анализатор работает следующим образом.Входной сигнал, представляющий собой колебательный процесс, амплитуда которого может изменяться относительно номинального значения, поступает на входы дифференциальных усилителей 4 л -48. С помощью источника 1 установлены контрольные уровни, при сравнении входного сигнала с которыми на выходах соответствующих...
Устройство для моделированиясетевого графика
Номер патента: 849232
Опубликовано: 23.07.1981
Авторы: Додонов, Месяц, Хаджинов, Шишмарев, Щетинин
МПК: G06G 7/122
Метки: графика, моделированиясетевого
...4.На выходе элемента 17 НЕ возникаетпри этом разрешающий сигнал, который поступает на второй вход элемента 14 И и, так как на первомего входе присутствует выходнойсигнал задатчика 6, триггер 10 устанавливается в нулевое состояние.Если все ветви, входящие в рассматриваемый узел, формировали временной интервал, на выходе элемента31 И блока 2 появляется разрешающийсигнал, который поступаетчерез элемент 36 ИЛИ на полюсы моделей ветвейРазрешающий сигнал запрещаетчерез элемент 17 НЕ установку триггера 10 в нулевое состояние и такжепроходит на выход элемента 12 И техмоделей, которые выходят из рассматриваемого узла, т.е. тех ветвей,где в данный момент времени естьсигнал на выходе задатчька 5.Импульсы с генератора 4 поступают на входы...
Резисторный делитель напряжения
Номер патента: 849233
Опубликовано: 23.07.1981
Авторы: Котельников, Переварин, Смирнов
МПК: G06G 7/16
Метки: делитель, резисторный
...работает следующим образом.При подключении опорного напряже.ния или подаче входного сигнала ккрайним выводам входной декады 1 резисторов операционные усилители 4 и5, за счет действия масштабных резисторов 9 и 10, создают на своихвыходах напряжения, равные входным,т.е. операционные усилители являются повторителями входного напряжения,Входные напряжения операционных усилителей определяются из соотношенийЬзЬхк 10 1 чО)Ъ,Ьх.Б 10 й х (2)где Бх - величина входного сигнала;10 - число резисторов во,входной декаде резисторов;И - число ступеней входного последовательного ряда резисторов входной декады резисторов, присоединенных к входу операционного усилителя 4;И - число ступеней входного последовательного ряда резисторов входной...
Устройство для деления напряжения
Номер патента: 849234
Опубликовано: 23.07.1981
Автор: Шевченко
МПК: G06G 7/16
Метки: деления
...О импульсный сигнал ограничителя 12 синфазен с импульснымсигналом второго выхода делителя 10и через элемент 16 И, первый входкоторого соединен с вторым выходомделителя 10, поступает на второйвход триггера 22, устанавливая егов состояние 1 на втором выходе. Такое состояние триггера 22 позволяетчерез элемент 19 И импульсному сигналу первого выхода триггера 21, со ответствующему в данном. случае функции В, поступать на четвертый входсумматора 23, а импульсному сигналувторого выхода триггера 22, соответствующему при отрицательном значениинапряжения О, функции В, черезэлемент 18 И на третий вход сумматора 23, на второй вход которого постоянно поступает сигнал функцииА,а на первый - сигнал функции А,Таким образом, с выхода сумматора23...
Аналоговое множительное устройство
Номер патента: 849235
Опубликовано: 23.07.1981
Авторы: Стратонов, Стратонова
МПК: G06G 7/162
Метки: аналоговое, множительное
...от центра к периферии по линейному закону, Что обеспечивает квадратичную характеристику преобразования. Входные обмотки квадраторов для первого из перемножаемых сигналов включены последовательно-согласно, для второго - последовательно-встречно, а выходные обмотки квадраторов нагружены на мостовые выпрямители, между которыми включены параллельно соединенные нагрузочный резистор и шунтирующий конденсатор.Аналоговое множительное устройст" 60 во работает следующим образом.Так как входные обмотки 3 и 4 магнитных квадраторов включены согласно, а.входные обмотки 5 ивстречно, магнитные потоки, вызван- б 5 ные входными сигналами, в сердечнике магнитного квадратора 1 складываются, а в сердечнике магнитногоквадратора 2 вычитаются,Частота...
Аналого-цифровой интегратор
Номер патента: 849236
Опубликовано: 23.07.1981
МПК: G06G 7/186
Метки: аналого-цифровой, интегратор
...входы - с управляющими шинами22 аналого-цифрового интегратора; 15Суммирующий и вычитающий входы реверсивного счетчика 16 подключены квыходам элементов 14 и 15 И, выходык выходным шинам 23 аналого-цифрового интегратора, а выходы переполнения и обнуления - соответственно кпервому и второму входам триггера17, единичный выход которого соединенс знаковым выходом 24 аналого-цифрового интегратора.Формирователь действительноговремени интегрирования (фиг.2) содержит элемент 25 задержки, формирователь 26 импульса, элемент 27 И,элемент 28 ИЛИ и триггер 29, Входустановки в нуль триггера 29 черезпоследовательно соединенные элемент28 ИЛИ и элемент 27 И и формирователь 26 импульсов соединен с первымвходом формирователя 19, Второй. входэлемента 27 И...
Фотоэлектрический коррелятор
Номер патента: 849237
Опубликовано: 23.07.1981
Автор: Лукашенок
МПК: G06G 7/19
Метки: коррелятор, фотоэлектрический
...4 состоит из верхнейи нижней частей, соединенных другс другом посредством четырех стоек,при этом на нижней части крепятсяосветитель 5 и линзы б, а на еекрестовине - фоторезисторы 7. Экран8 имеет боковые окна, расположенные в диаметрально противоположныхточках, причем попарно дифференциально (разносторонне) относительнооптических осей, что обеспечиваетсягайкой 9, и направляющие прорезивнизу. В верхней части инерционногоэлемента 4 и корпуса 1 предусмотреныотверстия для теплоотвода, а в нижней части последнего - фланцы длякрепления к исследуемому объекту.Электрическая часть коррелятора(фиг.2) содержит размещенные в блоке10 чувствительных элементов фоторезистрры 7 -7 (причем параметры уоднотипных элементов идентичны),включенные в плечи...
Устройство для выработки напряжений
Номер патента: 849238
Опубликовано: 23.07.1981
Авторы: Безродный, Карпенко, Климентович
МПК: G06G 7/22
Метки: выработки, напряжений
...массы 15 в 8 раз и объема в 5 раз,Предлагаемое устройство можетбыть использовано в летательных аппаратах и в устройствах вычислительнойтехники, предъявляющих повышенные 20 требования к массе и габаритам. формула изобретения Устройство для выработки напряжений, пропорциональных синусу и косинусу угла содержащее сельсин-датчик,входная обмотка которого подключенак источнику напряжения, и Фазные нагрузки сельсина, о т л и ч а ю щ ее с я тем, что, с целью повышенияточности при одновременном уменьшениивесо-габаритных характеристик, в качестве фазных нагрузок сельсина в немЗ использованы резисторы, образующиесимметричный резистивный делитель,выполненный по схеме "звезда" с тремя лучами, подключенными к концамвыходных обмоток сельсин-датчика и40...
Устройство для обратного тригонометри-ческого преобразования
Номер патента: 849239
Опубликовано: 23.07.1981
Автор: Блюменау
МПК: G06G 7/22
Метки: обратного, преобразования, тригонометри-ческого
...уравновешивания:может быть выполнен, например, в видереверсивного счетчика, счетный входкоторого через элемент задержки связан с выходом блока 7 управляемыхзадержекБлок 9.компенсации может состоятьиз последовательно соединенных блокацифрового уравновешивания с ЦАП либоиз интегратора с ключом на входе.Арктангенсное и арккотангенсноепреобразования устройство осуществляет следующим образом.Опорный генератор 1 вырабатываетсинусоидальное напряжение 0 =Азив2 ВЬ тс периодом Т и амплитудой А, поступающее на первый вход сравнения дискриминаторов 2 и 3, а также прямоугольные импульсы, передний фронт которыхсоответствует нулевой Фазе синусоидального сигнала, поступающие на первый вход фазового детектора 4. Благодаря действию астатической системы...
Функциональный преобразователь
Номер патента: 849240
Опубликовано: 23.07.1981
МПК: G06G 7/26
Метки: функциональный
...структуры пре образователя в виде функционально распределенной транзисторной структуры, коллекторный переход которой образован полупроводниковыми слоями 2 и 6, разного 9240 ,4. типа проводимости, эмиттерный переход -полупроводниковым слоем 2 и полупроводниковой подложкой 1, тип проводимости которой противоположен проводимос"ти слоя 2, Толщина слоя 2, выполняющего роль базового слоя в транзисторной структуре, выполнена с величиной,меньшей длины свободного пробега неосновных (для базы) носителей заряда.10 Во всем диапазоне изменения входного напряжения переход, образованныйслоями 2 и 6, постоянно заперт напряжением источника напряжения пита-.ния Е подключенного к контакту 4 реэистивного слоя 3, При работе функционального...
Функциональный преобразователь
Номер патента: 849241
Опубликовано: 23.07.1981
Автор: Шадский
МПК: G06G 7/26
Метки: функциональный
...интерполяции. Заданную функцию Г(х) можно 20 представить как 41 . 6срабатывание блока 2; сравнения, устанавливается потенциометром 1; . При хсх все блоки 2-2 ц 1 сравнения находятся в исходном состоянии. Каждый из них имеет прямой (5) и инверсный (й) выходы.1 Ключ 6 М открыт, и переменная х поступает через резистор 4 ц на вход усилителя 8. Величина резистора 4 ц устанавливается такой, что обеспечивает изменение напряжения на выходе усилителя 8 от нуля до максимума шкалы при изменении х от нуля до х (фиг, 2 в). Таким образом, на выходе усилителя 8 формируется относительная переменная дх на первом интервале интерполяции.При х=х срабатывает блок 2 сравнения,закрывая ключ 6 и открывая . ключ 7 . Так как в этот момент блок 2 сравнения...
Устройство для воспроизведенияфункций двух переменных
Номер патента: 849242
Опубликовано: 23.07.1981
МПК: G06G 7/26
Метки: воспроизведенияфункций, двух, переменных
...первый и второй функциональные преобразовате 25 ли, входы которых объединены и являются первым входом устройства, следящую систему,. на валу привода которой установлен линейный потенциометр,подключенный неподвижными контактами к30 выходам функциональных преобразователей, управляющий вход следящей системы является вторым входом устройства, сумматор, выход которого является выходом устройства, первый вход35 подключен к подвижному контакту линейного потенциометра следящей системы, и реле, включенных между управляющим входом следящей системы и шиной нулевого потенциала, дополнительно со 40 держит и+1 дополнительных функциональных преобразователей и дополнительный потенциометр, установленный на валу привода следящей системы, первый...
Устройство для решения нелинейныхуравнений математической физики
Номер патента: 849243
Опубликовано: 23.07.1981
Автор: Арчаков
МПК: G06G 7/46
Метки: математической, нелинейныхуравнений, решения, физики
...потенциал О с выхода повторителя 19,с является функцией О; , аэ(Ъс 1=эсЖ) -Ичто позволяет моделировать переменныйкоэффициент в правой части уравне- .5ния (1) .Периодическая коммутация катушек .индуктивности Т-звена осуществляетсяпереключателями 11-13, При наличии.импульса на выходе широтно-импульсного модулятора 10 переключатели находятся в положении, показанном нафиг, 1 В этом случае последовательно с каждой катушкой 3 и 4.к узловойточке сетки подключаются коммутируемые катушки 5 и 6.Во время отсутсвия импульса на выходе 10 переключатели 11-13 находятся в противоположном состоянии в результате чего катушки 3 и 4 оказываются подключенными непосредственнок узловой точке .с потенциалом О;, акатушки 5 и 6 - отключенными от узловой...