Лупиков
Устройство для ввода информации
Номер патента: 1442999
Опубликовано: 07.12.1988
Автор: Лупиков
МПК: G06F 13/00
Метки: ввода, информации
...соответствующие блока 8 и 9 контроля, которыеформируют на выходах высокие уровнисигналов при налиЧии достоверных данных, По переднему фронту синхросигна,а на входе 18 устройства, задержанного на элементе 30 задержки, одновибратор 31 формирует сигнал опросаэлемента И 12, на выходе которогопоявляется сигнал в случае измененияинформации от анализируемого датчикаи если в результате анализа не былозафиксировано ошибок в данных, Сигнал на выходе 22 устройства являетсясигналом сопровождения данных, прнсутствующих на выходах 20, и адресного признака, присутствующего на.ходах 21 анализируемого датчика,По заднему фронту сигнала на выходе формирователя0 импульса формирователем 11 формируется сигнал, по которому к адресным входам блока 1 памяти...
Буферное запоминающее устройство
Номер патента: 1437923
Опубликовано: 15.11.1988
Авторы: Андреев, Антонов, Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...элегенты И 2,22, При наличии состояния "Буфер густ" на выходе элемента И 22 появится сигнал, поступающий через з емент 16 задержки на вход элементе ИПЙ 24 кяк повторный запрос наблока 1 памяти, Еслк ж. - прк этом на выходе элемента НЕ 28 Высокий уровень сигнала, т.ег.меет место состояние "Буфер пуст"то выходной сигнал элемента И 21 поступит на выход 36 устройства, свидетельствуя о ненормальном завершенииоперации чтения, Задним фронтом сигнала на выходе элемента И 19 производится запись в регистр 10 считанных данных, Задним фронтом сигналана выходе чтения блока 17 синхронизации производится модификация содержи Омого счетчика 4 (добавляется единица)и счетчика 5 (вычитается единица),Низкие уровни сигналов на выходахдешифратора 6, т,е,...
Ассоциативное запоминающее устройство
Номер патента: 1434501
Опубликовано: 30.10.1988
Авторы: Зубцовский, Лупиков
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...8 поступает через элемент НЕ 17 на выход 23 устройства, указывая, что она переходит в режим считывания информации. Сигнал с выхода триггера 8 поступает также на вход элементов И 18, выводя 4их из состояния высокого сопротивления, тем самым подключая выход блока 4 к информационным выходам 24 устройства. Сигнал с выхода триггера 8 поступает также на вход элемента И 12, подключая счетный вход счетчика 6 к входу 22 устройства, сигналы с которого увеличивают на единицу адрес чтения при передаче информационной последовательности, записанной в блоке 4.Когда считана последнее слово последовательности, записанной в блоке 4, сигнал со входа 22 устанавливает счетчик 6 в нулевое состояние, а появляющийся в этот момент сигнап переполнения со...
Буферное запоминающее устройство
Номер патента: 1417040
Опубликовано: 15.08.1988
Авторы: Богданов, Зубцовский, Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...уровня сигнала на входах 14 и 15. При этом выходной сигнал формирователя 27 стробирует дешифратор 31 и выполняет отключение от входа 5 питания тех из блоков 1 -1 щ, данные в которые не записаны. 11 ри выполнении операции чтения на вход 16 поступает запрос чтения, который, воздействуя на дешифратор 29, обеспечивает чтение на выходы 3 данных из последней заполненной в режиме записи ячейки последнего из блоков 1 -1 адрес которой содержит 1 Мфся в счетчике 32. По окончании чтения задним фронтом сигнала на входе 16, проходящим через элементы И 21 и ИЛИ 36, из содержимого счетчиков 32 и 33 вычитается единица. Чтение последующих информационных посылок осуществляется аналогично. После того, как чтение данных из 1-го (где 1( сМ) блока...
Сигнатурный анализатор
Номер патента: 1416997
Опубликовано: 15.08.1988
Авторы: Богданов, Лупиков
МПК: G06F 11/25
Метки: анализатор, сигнатурный
...число информационныхвходов предлагаемого сигнатурногоанализатора. Представим входной параллельный код сс,с как вход 1 гфф 1ную последовательность одноканального сигнатурного анализатора: Ьг +=с Ь =сгЬ. =с , Определимсостояния всех разрядов регистра этого анализатора после тактов работы,в течение которых осуществляется фиксация в анализаторе входной последо+гвательности Ь , Ь , ,Ь . Очевидно, чтоа,аИ Ф если 1-3 7 11Е .1- Р 1а если 1-,1 ( 1(2) 1=1 р 2,е,иТаким образом, чтобы зафиксировать за один такт в сигнатурном анализаторе )-разрядный параллельный входной код, в каждый 1-й разряд п-разрядного регистра анализатора необходимо записать состояние, определенное соотношением (2).Работа сигнатурного анализатора начинается с установки в...
Устройство для сопряжения источника и приемника информации
Номер патента: 1416988
Опубликовано: 15.08.1988
Автор: Лупиков
МПК: G06F 13/00
Метки: информации, источника, приемника, сопряжения
...запись данных последнийпроходит через элемент И 9 того устройства, триггер 13 которого установлен в единичное состояние. Поступая на вход управления мультиплексора 4, он подключает к адресным входам накопителя 26 выходные сигналысчетчика 5. Сигнал на выходе элемента И 9,задержанный на элементе 27задержки, поступает на вход Формирователя 28, выходной сигнал которогоосуществляет запись данных с входов2 в блок 1 памяти, По заднему фронту сигнала производится модификациясодержимого счетчиков 5 и 7,. т.е. ких содержимому добавляется единица.Запись последующих информационныхслов выполняется аналогично,Сигнал на выходе 22 при переполнении счетчика 5 устанавливает в предыдущем устройстве через элемент10 И триггер 13 в нулевое состояние,и...
Буферное запоминающее устройство
Номер патента: 1396158
Опубликовано: 15.05.1988
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...на вход управления мультиплексора 4, подключает к адресным входам блока 1 памяти выходные сигналы регистра 10,При поступлении по входу 17 управления чтением запроса на чтение данных к адресным входам блока 1 памяти подключаются выходы счетчика 7 (на входах управления мультиплексора 4 - низкие уровни сигналов), который является формирователем текущего адреса чтения данных. Сигнал по входу 17 разрешает прохождение считанных из блока 1 памяти данных на группу 3 информационных выходов. Задним фронтом сигнала на входе 17 производится модификация содержимого счетчика 7 (добавляется единица) и счетчика 9 (вычитается единица). Чтение последующих информационных слов производится аналогично.Реверсивный счетчик 9 имеет разрядность, на единицу...
Формирователь адресных сигналов для буферной памяти
Номер патента: 1388944
Опубликовано: 15.04.1988
Авторы: Богданов, Лупиков
МПК: G06F 12/02, G11C 7/00, G11C 8/12 ...
Метки: адресных, буферной, памяти, сигналов, формирователь
...работы сигналом по установочному входу 24 счетчик 7 и триггер 8 модулей устанавливаются в нулевое состояНие, при этом на первом управляющем выходе 16 присутствует высокий уровень сиг Нала. Высокий уровень сигнала на управляюгцем вьходе 16 приводит к срабатываник формирователя 25 импульсов, выходной сигНал которого устанавливает в нулевое состояние счетчики 1 и 2 модулей. При поступлении запроса за текущим адресом записи, который поступает на пер. вый управляющий вход 5 первого модуля, а также на третий 14 и пятый 18 управляющие входы этого модуля и пятые управляю. щие входы 18 остальных модулей, к адрес. ным выходам 4 модулей подключаются через открытые по третьим входам элементы ИИЛИ 3 выходные сигналы счетчиков 1. Задним фронтом...
Устройство для имитации информационных каналов
Номер патента: 1386996
Опубликовано: 07.04.1988
Авторы: Белоус, Богданов, Лупиков, Маслеников
МПК: G06F 11/00
Метки: имитации, информационных, каналов
...ПСК. По переднему фронту каждого тактового импульса происходит сдвиг информации в регистре 3 и на его выходах появляется очередной псевдослучайный код, который поступает на информационные входы памяти 26 и через мультиплексор 10 на информационные входы счетчика 7, По заднему фронту тактового импульса формирователь 32 формирует импульс, который поступает на адресный вход мультиплексора 27 и вход записи памяти 26, Мультиплексор 27 подключает к адресным входам памяти 26 счетчик 28. По адресу, хранящемуся в счетчике 28, в память 26 записывается псевдослучайный код с выходов регистра 3. Импульс с выхода формирователя 32 проходитчерез элемент ИЛИ 35 на вход записи счетчика 7, в который через мультиплексор 10записывается код с выходов...
Многоканальный коммутатор
Номер патента: 1381565
Опубликовано: 15.03.1988
Авторы: Гриц, Лупиков, Олеринский, Шурчков
МПК: G08C 19/16
Метки: коммутатор, многоканальный
...1. Такт начинается с момента появления на выходе элемента И 10 первого тактового импульса в цикле. Тактовый импульс воздействует на вхол блока 2 памяти, в результате чего в последнем запускается циклограмма Чтение. Поскольку регистр 3 сдвига находится в состоянии 00, то результатом суммирования, а следовательно, и адресом памяти является состояние младших разрядов счетчика 1. По этому адресу из памяти считывается состояние соответствующего разряда маски каналов с высшей частотой опроса.Если это состояние 1, то адрес памяти (номер канала) транслируется через элемент И 6 (упранляемый по второму входу считаинойс выхода элемента ИЛИ 15), фиксируется и лешифруется дешифратором 7 Через время 1, сигналомподтверждается состояние 0...
Устройство для сопряжения источника и приемника информации
Номер патента: 1381530
Опубликовано: 15.03.1988
Автор: Лупиков
МПК: G06F 13/16
Метки: информации, источника, приемника, сопряжения
...положительному перепаду синхросигнала на выходе элемента НЕ 22, так же, как по окончании режима записи сброс триггера 21 производится по следующему положительному перепаду синхросигнала на шине 23.При одновременном поступлении сигналов по входам 1 О и 11 конфликтная ситуация разрешается различными моментами синхронизации триггеров 19 и 21, а также наличием блокирующих связей с инверсного выхода триггера 19(21) на вход установки в нулевое состояние триггера 21(19). При поступлении сигнала на вход 12 или 13 выходные сигналы узла 9 производят модификацию содержимого счетчиков 6 и 7 соответственно.Модификация содержимого счетчиков 6 и 7 производится по заднему фронту сигналов на их управляющих входах. Работа узла 9 аналогична работе...
Устройство для ввода информации
Номер патента: 1381522
Опубликовано: 15.03.1988
Автор: Лупиков
МПК: G06F 13/00
Метки: ввода, информации
...входам блока 1 памяти черезкоммутатор 6 подключаются выходы счетчика 9. Выходной сигнал формирователя 13 импульса опрашивает элемент И1, выходной сигнал которого производит запись в блок 1 памяти новых данных анализируемого датчика при отсутствии в них ошибки, зарегистрированной блоком 3 контроля.Следует отметить, что для нормальнойработы устройства сумма длительностей сигналов формирователей 12 и 13 импульЗо са должна быть меньше длительности синхросигнала по входу 5 устройства.Задним фронтом сигнала по входу 15производится модификация содержимого счетчиков 7, 8, 9, т. е. к их содержимому добавляется единица. С приходом З 5 следующего синхросигнала по входу 15производится анализ и при необходимости вывод данных очередного...
Устройство для сопряжения абонентов с эвм
Номер патента: 1376091
Опубликовано: 23.02.1988
Автор: Лупиков
МПК: G06F 13/00
Метки: абонентов, сопряжения, эвм
...счетчика 10, который установит через элемент ИЛИ 28 триггер 20 в нулевое состояние, что свидетельствует об окончании режима чтения. Сигнал с выхода триггера 11 поступает на вход управления коммутатора 9 и на выход 15 устройства, где своим уровнем.идентифицирует режим выдачи информа ции приемнику. Если в предыдущем цикле записитриггер 11 установлен в единичное состояние сигналом с выхода переполнения счетчика 10, что свидетельствует о том, что минимальным будет объем выходной информации при выдаче приемнику данных всех информационных каналов этого цикла опроса без их идентификаторов. В этом случае считывание данных производится из блока 1 памяти. Сигналы запроса с входа 14 через элементы И 23, ИЛИ 26 поступают на счетный вход счетчика 6...
Буферное запоминающее устройство
Номер патента: 1363308
Опубликовано: 30.12.1987
Авторы: Гриц, Зубцовский, Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...5 на длинуодного параметра. Блок 13 Формирует сигналы на всех выходах 12, - 12 так как на входе 70 элемента ИЛИ 62(Фиг, 5) присутствует единичный сигнал. Режим чтения выделенных упакованных параметров выполняется независимо от состояния триггера 16 при наличии единичного сигнала, соответствующего операции чтения для накопителей 1, на входе 18 и заявок начтение на входах 42, - 42 д. Сигнална входе 18 обеспечивает формирова"ние блоком 13 сигналов "Разрешениевыбора" на всех выходах 12- 12,так как на одном из входов элементаИЛИ 62 присутствует единичный сигналс входа 18, Управляющая частотнаяпоследовательность с входа 54 фиг.3поступает на вход счетчика 52, и кодс его выхода поступает на управляющие входы мультиплексоров 46 и 47,а через...
Устройство для ввода информации
Номер патента: 1363225
Опубликовано: 30.12.1987
Авторы: Богданов, Лупиков
МПК: G06F 11/16, G06F 13/00
Метки: ввода, информации
...уровне сигнала на входе 31 устройства на выходе элемента И 9 появляется сигнал, который проходит элемент ИЛИ 12, переписывает содержимое регистра 1 в регистр 3. Сигнал с выхода элемента ИЛИ 12 поступает на второй вход блока 13, где задерживается на время, необходимое для записи данных в регистр 3. Сигнал на втором выходе блока 13 свидетельствует о готовности данных на выходах 4 устройства. Одновременно с этим сигнал с выхода элемента ИЛИ 12 через открытый элемент И 37 поступает на вход прямого счета счетчика 35 и добавляет к его содержимому единицу. Сигнал на выходе блока 13 стробирует элементы И - НЕ 19 и 20. В зависимости от состояния триггера 21 на выходе элемента И - НЕ 19 и 20 появляется низкий уровень сигнала. Допустим, что...
Буферное запоминающее устройство
Номер патента: 1361633
Опубликовано: 23.12.1987
Авторы: Богданов, Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...состоянии триггера 26, При появлении 1 1361633Изобретение относится к вычислительной технике, может быть использовано в качестве буферного запоминающего устройства систем ввода информации многоканальных измерительных комплексов и является усовершенствованием устройства по авт. св.Р 1101889.Цель изобретения - расширение области применения устройства за счетвозможности приема информационногопотока с произвольными характеристиками.На чертеже приведена структурная 15схема устройства.Устройство содержит накопитель 1,информационные входы 2 и выходы 3,сумматоры 4 и 5, группы элементовИ-ИЛИ 6 и 7, счетчики 8 и 9, реверсивный счетчик 10, элементы И 11 и12, элементы НЕ 13 и 14, регистр 15,схему 16 сравнения, элемент ИЛИ 17,входы 18-20...
Буферное запоминающее устройство
Номер патента: 1361632
Опубликовано: 23.12.1987
Авторы: Богданов, Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...блока 1 памяти. Сигнал с выходаэлемента ИЛИ 31 задерживается наэлементе 37 задержки и бпрашиваетэлементы И 33 и 34.При правильном чтении данных навыходе блока 5 контроля присутствуетвысокий уровень сигнала, которыйчерез элемент ИЛИ 32 разрешает формирование на выходе элемента И 34импульса сопровождения считанных данных, присутствующих в этот моментна вьиодах 3 устройства. При чтенииданных с ошибкой на выходе блока 5контроля присутствует низкий уровеньсигнала. Повторно операция чтениявыполняется при условий, что триггер11 установлен в нулевой состояние, 1361632свидетельствующее о том, что при выполнении операции записи выполнялось дублирование записи данных по этому адресу в оба накопителя 24 и 25,При высоком уровне сигнала на инверсном...
Сигнатурный анализатор
Номер патента: 1357961
Опубликовано: 07.12.1987
Авторы: Богданов, Лупиков, Маслеников, Спиваков
МПК: G06F 11/16
Метки: анализатор, сигнатурный
...ИЛИ 15 на счетный вход счетчика 9 и на синхровход триггера 12.По перепаду из "1" в "0" этого сигнала содержимое счетчика 9, осуществляющего счет по модулю ш, увеличивается на единицу, а триггер 12 устанавливается в нулевое состояние. Навыходе элемента ИЛИ 16 формируетсясигнал логического "0", который обнуляет триггер 11, Сигнал логического"О" с выхода триггера 11 запрещаетпрохождение импульсов с выхода генератора 17 тактовых импульсов черезэлемент И 5, обнуляет регистр 4,триггер 1 О и принудительно удерживает их в этом состоянии, На этом завершается регистрация кода с информационных входов 19 в сигнатурном анализаторе,Таким образом, по первому коду Вна информационных входах 19 и импульсу сопровождения на синхровходе20 в сигнатурном...
Устройство для ввода информации
Номер патента: 1317446
Опубликовано: 15.06.1987
Авторы: Богданов, Лупиков, Спиваков
МПК: G06F 13/00
Метки: ввода, информации
...записиадреса блока 7 памяти и через эле 20 25 мент И 8 - на вход записи адреса блока 6 памяти, осуществляя запись адресной части сообщения в счетчики 27 адреса. В блоке 6 памяти происходит чтение информации по записному адресу. Если на выходе элемента 29 памяти блока 6 считывается единичный бит, то информационная посылка, хранящаяся в регистре 1, подлежит выделению. Выходной сигнал блока 6 памя 30 35 ти поступает на первый вход элементаИ 9, на третьем входе которого присутствует сигнал "1" с входа 19, а на второй вход приходит стробирующийимпульс с второго выхода блока 3,представляющий собой импульс с входа 19, задержанный на элементах 30 и32, В случае выделения информационной посылки на выходе элемента И 9формируется импульс,...
Буферное запоминающее устройство
Номер патента: 1316050
Опубликовано: 07.06.1987
Авторы: Богданов, Лупиков, Спиваков
МПК: G11C 19/00
Метки: буферное, запоминающее
...25 формируется сигнал,ф 55который через открытый элемент И 24увеличивает значение счетчика 4 адреса считывания на единицу, Еслиочередное считьваемое из блока 1 сло 050 4ко це подлежит выдаче, то ца кыхолесоотгетствующего селектора 7 сигналце формируется и по следующему сигналу на входе 23 процесс повторяетсядо тех пор, пока це будет считанослово, выделяемое соответствующим селектором 7. Затем процесс повторяется для следующего по приоритету входа блока 5,Запросы на считывание очередныхинформационных слов поступают асинхронно от приемников информации навходы 21 устройства. При неравномерном потоке запросов на считываниеицфорчациоцные слова могут быть подготовлены для выдачи всем приемцикамт.е. записаны во все регистры 2,...
Ассоциативное запоминающее устройство
Номер патента: 1316049
Опубликовано: 07.06.1987
Авторы: Богданов, Зубцовский, Лупиков, Спиваков
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...хранящимися в блоке 2. Считывание информации из блоков 1 и 2 производится синхронно по сигналам на входе 23, которые, проходя через элемент И 14, поступают на счетный вход счетчика 4 и через элемент ИЛИ 17 на счетный вход счетчика 3. Счетчики 3 и 4 модифицируют свое содержимое по заднему фронту сигнала на счетном входе. Считываемая информация из блоков 1 и 2 поступает на входы блока 6, выходной сигнал из которого поступает на элемент И 15, который стробируется сигналом с выхода элемента И 14, Если3 131609до момента считывания из блока 2 ко- та И второй вхой вход которого и второйда конца последовательности на выхо- вход первого элемента ШП 1 соединеныде элемента И 15 не появится сигнал, с вьходом третьего элемента И, входыт,е,...
Многоканальный коммутатор
Номер патента: 1305749
Опубликовано: 23.04.1987
Авторы: Борискин, Гриц, Лупиков, Олеринский
МПК: G08C 19/16
Метки: коммутатор, многоканальный
...обращения к памяти тактовый импульс появляется на выходе элемента 12 задержки, в результате срабатывает элемент И 11. Сигнал с выхода этого элемента действует на третий (сдвигающий) вход регистра 3 сдвига. Но поскольку состояние регистра 00, то после действия сдвигающего сигнала его состояние не меняется. Спустя время о появляется сигнал на выходе элемента3 1305 13 задержки, в результате действия которого первый (младший) разряд регистра 3 сдвига принимает состояние " 1". В соответствии с новым состоянием 001 сдвигающего регистра через соответствующий элемент И 4 транслируется состояние первого (младшего) из старших разрядов счетчика 1 на соответствующий вход сумматора 5, Поскольку первым слагаемым стало число 10 ООЬ, аа где а,а, -...
Многоканальное устройство ввода информации
Номер патента: 1305691
Опубликовано: 23.04.1987
Автор: Лупиков
МПК: G06F 13/00
Метки: ввода, информации, многоканальное
...если при анализе логическихусловий ввода для данного информационного канала используется операциялогического сложения, иноль ,еслипри анализе логических условий вводаиспользуется операция логического умножения.Начальная загрузка блока 6 выполняется следующим образом.На входы 7, 18 и 22 в сопровождении сигнала на входе 8 поступают кодыадресов блока 28 и коды управляющихслов, записываемых по этим адресам.Коды адресов и управляющих слов чередуются между собой, таким образом,что первый и все последующие нечетные посылки на входах 7, 18 и 22 являются кодами адресов, а второй и всепоследующие четные посылки являютсякодами управляющих слов. Первый и все 20последующие нечетные импульсы, поступающие на входу 8, проходя через открытый элемент...
Устройство для сопряжения источника и приемника информации
Номер патента: 1298757
Опубликовано: 23.03.1987
Авторы: Богданов, Лупиков, Маслеников, Спиваков
МПК: G06F 13/00
Метки: информации, источника, приемника, сопряжения
...схема блока памяти.Устройство (фиг, 1) содержит блок1 памяти, счетчик 2 адреса записи, 15счетчик 3 адреса считывания, счетчик 4 объема, дешифратор 5, селектор 6 приоритетного сообщения, третий, первый и второй элементы И 7-9,элемент ИЛИ 10, элемент НЕ 11, входы 12 и 13 сигналов запроса данныхи сопровождения данных, выходы 14 и15 сигналов "Пуст" и "Полон", выходы 16 и 17 сигналов сопровожденияданных и информации, информационный вход 18 устройства,Блок 1 памяти.(фиг. 2) состоит изнакопителя 19, мультиплексора 20элементов 21 и 22 задержки, второгои первого формирователей 23 и 24 им- ЗОпульса, блока 25 элементов И.Селектор 6 используется для опознания приоритетной информации, требующей первоочередной выдачи, В качестве селектора может...
Буферное запоминающее устройство
Номер патента: 1295451
Опубликовано: 07.03.1987
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...относительно сигнала на выходе 36 блока 11 синхронизации.Сигнал на выходе 34 блока 11 синхронизации является сигналом сопровождения информации, в данном случае01111011,.присутствующей на информационных выходах 4 устройства, Таким образом приемнику выдается первое слово данных. Единичный уровеньсигнала триггера 16 и условие К 3=1(высокий уровень сигнала на входе 32блока 11 синхронизации) приводят ксрабатыванию элемента И-ИЛИ-НЕ 21,выходной сигнал которого устанавливает триггер 15, а затем и триггер16 в нулевое состояние. При этомна выходе элемента И 22 появляетсявысокий уровень сигнала, так какусловие К=1 (высокий уровень сигнала на входе 30 блока 11 синхронизации), по которому формирователь 20формирует сигнал, поступающий...
Устройство для ввода информации
Номер патента: 1290337
Опубликовано: 15.02.1987
Авторы: Белоус, Богданов, Лупиков, Маслеников, Спиваков
МПК: G06F 13/00
Метки: ввода, информации
...операции блока 15, т,е. на выходе элемента И 33,формирователь 37 блока формирует сигнал низкого уровня, который проходитэлемент И 36 и записывает единичный бит данных в элемент 38 памяти поадресу, хранящемуся на счетчике 35 адреса блока 5. Обработка последующих информационных посылок устройством в этом режиме производится аналогично, Таким образом, в конце режима измерения в элементе 38 памяти блока 5 записываются единичные биты по адресам, однозначно соответствующим адресным частям информационных посылок, которые были выбраны на обработку в режиме измерения.Рассмотрим работу устройства э режиме поступления на вход устройства калибровочных сигналов. В этом режиме на входе 31 устройства присутствует низкий уровень сигнала, а на входе 30...
Буферное запоминающее устройство
Номер патента: 1288757
Опубликовано: 07.02.1987
Авторы: Богданов, Лупиков, Спиваков
МПК: G11C 19/00
Метки: буферное, запоминающее
...И 6, Сигнал с первого выхода блока 12 приоритетов задерживается элементом 13 задержки и поступает на вход Формирователя 11 импульсов, который по переднему фРонту задер жанного сигнала формирует стробирующий импульс, подаваемый на другие входы элементов И 6. На выходах элементов И 6, на одних входах которых 5.7 4присутствует сигнал логической " 1", формируются импульсы, которые увеличивают по своему заднему фронту со-. держимое соответствующих счетчиков 7 слов и поступают на входы элемента ИЛИ 8. Сигнал с выхода элемента ИЛИ 8 осуществляет запись информационного слова в накопитель 1 и по заднему фронту модифицирует счетчик 16 адресов записи.При поступлении на вход устройства следующих информационных слов процесс повторяется. Таким...
Буферное запоминающее устройство
Номер патента: 1287237
Опубликовано: 30.01.1987
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...на элемен те 38 задержки, поступает на входы элементов И 47 и 48, на которых проверяется выполнение условия окончания передачи блока данных. Счет передан- ных данных в блоке осуществляется 50 счетчиком 14, которыйизменяет свое состояние по заднему фронту сигнала на выходе элемента ИЛИ 33. Дешифратор 11 выделяет соответствующие состояния счетчика 14, которые срав ниваются с заданными на второй группе выходов регистра 9. Сравнение производится на элементе И-ИЛИ 16. В случае передачи требуемого объема вблоке данных на выходе элементаИ-ИЛИ 16 присутствует высокий уровень сигнала. В противном случае высокий уровень сигнала на выходе элемента НЕ 43 разрешит прохождение сигнала с элемента 38 задержки черезэлемент И 48 на вход элемента ИЛИ 33и...
Буферное запоминающее устройство
Номер патента: 1287236
Опубликовано: 30.01.1987
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...накопителя 37 формируется сигнал "Буфер заполнен", который поступает на выход 20 устройства.При поступлении запроса на чтение данных по входу 17 устройства он проходит элемент ИЛИ 9 и устанавливает в единичное состояние триггер 42 блока 6 приоритета. По положительному фронту сигнала на втором выходе генератора 40 тактовых импульсов устанавливается в единичное состояние триггер 44 блока 6 приоритета, выходной сигнал которого поступает на вход блока 4 Формирования адреса и вход блока 11 синхронизации. В это время к адресным входам накопителя 37 через коммутатор 24 подключены выходы счетчика 26 20 25 30 35 40 45 50 55 адреса чтения и производится чтениеданных из накопителя 37. Считанныеиз накопителя 37 данные поступаютчерез...
Буферное запоминающее устройство
Номер патента: 1283850
Опубликовано: 15.01.1987
Авторы: Богданов, Лупиков, Спиваков
МПК: G11C 19/00, G11C 7/00
Метки: буферное, запоминающее
...установки триггеры 22 и 23 и счетчик 26 устанавливается через элемент ИЛИ 21 в нулевое состояние. Первый же запрос на запись по входу 7 управления устройства через открытый элемент И 25 установит триггер 22 в единичное состояние, тем самым разрешается прохождение через элемент И 24 на счетчик 26 импульссв с генератора 28, Иа дешнфраторе 27 выделяется состояние счетчика 26, определяющее допустимую задержку информации в блоке 1 памяти. Выходной сигнал дешифратора 27 устанавливает в единич12838 20 25 30 35 3ное состояние триггер 23, сигнал с прямого выхода которого поступит на дополнительный вход элемента ИЛИ 11 и на первом выходе 15 управления устройства сформируется запрос за чтением информации. Если же до момента появления сигнала...