Формирователь адресных сигналов для буферной памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК 119) (11) 889 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИ САНИЕ ИЗО Н К АВТОРСК в качестве формировател ного запоминающего уст ледовательной адресации Целью изобретения является ласти применения формирова сигналов. Устройство содерж 2, 7, элементы И - ИЛИ 3, элемент 12, коммутатор 1 инверторы 10,1, элемент ИЛ ватель 25 импульсов. Обл ния формирователя расшир увеличения информационной памяти. 1 ил. 717976/24-24(54) ФОРМИРОВАТЕЛНАЛОВ ДЛЯ БУФЕРН(57) Изобретение отноной технике и может 00 ЯР(61) 1244 (21) 4126 (22) 01.10 (46) 15.04 (72) В. С (53) 681.3 (56) Авто124471 СВИДЕТЕЛЬСТВ льство СССР 7/00, 984. Ь АДРЕСНЫХ СИГОЙ ПАМЯТИсится к вычислитель- быть использовано(511 4 б 11 С 7 00 адреса буферства для посячеек памяти. расширение обтеля адресных ит счетчики 1,согласующий 3, триггер 8, И 9, формироасть применеяется за счетемкости поля1388944 Формула изобретения 45 50 Составитель Ю. СьчевРедактор Лг 1 ежнина Техред И. Верес Корректор М. ДемчикЗаказ 1525/54 Тираж 590 ПодписноеВНИИПИ Государственного комитета СССР по ледам изобретений и открыл ий113035, Москва, Ж З 5, Раугнская наб., д, 415Производственно-полиграфическое прелпрпятие, г. Ужгород, ул. Проектная, 4 Изобретение относится к вычислительной технике и может быть использовано в ка.естве формирователя адреса буферного заоминающего устройства для последовательной адресации ячеек памяти.Цель изобретения - ра,сширение области применения формирователя адресных сигна. лов за счет организации модульного прин. ципа формирования адресов обращения.На чертеже представлена структурная схема формирователя адресных сигналов.Формирователь адресных сигналов содержит первый 1 и второй 2 счетчики, элементы И - ИЛИ 3, адресные выходы 4, первый 5 и второй 6 управляющие входы, третий счетчик 7, триггер 8, зле.ент ИЛИ 9, первый О и второй 11 инверторы с открытым коллекторным выходом, согласующий элемент 12, коммутатор 13, третий 14 и четвертый 15 управляющие входы, первый 16 и второй 17 управляющие выходы, пятый 18 и шестой 19 управляющие входы, третий 20, четвертый 21, пятый 22 и шестой 23 управляющие выходы, устано вочный вход 24 и формирователь 25 им. пульсов.Коммутатор 13 может быть выполнен в виде кроссировочного поля или переключателя 26 и элемента 27 НЕ.Формирователь адресных сигналов работает следующим образом.Перед началом работы сигналом по установочному входу 24 счетчик 7 и триггер 8 модулей устанавливаются в нулевое состояНие, при этом на первом управляющем выходе 16 присутствует высокий уровень сиг Нала. Высокий уровень сигнала на управляюгцем вьходе 16 приводит к срабатываник формирователя 25 импульсов, выходной сигНал которого устанавливает в нулевое состояние счетчики 1 и 2 модулей. При поступлении запроса за текущим адресом записи, который поступает на пер. вый управляющий вход 5 первого модуля, а также на третий 14 и пятый 18 управляющие входы этого модуля и пятые управляю. щие входы 18 остальных модулей, к адрес. ным выходам 4 модулей подключаются через открытые по третьим входам элементы ИИЛИ 3 выходные сигналы счетчиков 1. Задним фронтом сигнала на первом управляк)- щем входе 5 первого модуля производится модификация содержимого счетчикови 7 (добавляется единица). Формирование последующих адресов записи для буферной памяти осуществляется аналогично.При поступлении запроса за текущим адресом чтения, который поступает на вто 10 15 20 25 30 35 рой управляющий вход 6 первого модуля, а также на четвертый 15 и шестой 19 управляющие входы этого модуля и шестые управляющие входы 19 остальных модулей, к адресным выходам 4 модулей подключаются через открытые по четвертым входам элементы И - ИЛИ 3 выходные сигналы счетчиков 2. Задним фронтом сигнала на втором управляющем входе 6 первого модуля производится модификация содержимого счетчика 2 (добавляется единица) и счетчика 7 (вычитается единица). Формирование последующих адресов чтения для буферной памяти осуществляется аналогично, Триггеры 8 устанавливаются в единичное состояние сигналами переполнения соответствующих счетчиков 7 и сбрасываются в нулевое состояние сигналами, приходящими на вычитающие входы этих счетчиков.Каждый раз при появлении высокого уровня сигнала на управляющем выходе 16 Буфер пуст срабатывает формирователь 25 импульсов, выходной сигнал которого устанавливает в нулевое состояние счетчики 1 и 2. При использовании буферной памяти для ввода данных от информационных каналов в процессор обработки требуемая емкость буферной памяти изменяется от одного сеанса обработки к другому, так как она определяется количеством обрабатываемых информационных каналов и сложностью алгоритмов их обработки, которые в общем случае различны.Исиользова н ие предлагаемого формирователя адресных сигналов йозволяет отводить для буферной памяти каждый раз оптимальный размер из общего поля памяти, что обеспечивает эффективное использование информационной емкости поля памяти системы обработки. Формирователь адресных сигналов для буферной памяти по авт. св. о 1244717, отличающийся тем, что, с целью расширения области применения формирователя за счет организации модульного принципа формирования адресов обращения, в него введен формирователь импульсов, вход которого соединен с выходом первого инвертора с открытым коллекторным выходом, а выход формирователя импульсов подключен к установочным входам первого и второго счетчиков, причем установочные входы третьего счетчика и триггера соединены с установочным входом устройства.
СмотретьЗаявка
4126976, 01.10.1986
ПРЕДПРИЯТИЕ ПЯ А-3756
ЛУПИКОВ ВИКТОР СЕМЕНОВИЧ, БОГДАНОВ ВЯЧЕСЛАВ ВСЕВОЛОДОВИЧ
МПК / Метки
МПК: G06F 12/02, G11C 7/00, G11C 8/12
Метки: адресных, буферной, памяти, сигналов, формирователь
Опубликовано: 15.04.1988
Код ссылки
<a href="https://patents.su/2-1388944-formirovatel-adresnykh-signalov-dlya-bufernojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Формирователь адресных сигналов для буферной памяти</a>
Предыдущий патент: Механизм для осадки кодовых проводов
Следующий патент: Устройство для управления регенерацией информации в динамической памяти
Случайный патент: Широкоугольный ортоскопический объектив