Буферное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИРЕСПУБЛИН с.51) 4 С 11 С 19/ ССРРЫТИЙ САНИЕ ИЗОБРЕТ 47.Богданов ельство СССР 19/00, 1983 4 БУФЕРНОЕ ЗАП АЮЩЕЕ УСТРОЙСТВО ме чисзапоа итель ия ене СУДАРСТВЕННЫЙ НОМИТ О ДЕЛАМ ИЗОБРЕТЕНИЙ И АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(57) Изобретение относится к в ,лительной технике и может быть пользовано в качестве буферног минающего устройства систем вв информации многоканальных изме ных комплексов. Целью изобрете является расширение области пр ния устроиства за счет возможности приема информационного потока с произвольными характеристиками. Буферное запоминающее устройство содержит накопитель 1, информационные входы 2 и выходы 3, сумматоры 4 и 5, группы элементов И-ИЛИ 6 и 7, счетчики 8 и 9, реверсивный счетчик 10, элементы И 11 и 12 элементы НЕ 13 и 14 регистр 15, схему 16 сравнения, элент ИЛИ 17, входы 18-20 управления, вход 2 1 установки, входы 22 и 23 управления, выходы 24 и 25 признаков "Буфер свободен", "Буфер заполнен", При использовании изобретения не накладываются ограничения на характеристики входного потока данных систем обработки информации. 1 ил.триггера 26 на выходы элементов И-ИЛИ 7 подключаются сигналы с выходов регистра 15. В накопитель 1 по адресу, сформированному на выходе сумматора 4, осуществляется запись информации с входных шин 2 числа с приходом сигнала по входу 18. По окончании записи сигналом на входе 22 добавляется единица к содержимому счетчикбв 8 и 10.При выполнении операции чтения информации из накопителя 1 на входе 19 устанавливается высокий уровень сигнала, который, воздействуя на вторые входы элементов И-ИЛИ 6, подключает к первым входам сумматора 4 разрядные выходы счетчика 9. Текущий адрес чтения формируется на выходах сумматора 4 как сумма содержимого счетчика 9 и содержимого регистра 15. Производится чтение на шины 3 информации из накопителя 1 по адресу, сформированному на выходах сумматора 4, По окончании чтения сигналом на входе 20 добавляется единица к содержимому счетчика 9 и вычитывается единица из содержимого счетчика 10. Триггер 26 устанавливается в единичное состояние сигналом на выходе переполнения первого счетчика 8 каждый раз после записи в наколиКтель 1 2 Ь-разрядность счетчиков 8 и 9) слов, Разрядность счетчика 10 равна 1+1, Сигналом на выходе переполнения счетчика,9, т,е. каждыйкраз после чтения 2 слов из накопителя 1, триггер 26 устанавливается в нулевое состояние. Одновременно с этим осуществляется запись в регистр 15 выходных сигналов сумматора 5, В регистр 15 записывается сумма предыдущего содержимого регистра 15 и кода на входах 23.Высокие уровни сигналов на выходах 24 и 25 свидетельствуют о наличии состояний "Буфер свободен" и "Буфер заполнен соответственно. Сигнал "Буфер свободен" формируется на выходе элемента И 12, на входы которо-, го подаются сигналы с инверсных разрядных выходов счетчика 10. Сигнал "Буфер заполнен" формируется на выходе элемента ИЛИ 17 в каждом из двух случаев: высокий уровень сигнала на прямом выходе старшего разряда счетчика 10, содержимое счетчика 9 меньшекода на входе 23 при единичном состоянии триггера 26, При появлении 1 1361633Изобретение относится к вычислительной технике, может быть использовано в качестве буферного запоминающего устройства систем ввода информации многоканальных измерительных комплексов и является усовершенствованием устройства по авт. св.Р 1101889.Цель изобретения - расширение области применения устройства за счетвозможности приема информационногопотока с произвольными характеристиками.На чертеже приведена структурная 15схема устройства.Устройство содержит накопитель 1,информационные входы 2 и выходы 3,сумматоры 4 и 5, группы элементовИ-ИЛИ 6 и 7, счетчики 8 и 9, реверсивный счетчик 10, элементы И 11 и12, элементы НЕ 13 и 14, регистр 15,схему 16 сравнения, элемент ИЛИ 17,входы 18-20 управления, вход 21 установки, входы 22 и 23 управления, 25выходы 24 и 25 признаков "Буфер свободен" и "Буфер заполнен"и триггер 26.Устройство работает следующим образом,Перед началом работы счетчики 8- ЗО10, триггер 26 и регистр 15 устанавливаются в нулевое состояние сигналом на входе 21.При выполнении операции записиинформации в накопитель 1 на входе19 устанавливается низкий уровеньсигнала, который, воздействуя черезэлемент НЕ 13 на первые входы элементов И-ИЛИ 6, подключает к первымвходам сумматора 4 выходы счетчика 8, 40Текущий адрес записи формируется навыходах сумматора 4 как сумма содержимого счетчика 8 и кода на выходахэлементов И-ИЛИ 7, который, в своюочередь, определяется уровнем сигнала на входе 19 и состоянием триггера26, К вторым входам первого сумматора 4 подключаются через элементыИ-ИПИ 7 выходы второго сумматора 5при выполнении операции записи и при 50единичном состоянии триггера 26. Приэтом высокий уровень сигнала на выходе триггера 26 и на выходе элемента НЕ 13 через открытый элемент И 11обеспечивает подключение на выходыэлементов И-ИЛИ 7 сигналов с выходовсумматора 5.При выполнении операции чтенияили записи, но при нулевом состоянииСоставитель В.ФокинаТехред М.Дидык Корректор С,Черни Редактор В.Петраш Заказ 6297/52 Тираж 588 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д. 4(5 Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная,4 3 13616 сигнала "Буфер заполнен" запрещается обращение к устройству с операцией записи. При появлении сигнала "Буфер свободен" запрещается обращение к устройству с операцией чтения.Технико-экономические преимущества предлагаемого буферного запоминающего устройства заключаются в том, что при его использовании не накла О дываются ограничения на характеристики входного потока данных систем обработки информации, что позволяет расширить область применения устройства. Формула изобретения Буферное запоминающееустройство по авт, св. 9 1101889, о т л и ч а - ю щ е е с я тем, что, с целью расширения области применения устройства за счет возможности приема информационного потока с произвоьными характеристиками, в него введены ревер 334сивный счетчик, схема сравнения, второй элемент И и элемент ИЛИ, выход которого является выходом признака сигнала "Буфер заполнен" устройства, входы элемента ИЛИ подключены к выходу старшего разряда реверсивного счетчика и выходу схемы сравнения соответственно, разрядные выходы второго счетчика соединены с информационными входами первой группы схемы сравнения, информационные входы второй группы которой подключены к шестому управляющему входу устройства, управляющий вход схемы сравнения соединен с выходом триггера, установочный вход, вход прямого счета и вход обратного счета реверсивного счетчика подключены к пятому, третьему и четвертому управляющим входам устройства соответственно, разрядные выходы реверсивного счетчика подключены к входам элемента И, выход которого является выходом сигнала признака "Буфер свободен" устройства.
СмотретьЗаявка
4102422, 31.07.1986
ПРЕДПРИЯТИЕ ПЯ А-3756
ЛУПИКОВ ВИКТОР СЕМЕНОВИЧ, БОГДАНОВ ВЯЧЕСЛАВ ВСЕВОЛОДОВИЧ
МПК / Метки
МПК: G11C 19/00
Метки: буферное, запоминающее
Опубликовано: 23.12.1987
Код ссылки
<a href="https://patents.su/3-1361633-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>
Предыдущий патент: Буферное запоминающее устройство
Следующий патент: Оптоэлектронный двумерный регистр сдвига
Случайный патент: Грунтозаборное устройство землесосного снаряда