Устройство формирования блочного балансного троичного кода

Номер патента: 1285602

Авторы: Жаворонков, Пономаренко

ZIP архив

Текст

(51)4 Н 03 М 5 18 с 6 1 л ОПИСАНИЕ ИЗОБРЕТЕН ПЬСТВУ двтоРСноЬВ Сви ледовательного кода о сигна Бюл,онков Пономарен(088,8)икобритани1977,идетельствН 04 1 3/О Р 1481008,СССР 198 Я БЛОЧНОцАк электпов ышелочного Устр-во двоичноГОСУДАРСТВЕННЫЙ КОМИТЕТ ССПО ДЕЛАМ ИЭОБРЕТЕНИЙ И ОТКРЫ( 54 ) УСТРОЙСТВО ФОРМИРОВАН ГО БАЛАНСНОГО ТРОИЧНОГО К (57) Изобретение относитс росвязи, Цель изобретения ние точности формирования балансного троичного кода содержит преобразователь в сигнал параллельного кода, преобразователь 2 параллельного двоичного сигнала в троичный сигнал, преобразователь 3 сигнала параллельного троичного кода в сигнал последонательного кода и блок 4 балансировки сигнала троичнаго кода, состоящий из формирователя 13 сигналацифровой суммы и регистра 14 хранения сигнала цифровой суммы, Работаустр-ва рассматривается на примерекода ГОГОТ, В этом коде четырехбитным бинарным блокам ставятся в соответствие блоки из трех троичныхимпульсов, принимающих значения нулевые, положительной и отрицательной полярностей (чО", +, "-" ).1285602 Таблица 1 Троичные блоки при значениях цифровых суммБинарныйблок-+О Вид троичного блока может менятьсяв зависимости от значения текущейцифровой суммы в конце блока, которая в коде РОМОТ принимает четырезначения, В табл 1 приведен транслятор .бинарных блоков в троичныеблоки, В табл, 2 приведена полностью программа формирования значеИзобретение относится к области электросвязи и может использоваться в цифровых системах передачис сигналами блочного балансноготроичного кода.Цель изобретения - повьпцение точнооти формирования блочного балансного троичного кода.. На фиг. 1 представлена структурная электрическая схема устройстваФормирования блочного балансноготроичного кода; на Фиг. 2 и 3 - временные диаграммы сигналов,поясняющие работу устройства,Устройство Формирования блочногобалансного троичного кода содержитпреобразователь 1 двоичного сигналапоследовательного кода в сигнал параллельного кода, преобразователь 2параллельного двоичного сигнала втроичный сигнал, преобразователь 3сигнала параллельного троичного кода в сигнал последовательного кода,блок 4 балансировки сигнала троичного кода.Преобразователь 1 двоичного сиг 1нала последовательного кода в сигналпараллельного кода содержит последовательный регистр 5 сдвига и параллельный регистр 6,Преобразователь 3 сигнала параллельного троичного кода в сигнал поний текущей цифровой суммы Формирователем 13 для кода РОМОТ. Втабл, 3 представлены значения сигналов на входах и выходах преобразователя 2 и формирователя 13при реализации в виде постоянных запоминающих блоковдля некоторыхзначений бинарного блока. 3 ил., 3 табл. следовательного кода содержит параллельный регистр 7, двухканальныймультиплексор 8, формирователь 9 импульсов положительной полярности, 5 формирователь 1 О импульсов отрицательной полярности, умножитель 11частоты, Формирователь 12 сдвинутыхпоследовательностей импульсов.Блок 4 балансировки сигнала троичного кода содержит формирователь13 сигнала цифровой суммы и регистр14 хранения сигнала цифровой суммы,Устройство формирования блочногобалансного троичного кода работаетследующим образом.Работу устройства формированияблочного балансного троичного кодарассмотрим на примере кода ГОМОТ,являющегося разновидностью блочногобалансного троичного кода 4 В/ЗТ, Вэтом коде четырехбитным бинарным блокам ставятся в соответствие блокииз трех троичных импульсов, принимающих значения нулевые, положительной и отрицательной полярностей("0", "+", "-"). Вид троичного блока может меняться в зависимости отзначения текущей цифровой суммы вконце блока, которая в коде РОМОТ 30 принимает четыре значения.Транслятор бинарных блоков в троичные блоки приведен в табл. 1,,Продолжение табл. Троичные блоки при значениях цифровых сумм Бинарныйблок2 3 4 1+-+ +-+ +-+ О . О 0 -1011 0 -00+ - 0 00+ 1100 О+О+О+1101 О+0-+ 0-+ 0-+ 0-+ 1110 00- 00 Входной бинарный сигнал и последовательность тактовых импульсов частотой Р (фиг. 2 а, Б) поступают 40 соответственно на инФормационный и первый тактовый входы преобразователя 1, выполненного в виде последовательно соединенных последовательного регистра 5 и параллельного регистра 6 (фиг, 1), на тактовый вход которого поступает последовательность тактовых импульсов частотой Р /4 (фиг, 2 ), С выхода преобразователя 1 четырехразрядные бинарные блоки счастотой следования У /4 (фиг. 2) поступают на информацйонние входы преобразователя 2, выполненного в виде постоянного запоминающего блока, и блока 4 балансировки, состоящего из последовательно соединенных формирователя 13 сигнала цифровойсуммы и регистра 14 хранения сигнала цифровой суммы, Сигнал на выходах параллельного регистра 6 представлен, на фиг. 2 г.Преобразователь 2 вырабатывает на своих выходах параллельные троичные блоки (фиг. 2 е) в зависимости от информации на информационных и суммирующих входах преобразователя 2 по программе, приведенной в табл. 1. Параллельные троичные блоки преобразуются с частотой Р /4 в последовательный троичный код преобразователем 3, на тактовый вход которого поступает последовательность тактовых импульсов частотой Р /4 (фиг.2 в,За),В преобразователе 3 сигналы с выходов четных и нечетных разрядов параллельного регистра 7 (Фиг. ЗБ) поступают на соответствующие входи двухканального мультиплексора 8, выходные сигналы которого (фиг.3, Зе) следуют на входи формирователей 9 и 10 импульсов положительной иотрицательной полярностей, Последовательность тактовых импульсов частотой Р /4 после умножения на три в умножителе 11 частоты (фиг, Зв) поступает на вход формирователя 12, вырабатывающего две сдвинутые последовательности импульсов (фиг. 32), подаваемые на управляющие входы двухканального мультиплексора 8.В блоке 4 балансировки, выполненном в виде последовательно соединенных формирователя 13 сигнала цифровой суммы (постоянного запоминающего блока) и регистра 14 хранения сигнала цифровой суммы, содержатся значения текущей цифровой суммы в зависимости от вида передаваемого в канал связи (на выход устройства формирования блочного балансного троичного кода) троичного блока и циФровой суммы, при которой он формируется. Так, если на вход блока 4 балансировки поступает бинарный блок 1000 при значении цифровой суммы 3, то преобразователь 2 в соответствии с табл. 1 выдает троичный блок вида "- - 0. При этом блок 4 балансировки (формирователь 13 сигнала цифровой суммы) вырабатывает новое значение цифровой суммы, равное 1, сигнал которой является исходным для кодирования следующего троичного блока текущей цифровой суммы.11 оное значение. цифровой суммы переписывается с Формирователя 13 сигнала цифровой суммы в регистр 14 хранения сигнала цифровой суммы после занесения сформированного троичного блока в преобразователь 3.Полностью программа формирования значений текущей цифровой суммы формирователем 13 сигнала цифровой суммы для кода Е"ОИОТ приведена в табл, 2.Таблица 2 Бинарныйблок о о0110 0111 1000 1001 1010 25 1011 1100 4 4 1101 В табл. 3 представлены значениясигналов на входах (АО, А 1, А 2, АЗ,А 4, А 5) и выходах (ЦО, Ц 1, Р 2, РЗ,Ц 4, Я 5) преобразователя 2 и значениясигналов на входах (АО, А 1, А 2, АЗ, 40 А 4, А 5) и выходах (ЦО, Ц 1) формирователя 13 сигнала цифровой суммыпри их реализации в виде постоянныхзапоминающих блоков для некоторыхзначений бинарного блока. 0000 0001, 100011 0100 Значения цифровой суммы 1 2 3 4На объединенных выходах Формирователей 9 и 10 импульсов положительной и,отрицательной полярностей Формируется выходной сигнал (Фиг.Змс) устройства формирования блочного балансного троичного кода.Формула и зоб ретения 1Устройство формирования блочного 10 балансного троичного кода, содержащее последовательно соединенные преобразователь двоичного сигнала последовательного кода в сигнал параллельного кода и преобразователь 5 параллельного двоичного сигнала и троичный сигнал, а также преобразователь сигнала параллельного троичного кода в сигнал последовательного кода и блок балансировки сигнала тро ичного кода, причем вход преобразователя двоичного сигнала последовательного кода в сигнал параллельного кода и выход преобразователя сигнала паращельного троичного кода в 25 сигнал последовательного кода являются соответственно информационным входом и выходом устройства, а первый тактовый вход преобразователя двоичного сигнала последовательно го кода в сигнал параллельного кода и второй тактовый вход преобразователя двоичного сигнала последовательного кода в сигнал параллельного кода, объединенный с тактовым входом преобразователя сигнала параллельного троичного кода в сигнал последовательного кода, являются соответственно первым и вторым тактовыми входами устройства, о т л и ч а ю -щ е е с я тем, что, с целью повышения точности формирования блочного балансного троичного кода, выходы преобразователя двоичного сигналапоследовательного кода в сигнал параллельного кода подсоединены к соответствующим информационным входам блока балансировки сигнала троичного кода, выходы которого подсоединены к суммирующим входам преобразователя параллельного двоичного сигнала в троичный сигнал, входыпреобразователя сигнала параллельного троичного кода в сигнал последовательного кода подключены к соответствующим выходам преобразователя параллельного двоичного сигнала в троичный сигнал, а тактовыйвход блока балансировки сигнала троичного кода подключен к тактовомувходу преобразователя сигнала.параллельного троичного кода в сигналпоследовательного кода, причем блокбалансировки сигнала троичного кодасодержит последовательно соединенные формирователь сигнала цифровойсуммы и регистр хранения сигналацифровой суммы, выходы которого под"соединены к соответствующим входамформирователя сигнала цифровой суммы, при этом дополнительные входыФормирователя сигнала цифровой суммы и тактовый вход регистра хранения сигнала цифровой суммы являютсясоответственно информационными итактовым входами блока балансировкисигнала троичного кода, а выходырегистра хранения сигнала цифровойсуммы являются выходами блока балан-,сировки сигнала троичного кода.1285602Р Р Ф Т Ф 7 Ф У Составитель В.ОрлоТехред Л.Олейник Корректор М.Максимишине Редактор и Тираж 8 ВНИИПИ Госуда по делам изо 3035, Москва, Заказ 7535/5 е твенного к етении и от 35, Раущска 4/5 аб Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4 01 аг И Н Подпистета СССРытий

Смотреть

Заявка

3880702, 04.04.1985

ПРЕДПРИЯТИЕ ПЯ В-2735

ЖАВОРОНКОВ ВЛАДИМИР АРТЕМЬЕВИЧ, ПОНОМАРЕНКО АЛЕКСАНДР ВАСИЛЬЕВИЧ

МПК / Метки

МПК: H03M 5/18

Метки: балансного, блочного, кода, троичного, формирования

Опубликовано: 23.01.1987

Код ссылки

<a href="https://patents.su/7-1285602-ustrojjstvo-formirovaniya-blochnogo-balansnogo-troichnogo-koda.html" target="_blank" rel="follow" title="База патентов СССР">Устройство формирования блочного балансного троичного кода</a>

Похожие патенты