Устройство для управления регенерацией информации в динамической памяти

Номер патента: 1152034

Авторы: Едигарян, Минасянц

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИРЕСПУБЛИК 39) ( 1) 20 11 С 7/00 ОПИСАНИЕ ИЭОБРЕТЕНИ ДВТОРСН СВИДЕТЕЛЬСТ ю ОСУДАРСТВЕННЫЙ КОМИТЕТ СС(56) 1, Андреев В,П., Баранов В.В., Бекин Н.В. и др. Полупроводниковые запоминающие устройства и их применение. Под ред. А.Ю, Гордонова, М., "Радио и связь", 1981, с. 124-127.2. Шацкий М.В. Анализ методов уменьшения потерь времени на регенерацию в ОЗУ на динамических БИС - "Вопросы радиоэлектроники", сер. ЭВТ, вып, 3, с. 78, рис, 1 (прототип). (54)(57) 1. УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ РЕГЕНЕРАЦИЕЙ ИНФОРМАЦИИ В ДИНАК 1 ЧЕСКОЙ ПАЖИТИ, содержащее блок синхронизации, первый, второй входы и первый второй и третий выходы которого являются соответственно входами и выходами управления устройства, а четвертыи выход подключен к входу выборки мультиплексора, выходы которого являются адресными выходами устройства, одни входы мультиплексора соединены с одними входами блока сравнения и выходами счетчика адреса регенерации, а другие входы подключены к другим входам блока сравнения и являются адресными входами устройства, о тл и ч а ю щ е е с я тем, что, с цель повышения быстродействия устройства, в него введены элемент И и элемент И-НЕ, причем первый прямой вход элемента И-НЕ соединен с выходом блока сравнения, второй инверсный вход - с третьим выходом блока синхронизацииЯ а выход подключен к третьему входу блока синхронизации и первому входу элемента И, второй вход которого соединен с пятым выходом блока синхронизации, а выход - с входом счетчика адреса регенерации.1152 3 ц чика,35 2, Устройство по п, 1, о т л ич а ю щ е е с я тем, что блок синхронизации содержит счетчик, выход которого соединен с первыми инверсными входами блока анализа приоритета и элемента ИЛ 1-НЕ соответственно и является пятым выходом блока синхронизации, второй вход блока анализа приоритета подключен к выходу триггера обращения, а первый и второй выходы - к входам Формирователя синхросигналов, первый, второй и третий выходы которого являются выходами блока синхронизации, четвертый 1Изобретение относится к автоматике и вычислительной технике и можетбыть использовано в запоминающихустройствах на динамических элементахпамяти.5Известны устройства управлениястрочной регенерацией, содержащиегенератор регенерации, счетчик адресов регенерации, мультиплексор ацре 10сов регенерации, блок арбитра запросов регенерации, процессор 1 (.Недостатком этого устройства являются большие потери времени процессора,Наиболее близким техническим ре 15щением к изобретению является устройство для управления регенерациейпамяти на динамических БИС, содержащее блок синхронизации, выходы которого подключены к входам селектора и20счетчика адреса регенерации, блоксравнения, выход которого соединен свходом триггера, другой вход и выходкоторого подключены соответственно25к выходу и входу блока синхронизации 21,В известном устройстве пропускаетсяанализ части адресов обслуживанияпроцессора. При этом лишняя регенерация занимает полезное машинное время,тем самым снижая эффективное быстродействие устройства.Целью изобретения является повышение быстродействия за счет уменьшения времени обслуживания запросовна регенерацию,выход соединен с входом сброса триггера обращения, а пятый выход - свторым входом элемента И-НЕ, второйвход элемента ИЛИ-НЕ и вход установкитриггера обращения являются входамиуправления блока синхронизации,первый вход элемента И-НЕ и первыйвыход блока анализа приоритета являются соответственно третьим входоми четвертым выходом блока синхронизации, а выходы элемента ИЛИ-НЕи элемента И-НЕ подключены соответственно к входу счета и сброса счетПоставленная цель достигается тем, что в устройство для управления регенерацией информации в динамической памяти, содержащее блок синхронизации, первый, второй входы и первый, второй и третий выходы которого являются соответственно входами и выходами управления устройства, а четвертый выход подключен к входу выборки мультиплексора, выходы которого являются адресными выходами устройства, одни входы мультиплексора соединены с одними входами блока сравнения и выходами счетчика адреса регенерации, а другие входы подключены к другим входам блока сравнения и являются адресными входами устройства, введены элемент И и первый элемент И-НЕ, причем первый прямой вход элемента И-НЕ соединен с выходом блока сравнения, второй инверсный вход - с третьим выходом блока синхронизации, а выход подключен к третьему ,входу блока синхронизации и первому входу элемента И, второй вход которого соединен с пятым выходом блока синхронизации, а выход - с входом счетчика адреса регенерации.Кроме того, блок синхронизации содержит счетчик, выход которого соединен с первыми инверсными входами блока анализа приоритета и элемента ИЛИ-НЕ соответственно и является пятым выходом блока синхронизации, второй вход блока анализа приоритета подключен к выходу триггера обращения, а первый и второй выходы - к входам формирователя синхросигналов, первьй, второй и третий выходы которого являются выходами блока синхронизации, четвертый .выход соединен с входом сброса триггера обращения, а пятый выход - со вторым входом элемента И-НЕ, второй вход элемента ИЛИ-НЕ и вход установки триггера обращения являются входами управле р ния блока синхронизации, первый вход элемента И-НЕ и первый выход блока анализа приоритета являются соответственно третьим входом и четвертым выходом блока синхронизации, а выходы 5 элемента ИЛИ-НЕ и второго элемента И-НЕ подключены соответственно к входу счета и сброса счетчика.На чертеже представлена структурная схема устройства. 20Устройство содержит счетчик 1, триггер 2 обращения, блок 3 анализа приоритета, формирователь 4 синхросигналов, мультиплексор 5, счетчик 6 адреса регенерации, блок 7 сравне ния, второй элемент И-НЕ 8, элемент И 9, первый элемент И-НЕ 10, элемент ИЛИ-НЕ 11, входы 12 и 13 управления, адресные входы 14, выходы 15 - 17 управления и адресные выходы 18. Блоки 1-11 составляют блок 19 синхронизации.Устройство работает следующим образом.При поступлении сигнала обращения З 5 на вход триггера 2 он устанавливается в единичное состояние, и сигнал с его выхода поступает на второй вход блока 3 анализа приоритета, организованной по принципу Г 1 ГО (раньше при шел, раньше обслужился). На втором выходе блока 3 анализа приоритета вырабатывается сигнал обслуживания запроса обращения и на выходах 15 17,которые являются выходами устройства, вырабатываются соответственно управляющие сигналы ВАБ (синхросигнал выборки строки),1 Е (синхросигнал записи), САБ (синхросигнал выборки столбца). При этом на выходе 18 установлен адрес обращения к ЗУ. По окончании обслуживания запроса обращения на четвертом выхоце формирователя 4 синхросигналов вырабатывается сигнал "Сброс" триггера 2 обращения. 55На синхровход счетчика 1 черезэлемент ИЛИ-НЕ 11 со входа 12 поступают тактовые сигналы. При переполнении счетчика на его выходе устанавливается сигнал запроса на регенерацию, который поступает на первый вход блока 3 анализа приоритета, на первом выходе которого вырабатывается сигнал "Обслуживание запроса на регенерацию после завершения обслуживания обращения". При этом на выходе мультиплексора 5 (выход 18) устанавливается адрес регенерируемой строки, а на выходе 15 вырабатывается сигнал АРАБ. Сигналы на выходах 16 и 17 при этом не вырабатываются.По завершению цикла регенерации сигналом"Сброс" с пятого выхода формирователя 4 синхросигналов счетчик 1 устанавливается в нулевое состояние, а в счетчике адреса регенерации 6 устанавливается адрес следующей строки, подлежащей регенерации.Запрос на регенерацию одной строки вырабатывается на выходе счетчика 1 через время, равноеТ регТгде Трег - период регенерации динамической микросхемы памяти;и - число строк динамическоймикросхемы памяти,т.е. период запроса на регенерациютой же строки вырабатывается черезТ = Т. При установке запроса нарегенерацию на выходе счетчика 1блокируется его счет и по завершениюрегенерации счетчик сбрасывается иустанавливается разрешение на егосчет. В промежутках между запросамина регенерацию в блоке 7 сравненияанализируется адрес, ожидающий регенерацию и адрес обращения. Приих равенстве на выходе элементаИ-НЕ 8 при обслуживании запроса обращения вырабатывается сигнал "Сброс"счетчика 1, и в счетчике. 6 устанавливается следующий адрес строки,подлежащий регенерации. Таким образом, регенерация предыдущей строкипропускается, продолжается обслуживание запросов обращения и анализуже следующей строки, подлежащейрегенерации и т.д.Технико-экономическое преимущество предлагаемого устройства заключается в уменьшении потерь машинноговремени за счет уменьшения времениобслуживания запросов на регенерациюпамяти.

Смотреть

Заявка

3594636, 23.05.1983

ПРЕДПРИЯТИЕ ПЯ А-7390

МИНАСЯНЦ ЛЕОНИД ЕГИШЕВИЧ, ЕДИГАРЯН АРА ПАРНАКОВИЧ

МПК / Метки

МПК: G11C 11/406

Метки: динамической, информации, памяти, регенерацией

Опубликовано: 23.04.1985

Код ссылки

<a href="https://patents.su/3-1152034-ustrojjstvo-dlya-upravleniya-regeneraciejj-informacii-v-dinamicheskojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для управления регенерацией информации в динамической памяти</a>

Похожие патенты