G06F 11/22 — обнаружение и определение местоположения неисправных элементов вычислительных устройств с помощью тестирования в период вспомогательных операций или простоя, например, тестирование при запуске

Страница 2

Устройство для формирования тестов проверки комбинационных схем

Загрузка...

Номер патента: 742956

Опубликовано: 25.06.1980

Авторы: Беличев, Жубр, Шуть

МПК: G05B 17/02, G06F 11/22, G07C 11/00 ...

Метки: комбинационных, проверки, схем, тестов, формирования

...1 проверяемой структуры, На 65 каждом из таких наборов определитель 7 каждой ячейки модели выделяет те элементы проверяемой стру. туры, на входах которых появляются проверяющие наборы. Сигнал с возбужденного выхода определителя 7 поступает на элемент 8 И и в случае если на выходе элемента 9 ИЛИ имеется потенциал, информирующий о наличии хотя бы одного чувствительного пути от данного элемента до выхода модели, устанавливает соответствующий элемент блока 10 памяти проверенных неисправностей. С выхода элемента И сигнал также поступает на вход 9 ИЛИ предшествующей ячейки, информируя ее о том, что ячейка, стоящая перед ней, чувствительна к изменению ее выхода,Таким образом, каждый функциональный элемент 4 ячейки, если он...

Устройство для контроля интегральных схем

Загрузка...

Номер патента: 744579

Опубликовано: 30.06.1980

Автор: Гаврилов

МПК: G01R 31/28, G06F 11/22

Метки: интегральных, схем

...2, На индикаторах 8 будут индицироваться нули. После этого блок управления 5 включает генератор тактовых импульсов 1, который начи. пает посылать импульсы на входы группы вход. ных сумматоров б. В группе входных регистров сдвига 7 начинает формироваться входная последовательность на вход проверяемой интег. ральной схемы 2. Причем длина этой последовательности будет больше длины последовательности, записанной во входной регистр сдвига 7 группы. Информация с испытуемой интегральной схемы 2 поступает на вход многоканально. го амплитудного дискриминатора 3; что изображено на фиг, 2 а. Каждый канал дискримина тора.3 имеет два выхода. Второй выход многоканального амплитудного дискриминатора 3 повторяет сигнал, поступающий на его вход, если...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 746553

Опубликовано: 05.07.1980

Автор: Дубров

МПК: G06F 11/22

Метки: блоков, цифровых

...запись диагностической50 информации в регистр 6. Если же вочередном тесте обнаружена неисправность, то установление в "О" разрядоврегистра 6 не происходит. 3 74 кв сравнения, первый выход коммутатора соединен с третьим входом блока сравнения, выходы регистра со входами блока индикации, а третий вход и второй выход коммутатора являются соответственно входом и выходом устройства, содержит блок переключения, первый вход которого соединен с третьим выходом блока ввода, второй вход- с пятым выходом блока управления, третий входс выходом блока сравнения, первый выход блока переключения с единичными входами регистра, а второй выход - с нулевыми .входами регистра.На чертеже изображена схема устройст ва.1Устройство содержит блок 1 ввода,блок...

Реверсивный двоичный счетчик с контролем

Загрузка...

Номер патента: 752339

Опубликовано: 30.07.1980

Авторы: Братальский, Златников, Золотаревский, Катковская

МПК: G06F 11/22

Метки: двоичный, контролем, реверсивный, счетчик

...При единичном .значениисигнала на входе 14 счетчик. работаетв режиме суммирования. При единичном значении сигнала на входе 15 счетчикработает в режиме вычитания. Тактирующий сигнал на входе 16 стробируетработу счетчика при сложении и вычитании.Наличие сигнала переноса при сложении или сигнала заема при вычитании формируется н дешифраторе 17 ошибок переноса.Каждый период работы двухтактногореверсивного двоичного счетчика сконтропем делится на 4 Фазы. Дляэтого по входам 10-13 поступают четыре взаимосмещенных серии синхроимпульсов. При поступлении синхроимпульсов по входу 10 происходит изменение состояния основного регистра.При поступлении синхроипульсон повходу 12 Обнаруживается ошибка, которая может при этом возникнуть....

Устройство для контроля логических блоков

Загрузка...

Номер патента: 763901

Опубликовано: 15.09.1980

Авторы: Глух, Ефремов

МПК: G06F 11/22

Метки: блоков, логических

...в каждой группе. Осуществляется последовательное и-кратное суммирование в-разрядных кодов, поступающих через мультиплексор 4 от выходных контактов каждой группы контролируемого блока б, и суммирование полученной суммы с эталонным выходным набором, равным дополнительному коду ожидаемой суммы и кодов на выходных контактах контролируемого блока б при правильной.его работе, Отсутствие сигнала переполнения сумматора 5 в результате последнего суммирования свидетельствует о неисправности в контролируемом блоке б. На входные контакты контролируемого блока б из блока 1 для хранения входных наборов по сигналам управляющего блока 3 подаются входные тестовые наборы. Реакция контролируемого блока б на воздействие входного набора с первой...

Микропрограммный процессор с самодиагностикой

Загрузка...

Номер патента: 763902

Опубликовано: 15.09.1980

Авторы: Аверьянов, Елисеев, Ленкова, Лиокумович

МПК: G06F 11/22

Метки: микропрограммный, процессор, самодиагностикой

...неисправного блока. Это обусловлено тем,что компаратор 5 данных разрешаетвыполнять запись информации в основную память 9 только при совпадениисигналов на выходах первого 3 и второго 4 блоков обработки данных.Кроме этого, в момент обнаруженияотказа исправные блок обработки данных и локальная память содержаткорректную информацию, соответствующую данному моменту обработки. Присрабатывании компаратора 5 данных(обнаружен отказ) для адресации микропрограммной памяти 15 формируется И)начальный адрес микропрограммы обработки отказа узлом 13 формированияадреса,Адрес микрокоманды, которая должна была выполняться следующей, если 65 бы отказ не был обнаружен, запоминается в регистре 14 возврата. Кроме того, в основную память 9 выдается сигнал,...

Устройство для контроля схем сравнения

Загрузка...

Номер патента: 767767

Опубликовано: 30.09.1980

Авторы: Кипецкий, Теслюк

МПК: G06F 11/22

Метки: сравнения, схем

...3 сдвига, а на вход первого разряда регистра 2.сдвига с выхода первого элемента И-ИЛИ9 подается логический нуль.5По (20 +1)-му тактовому сигналу впервый разряд регистра 3 сдвига заносится логическая единица, а в первыйразряд регистра 2 сдвига - нуль, Одновременно в триггеры 5 и 6 записываются логические "0" и1 соответственно.Схема 1 сравнения выдает на блок 8 сигнал Х ( Д ( В). Тактовые сигналы от(2 п+1)-го до (3 О)-го сдвигают логическую единицу в регистре 3 сдвига, в , Нрегистре 2 в сдвиге участвуют нули вовсех разрядах. При этом числа АВ,что соответствует нулевому состояниювторого триггера 5 и единичному состояниютретьего триггера 6,По (3 И )-му 20тахтовому сигналу четвертый триггер 7опрохидывается в нулевое состояние, ана входы...

Устройство для контроля и диагностики узлов выработки переносов

Загрузка...

Номер патента: 769545

Опубликовано: 07.10.1980

Авторы: Анцут, Вейцман

МПК: G06F 11/22

Метки: выработки, диагностики, переносов, узлов

...вход устройства 11 подается сигнал 1, а на первый управляю щий вход 9 - сигнал 0.Сумматоры по модулю два 2 - 2 сравнивают сигналы основных и дублирующих перейосов и при их неравенстве (при наличии неисправности в цепях переносов) вырабатывается сигнал ошибки, поступающий на вход устройства через элемент ИЛИ 1.Блоки формирования дублирующих переносов 4, - 4 вырабатывают перенос при возникновении переноса в данном разряде или при наличии переноса из соседиего с основным младшего разряда и условии распространения переноса через дан ный разряд. Входы условий возникновения переноса 10,-10 представляют собой поразрядную конъюнкцию одноименных разрядов операндов.Входы условий распространения переноса 6, впредставляют собой...

Устройство для построения проверяющего теста и диагностирования бесповторных комбинационных схем

Загрузка...

Номер патента: 775732

Опубликовано: 30.10.1980

Авторы: Бессмертных, Горшков

МПК: G06F 11/22

Метки: бесповторных, диагностирования, комбинационных, построения, проверяющего, схем, теста

...функции выхода. В настоящем устройстве используется указанное свойство.На чертеже представлена функциональная схема устройства,Устройство содержит источник 1питания, блок 2 управления, первыйкоммутатор 3 для переменных элементарных конъюкций, блок 4 памяти обработанных переменных, блока 5 памятисостоячий входов диагностируемой схемы 8, второй коммутатор б для переменных логической функции, электронные ключи 7, 8, 9, диагностируемуюсхему 10, элемент И 11, индикатор 12проверяющего теста, блок 13 фиксации неисправностей, генератор 14эталонных сигналов.Устройство работает следующимобразом.С,помощью блока 2 подается напряжение источника 1 на вход коммутаторов 3 и б, с помощью которых соответствующие команды проходят на входыблока 5. С выхода...

Устройство для поиска кратных неисправностей в однотипных логических блоках

Загрузка...

Номер патента: 781816

Опубликовано: 23.11.1980

Авторы: Кизуб, Мозгалевский, Никифоров

МПК: G06F 11/22

Метки: блоках, кратных, логических, неисправностей, однотипных, поиска

...причем выходпереполнения счетчика 3, кроме того, подклю.чен к первому входу блока 4 управления.Входы й входовых схем б сравнения подключены ко входам блока 5 индикации и черезкоммутаторы 7 - к одноименным выходампроверяемых блоков 1, а выходы - ко входамблока 4 управления. Управляющие входы схем6 сравнения объединены и подключены к выходам пульта 8 управления,Устройство работает следующим образом,По команде оператора блок 4 управлениявырабатывает на командном выходе сигнал,по которому устанавливаются в нулевое состояние генератор 2 тестов и счетчик 3 импульсов.Затем по команде оператора блок 4 управления начинает на тактовом выходе вырабатывать тактовые импульсы, поступающие на счетные входы счетчика 3 и генератора 2 тестов,который...

Устройство для контроля последовательности импульсов

Загрузка...

Номер патента: 783794

Опубликовано: 30.11.1980

Авторы: Волков, Гудовский, Тараров

МПК: G06F 11/22

Метки: импульсов, последовательности

...устройства. Выход первого элв Омента ИЛИ 2 и дешифратора 4 образуютсоответственно первый и второй выходыустройства. Выход счетчика 3 и третийвход ИЛИ второго элемента ИЛИ 1 под-ключены к входу устройства. 25Устройство для контроля последовательности импульсов работает следующим образом.В начальный момент на один из входов втОрого элемента ИЛИ 1 поступаетустановочный сигнал, который с ее выхода поступает на установочный входсчетчика 3, и счетчик 3 устанавливается в исходное состояние, Счетныйвход счетчика 3 подключен к тактовому входу устройства, на который поступают синхроимпульсы счета,Импульсы контролируемой последовательности поступают с входа устройства на второй вход второго элементаИЛИ 1 и на первый вход первого эле-мента ИЛИ 2....

Контролируемое арифметическое устройство

Загрузка...

Номер патента: 792250

Опубликовано: 30.12.1980

Авторы: Гроль, Романкевич, Руккас

МПК: G06F 11/22

Метки: арифметическое, контролируемое

...ихарифметической суммы и кода поразрядного логического произведенияэтих же операндов. Отсюда следует,что каждый рабочий цикл пограммирования двух операндов происходит за дватакта.С л о ж е н и е. Операнды по шинам 5 и 6 записываются в регистры1 и 2. На выходе блока 7 формируется поразрядная логическая Чуммавходных кодов, которая записываетсяв блок 9. На выходе блока 8 формируется инверсия поразрядного логического произведения операндов, нов регистр 1 она не записывается. Свыхода сумматора 4 сумма операндовзаносится в регистр 3. После занесения информации в регистр 3 и блок9 осуществляется второй такт рабо.чего цикла,В ы ч и т а н и е. В этом такте врегистр 1 заносится инверсия поразрядного логического произведения операндов. Для этого...

Устройство для контроля последовательности сигналов

Загрузка...

Номер патента: 792257

Опубликовано: 30.12.1980

Авторы: Беляев, Исаенко, Калиничев, Тафель

МПК: G06F 11/22

Метки: последовательности, сигналов

...того, предлагаемое устройство имеет новььшенную по сравнению с про 2 тотипом достоверность контроля. Поставленная цель достигается тем, что вустройство для контроля последовательностисигналов, содержащее формирователь нмпупьсов, первые входы которого подключены кшинам контролируемых сигналов вторые вхо.ды - к шинам сигналов идентификации опе.раций и ко входам элемента ИЛИ, инверсный.выход которого соединен со входом синхронизации триггера, установочный вход которогоподключен к шине сигнала "Сброс", а выходк шине сигнала аварии, введены счетчик,шифратор и блок сравнения, выход которогоподключен к счетному входу триггера, первыевходы - к выходам счетчика, а вторые вхо.ды - к выходам шифратора, входы которогосоединены со вторыми входами...

Устройство для контроля параметроврадиотехнических обектов

Загрузка...

Номер патента: 794616

Опубликовано: 07.01.1981

Авторы: Ващевский, Голубчик, Журибида, Каленчук, Коробейников, Лебедев, Портнов

МПК: G06F 11/22

Метки: объектов, параметроврадиотехнических

...М .и А не успевают измениться заметным образом, можно:считать, что значения М и А корректируются непрерывно.В блоке 12 хранятся в цифровом виде эталонные значения измеряемых;величнн, верхняя и нижняя граница разрешенных изменений измеряемых величин и коды ис 5 О 15 20 25 30 35 4 О кусстзенных дестабилизирующих зоздейстзий. Хранение эталонов в цифровом,виде прп соответствующей разрядности эталона позволяет обеспечить долговременную стабильность,п точность эталона.1 алнброзка каждого олока тракта измерения и всего тракта в целом для каждой измеряемой величины носит индивидуальный характер.Из блока 12, управляемого вычислителем 6, в регистр 14 считывается код дестабилизируюцего воздействия, равный нулю. Преобразователь 15...

Устройство для контроля радиотехническихобектов

Загрузка...

Номер патента: 796859

Опубликовано: 15.01.1981

Авторы: Муша, Симсонс

МПК: G06F 11/22

Метки: радиотехническихобектов

...первого блока памяти.На чертеже приведена функциональная схема устройства.Устройство содержит управляющий блок 1, выходами подключенный ко входам дешифратора 2, регистра 3 адреса и к первому входу первого блока 4 памяти, первый выход которого связан с .первым входом коммутатора 5, а другой выход - с.первыми входами регистра 6 результата и первого элемента И 7, а. выход регистра 6 соединен с первым входом формирователя 8 результата, счетчик 9 длительности, второй элемент И 10, связанный с выходом формирователя 11 импульсов, второй блок 12 памяти, выход которого подключен к первому входу блока 13 анализа, первый выход которого связан с регистром 14 меток, четвертый логический элемент Й 16, третий логический элемент И 17 и контрольный...

Микропрограммное устройствоуправления c контролем

Загрузка...

Номер патента: 798836

Опубликовано: 23.01.1981

Авторы: Барбаш, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/22

Метки: контролем, микропрограммное, устройствоуправления

...код очередной микрокоманды в зависимости от кода предыдущей микрокоманды, поступающего на входы 1-4, и значений логических условий, поступающих на входы 5 20 и 6.Второй контролируемый узел предназначен для хранения и дешифрации кода очередной микрокоманды, который, поступает на нходы 8 и 9 первого 5 регистра 12, а затем переписывается по первому синхроимпульсу через первую группу элементов И 13 и 14 во второй регистр 18 и дешифрируется дешифратором 20, 30Третий контролируемый узел формирует сигналы микроопераций на выходах 27 и 28 н зависимости от кода микрокоманды, поступающего. с дешифратора 20 на входы 1-4.Средства контроля состоят из перного элемента ИЛИ 10 и третьего сумматора 17 по модулю дна вдля первого контролируемого узла,...

Устройство для контроля цифровыхблоков

Загрузка...

Номер патента: 798842

Опубликовано: 23.01.1981

Авторы: Джагаров, Манукян, Селезнев, Филатов

МПК: G06F 11/22

Метки: цифровыхблоков

...какого-либо из элементовИ 32-43 отсутствует сигнал "2", тона выходе элемента И 60 появитсясигнал "0", а на выходе элемента 61сигнал "1". В результате несовпадения этих сигналов на выходе схемы65 появится сигнал "1", который пройдет элемент 24 запрета, так как наего инверсный вход действует сигнал "0" с вывода пятого разряда регистра 2. Сигнал "1" с выхода 24включит индикатор 66 и по цепи Вчерез элемент ИЛИ 5 остановит генератор 1. Параллельно с описаннымпроцессом при включении "1" на втором разряде регистра 2 сигнал "1"появится на выходах элементов ИЛИ67 и 69, на выходах же элементов ИЛИ68 и 70, будет сигнал "0", так как врассматриваемый такт на выходе элемента ИЛИ 7 действует сигнал "О". Таким образом,на выходе схем сравнения71 и...

Устройство для диагностики неисправностей многоярусных пирамидальныхсхем

Загрузка...

Номер патента: 798849

Опубликовано: 23.01.1981

Авторы: Авксентьева, Литвин

МПК: G06F 11/22

Метки: диагностики, многоярусных, неисправностей, пирамидальныхсхем

...7 управления, выход которого соединен с первым входом элемента 8 И. Вход 14 управления тактовых 25 сигналов соединен со вторым входом элемента 8 И, а его выход - со счетным входом первого счетчика 9.1,выход которого соединен с первыми входами счетчика 9.2 и сумматора 10.Выход счетчика 9.2 соединен со вторым входом сумматора 10.Единичный вход триггера 7 управления и входы установки в О счетчиков 9.1 и 9,2 соединены с установочным входом устройства 12 в исходное состояние.Выходы счетчиков 9.1, 9.2 и сумматора 10 соединены соответственно со входами дешифраторов 11.1, 11.2 и 11.3. 40Каждый из дешифраторов 11.1, 11.2 и 11.3 представляет собой обычную схему дешифрации дноичного кода в позиционный код, состоит из логических элементов...

Устройство для контроля микросхем

Загрузка...

Номер патента: 798850

Опубликовано: 23.01.1981

Авторы: Ищейкин, Муртазин

МПК: G06F 11/22

Метки: микросхем

...элемента И 14 через индикатор 15 знака соединен с выходамиинтегратора 10, Четвертый и пятыйвыходы селектора 12 подключены куправляющим входам соответственно15 первых 9 и вторых 11 ключей.Схема индикатора ориентации зависит как от типа контролируемоймикросхемы, так и от параметра,зависящего от ориентации микросхемы.2 О Предлагаемый для примера вариантиндикатора 7 предназначен для определения ориентации ТТЛ микросхем,с симметричными относительно корпуса микросхемы выводами, работающихот одного источника напряжения.Устройство для контроля микросхемработает следующим образом.После подключения оператором контролируемой микросхемы (микросхемана фиг.1 не показана) к блоку бвыходных контактов, в любой ориентации, по команде "Пуск" все...

Устройство для контроля параметровинтегральных cxem

Загрузка...

Номер патента: 802965

Опубликовано: 07.02.1981

Авторы: Петренко, Романов, Сидоренко, Фесечко

МПК: G01R 31/28, G06F 11/22

Метки: параметровинтегральных

...и амплитудными параметрами и допусками на их отклонение. Вначале с помощью блока управления проверяется состояние блока 4 нагрузок и устанавливают ся с помощью блока 8 режимов необходимые состояния полярности исследуемого фронта переходного процесса, уровни, на котором контролируются временные параметры (время задержки, 20 длительность фронта), интервалы времени, в пределах которых производится контроль, допуск временных параметров, допуски амплитудных параметров, предельные уровни. С помощью блока 8 ре жимов подготавливаются условия для допускового контроля параметров по всем выходам ИС.После завершения подготовительного цикла из блока б управления поступает команда в блок 9 входных воздействий, который в соответствии с...

Устройство для обнаружения неисправ-ностей b блоках коммутации цифровыхинтегрирующих структур

Загрузка...

Номер патента: 805321

Опубликовано: 15.02.1981

Авторы: Гузик, Криворучко, Крюков, Юдина

МПК: G06F 11/22

Метки: блоках, коммутации, неисправ-ностей, обнаружения, структур, цифровыхинтегрирующих

...поступают через коммутатор 9 на управляющие шины 20 контролируемого блока, а так как в805321 Грегистрах 7 и 8 записаны единицы в первых разрядах, то происходит выбор первого коммутирующего элемента, В третьем такте первого цикла счетчик 2 перебрасывается в состояние, рав-. ное трем, и дешифратор 3 подает разрешающий сигнал на коммутаторы 5 и 6 и на вход элемента И 16 блока 12, В результате блок 1 управления подает сигналы через коммутатор 5 иа все информационные шины 19 контролируемого. блока, а коммутатор. 6 снимает сиг налы с контрольных точек 21 и подает их на входы блока 12 анализа н регистрации сигналов. Этот блок производит выявление неисправностейВ случае отсутствия неисправностей в первом коммутирующем элементе блок 1...

Устройство для контроля цифровыхузлов

Загрузка...

Номер патента: 807303

Опубликовано: 23.02.1981

Авторы: Горохов, Храпко

МПК: G06F 11/22

Метки: цифровыхузлов

...содержит генератор 1тестов, контролируемый цифровой узел2, эталонный цифровой узел 3, блок 4сравнения, регистратор 5 неисправностей, блок б индикации, счетчики7, триггеры 8, элемент И 9. Входыустановки исходного состояния регистратора 5, счетчиков 7, триггеров 8соединены общей шиной для выполненияпредварительного обнуления. Генератор 151 тестов вырабатывает входные последовательности, .поступающие на идентичные входы контролируемого 2 иэталонного 3 узлов. Ответные реакцииузлов сравниваются между собой блоком 4. Диагностическая информациязаписывается регистратором 5 и индицируется на блоке б. Счетчики 7 программируются на ожидаемое количествоединиц, поступающих с входов и выходов узла 3 и зависящих от последовательности входных...

Устройство для контроля цифровыхблоков

Загрузка...

Номер патента: 807305

Опубликовано: 23.02.1981

Авторы: Лиснянский, Омелюсик, Хейман

МПК: G06F 11/22

Метки: цифровыхблоков

...7подготавливает данные для управленияблоками устройства.На втором такте команды "действие"внешнее управляющее устройство сменяет информацию на информационном входе 10 и подает на управляющийвход 11 2-ю часть команды. При этом коммутатор 7 подает подготовленные данные на входы блоков устройства, и операции выполняются.На втором такте команды "контроль" внешнее управляющее устройство снимает с информационного входа 10 информацию и подает на управляющий вход 11 2-ю часть команды. При этом коммутатор 7 подает подготовленные данные на входы блоков устройства. Выполнение операции заключается в подаче на информационный вход 10 информации о состоянии блоков устройства в сторону внешнего управляющего устройства.Проверка...

Устройство для диагностики объек-tob

Загрузка...

Номер патента: 807306

Опубликовано: 23.02.1981

Автор: Крылов

МПК: G06F 11/22

Метки: диагностики, объек-tob

...10 объекта.Реле 8 предназначается для задания временной программы моделирования процессов изменения состояний объекта. С его помощью предварительно устанавливаются требуемые моменты времени, в которые необходимо фиксировать состояния объекта.Генератор 9 стробирующих импульсов служит для управления процессами интегрирования в блоке 6 и переключений в коммутаторе 5, к входам которых присоединены его первый и второй выходы.Модель 10 состоит из макетов элементов, соединенных согласно принципиальной или функциональной схемам диагностируемого объекта. В качестве макетов элементов используются электронные функциональные узлы с переменными во времени или пространстве и управляемыми определяющими параметрами. Макеты служат для имитации процессов...

Устройство для контроля логическихблоков

Загрузка...

Номер патента: 813430

Опубликовано: 15.03.1981

Автор: Лукоянов

МПК: G06F 11/22

Метки: логическихблоков

...начало все блоки устройства устанавливаются в состояние, требуемое для контроля, причем дополнительный коммутатор 6 выходными контактами подключается ко входам блока 9 памяти. По команде запись 1 в регистр 5 настройки записывается код установки коммутатора 8. Регистр 5 настройки управляет работой коммутатора 8. По команде установка код установки исходного состояния контролируемого объекта устанавливает требуемое для контроля состояние объекта 12. Маркер начало теста, поступая в блок 3 управления, включает команду запись, по которой элементарные тесты через дополнительный коммутатор 6 поступают в блок 9 памяти. При этом служебная информация, сопровождающая элементарные тесты, выделяется и используется блоком 3 управления для записи...

Устройство для контроля логическихузлов

Загрузка...

Номер патента: 813431

Опубликовано: 15.03.1981

Авторы: Березюк, Куценко, Фурманов

МПК: G06F 11/22

Метки: логическихузлов

...проверки. Блок 9 памяти неисправностей служит для накап 45 ливания результатов отдельных этапов контроля. Блок 10 анализа неисправностей и принятия решений определяет характер неисправности и переводит устройство на его локализацию. Регистры подпрограмм 11, сбоев 12, цикла 13, возврата 14 служат для 5 о хранения и выдачи адресов блока 1 оперативной памяти, по которым необходимо обратиться в соответствии с решением, принятым блоком 10 анализа неисправностей и принятия решений.Устройство работает следующим образом.Блок 5 генерации стимулирующих воздействий по команде с блока 1 оперативной памяти вырабатывает серию кодовых ком 14бипаций, которые посылает церез блок 6 коммутации стимулирующих воздействий на объект проверки. Кодовые...

Устройство для контроля многока-нальной вычислительной машины

Загрузка...

Номер патента: 813435

Опубликовано: 15.03.1981

Авторы: Гапоченко, Прокофьев, Чудный

МПК: G06F 11/22

Метки: вычислительной, многока-нальной

...на установочный вход 3 которого от вычислительной машины 4 поступает установка, пропорциональная количеству тактовых импульсов рассинхронизации процессоров. Сигнал переполнения счетчика 2 соединен со входом синхронизатора 15. Узел 8 блокировки (фиг. 2) содержит триггера 16 - 18 блокировки процессоров, элементы И 19 - 21, триггер 22 останова по выходу соединен с управляющим входом элементов И 19 - 21 и определяет момент начала блокировки выбранного программой процессора, Управляющие входы триггеров 16 - 18 и 22 одним из входов Разблокировка подключены к управляющему входу 14, а установочный вход триггера 22 соединен с выходом синхронизатора 15 или, если в устройстве не используется синхронизация,.то с выходом счетчика 2.Устройство для...

Устройство для контроля многовы-ходных цифровых узлов

Загрузка...

Номер патента: 817721

Опубликовано: 30.03.1981

Авторы: Николаев, Храпко, Щербаков

МПК: G06F 11/22

Метки: многовы-ходных, узлов, цифровых

...осуществляется сжатие последовательности сигкалов иа сумматорах4 и регистрах 7. Блок 5 производитпреобразование (и+а)последовательнос-Щтей сигналов в одну последовательность, которая сжимается на сигнатурном анализаторе (регистр 6 с сумматором 3 по модулю два в. цепи обратной связи). Результат контроля в 65 виде кода-сигнатуры индицируется наиндикаторе 8.Измеренное таким образом значениесигнатуры сравнивается теперь с эталонным значением, зафиксированным втехнической документации на данноеизделие. Изделие признается годнымв случае совпадения значений измеренной и эталонной сигнатур. В противном случае иэделие бракуется.Повышение полноты контроля достигается следующим образом.При отсутствии регистров 7 исумматоров 4 (как в...

Устройство для блокировки и перезапускавычислительной системы при сбоях питания

Загрузка...

Номер патента: 824214

Опубликовано: 23.04.1981

Авторы: Бекетов, Овсянникова-Панченко, Петрова, Шевкопляс

МПК: G06F 11/22

Метки: блокировки, перезапускавычислительной, питания, сбоях, системы

...резисторов, в точках 25, 26, 28 и 29 также присутствуют положительные потенциалы. Энергия от резервных источников 31 питания не потребляется,. они находятся в пассивном состоянии или в состоянии подзарядки (цепи подзарядки на Фиг. 1 не показаны). Обмен информацией между ЭВМ 2, как обычно, осуществляется по шинам 31, которйе в совокупности с шинами 16, 18 и 19 представляют собой общую, магистраль, При этом, из-за подключения согласующих .бло" ков 17 к концам магистрали, обеспечивается во-первых, электрическое согласование волнового сопротивления линий связи на концах, и во-вторых, поддержание высс)ких потенциалов на линиях в . пассивном состоянии, т.е. при отсутствии сигналов типа Активный Оф на линиях.Напряжение питания исчезает...

Устройство для управления переклю-чением скользящего резерва

Загрузка...

Номер патента: 824215

Опубликовано: 23.04.1981

Автор: Друз

МПК: G06F 11/22

Метки: переклю-чением, резерва, скользящего

...по отношению к другимего входам, например сигнал отказаосновного блока. Укаэанный- сигналчерез блок 4 подается на вход коммутатораи на формирователь б.Иоследиий формирует импульс и возбуадает соответствующий вход шифратора 7, каждый вход которого соответствует определенному типу основцого блока и его текущему состоянию(отказ или восстановление). При:.этом на кодовых выходах шифратора 7 формируется параллельный импульсный код признака отказавшего блока и возбуждается один из управляющих выходов шифратора, соответствующий теку щему состоянию основного блока, т,е. его отказу. Сигнал с этого управляющего выхода шифратора 7 подается на соответствующие входы коммутаторов 12, 14 и устанавливает нх в следующие состояния:...