Устройство для перемножения матриц
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(515 6 06 Р 15/347, 11/00 ГОСУДАР СТВ Е ННЫ Й КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ М С бд Ф Оф(56) Киносита КАсада ККарацу О. Логическое проектирование.СБИС, М,; Мир, 1988.Авторское свидетельство СССР М 1536399, кл, 6 06 Е 11/00, 15/347, 1985. (54) УСТРОЙСТВО ДЛЯ ПЕРЕМНОЖЕНИЯ МАТРИЦ Изобретение относится к вычислительной технике и может быть использовано в специализированных вычислительных машинах и устройствах обработки данных.Известно устройство с линейной структурой для перемножения двух (и х и) матриц, содержащее Зп - 2 вычислительных блоков (ВБ), причем ВБ содержит три входных регистра и один выходной узел задержки, сумматор и умножитель.Недостатком этого устройства является отсутствие системы тестового диагностирования.Наиболее близким по технической сущности к предлагаемому является устройство для перемножения матриц(п х и), структура которого обеспечивает автономную проверку работоспособности,Устройство имеет п 2 ВБ, каждый из которых содержит три регистра с обратной связью, сумматор, умножитель, элемент памяти и схему сравнения,Н.едостатками устройства являются сложность ВБ, наличие четырех дополнительных шин ввода-вывода. ав.Б 2 оо 1 7341 04 А 1(57) Изобретение относится к вычислительной технике и может быть использовано в специализированных вычислительных машинах и устройствах обработки данных. Целью изобретения является сокращение аппаратурных затрат, Устройство содержит первый, второй и третий информационные входы 1, 2, 3, вход 4 синхронизации, с первого по третий входы 5, 6, 7 режима управления, вход 8 опроса, вычислительные блоки 9, информационный выход 10, выход 11 опроса. 3 ил., 2 табл. Цель изобретения - сокращение аппаратурных затрат,Поставленная цель достигается тем, что устройство, содержащее линейную структуру Зп - 2 ВБ, каждый из которых содержит четыре регистра, умножитель, сумматор, узел задержки, три информационных входа и три информационных выхода, вход синхронизации, соединенный со всеми ВБ, дополнительно содержит в каждом ВБ два входа управления и два вывода (вход и выход) опроса, входы управления соединены с входными регистрами, которые соединены в узел сдвига с обратными связями, вход и выход которого являются входом и выходом опроса и соединены с соответствующими выводами ВБ, первые входы управления всех ВБ соединены в первый вход режима управления устройством, вторые входы управления нечетных номеров ВБ - во второй вход режима управления устройством, вторые входы четных номеров ВБ - в третий вход режима управления устройством, все узлы сдвига входами и выходами опроса последовательно соединены в единый регистр1734104 20 Таблица 1 25 Таблица 2 30 всех вычислительных блоков, второй вход режима устройства подключен к вторым управляющим входам 2 М-х вычислительных блоков (где К = 1а,в :(Зп - 2)/2), третий вход режима устройства подключен к вто рым управляющим входам (21+1)-х вычислительных блоков, четвертый вход режима устройства подключен к входу опроса первого вычислительного блока, четвертый выход 1-го вычислительного блока подключен к 10 входу опроса (1+1)-го вычислительного блока, четвертый выход (Зп - 2)-го вычислительного блока подключен к выходу признака опроса устройства, при этом каждый вычислительный блок содержит узел сдвига, при чем в каждом вычислительном блоке первый, второй и третий информационные входы, вход синхронизации, первый и второй управляющие входы и вход опроса вычислительного блока подключены соответственно к первому, второму и третьему информационным входам, к входу синхронизации, к первому и второму входам режима и четвертому информационному входам узла сдвига, первый информационный выход которого подключен к третьему выходу вычислительного блока и к первому информационному узлу умножителя, второй информационный выход узла сдвига подключен к информационному входу узла задержки и к второму информационному входу умножителя, третий информационный выход переноса вычислительного блока подключен к второму информационному входу сумматора и четвертому выходу вычислительного блока,1734104Составитель М.Татур Редактор Л. Веселовская Техред М.Моргентал Корректоале Заказ 1671 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб 4/5Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101
СмотретьЗаявка
4823752, 07.05.1990
МИНСКОЕ ВЫСШЕЕ ИНЖЕНЕРНОЕ ЗЕНИТНОЕ РАКЕТНОЕ УЧИЛИЩЕ ПРОТИВОВОЗДУШНОЙ ОБОРОНЫ
ТАТУР МИХАИЛ МИХАЙЛОВИЧ, ЯЦКЕВИЧ СЕРГЕЙ ПЕТРОВИЧ, ЯКУШ ВИКТОР ПАВЛОВИЧ, ФУРАШОВ НИКОЛАЙ ВЛАДИМИРОВИЧ
МПК / Метки
МПК: G06F 11/00, G06F 15/347
Метки: матриц, перемножения
Опубликовано: 15.05.1992
Код ссылки
<a href="https://patents.su/5-1734104-ustrojjstvo-dlya-peremnozheniya-matric.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для перемножения матриц</a>
Предыдущий патент: Устройство для решения дифференциальных уравнений в частных производных
Следующий патент: Устройство для lu-разложения матриц
Случайный патент: Способ получения сложных органоминеральных удобрений