Запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 798999
Авторы: Безродный, Мартыненко
Текст
ОПИС Сфез Сфветскик Сфциалистическик Ресвубликс присоединением заявки ИУ а 11 С и/Оо Государственный комитет СССР ио делам изобретений и открытий(54) ЗАПОИИНИОЦЕЕ УСТРОЙСТВО Изобретение относится к вычислительной технике и может быть использовано в качестве устройства выборки и записи информации в системах обработки информации, 5Известны устройства выборки и записи информации, объем оперативной памяти которых имеет различиуо величину в зависимости от модификации устройства 1). 10Однако в данном устройстве наращй= ванне памяти непосредственно у пользователя (напривер в связи с расши,рением круга задач, решаемых вычислительным устройствси), практически приводит к существенной доработке устройства. Ограничение воэможности наращивания памяти снижает Функциональные воэможности устройства, что является его недостатком. В данных ус тройствах добавление блоков эапомннающих устройств связано с перекоммутациями на их адресных панелях, что приводит к ошибочным коммутациям и снижению надежности, а также является эксплуатационным неудобством.Наиболее близким по технической сущности к предлагаемому является запоминающее устройство, которое содержит блок Формирования адреса и блоки 30 запоминающих устройств, причем в зависимости от объема памяти меняетсяразрядность кода вырабатываемого блоком формирования адреса (2).Однако необходимость перекоммутаций на адресных панелях при наращивании объема памяти снижает надежностьи функциональные возможности устройства.Цель изобретения - повеааение надежности и расширение Функциональныхвоэможностей за счет наращивания объе"ма памяти любых модификаций,Указанная цель достигается тем,что в устройство, содержащее адресный блок и накопители, введены почислу накопителей шифраторы и последовательно соединенные сумматоры,первые входы которых подключены квыходам соответствующих шифраторов,при этом выходы последнего сумматора, соединены с соответствукщимивходами блокировки адресного блокаа входы шифратора являются входамиустройстваНа чертеже изображена блок-схемазапоминающего устройства.Устройство содержит адресный блок1, накопители 2, шифраторы 3 и сумматоры 4, выходы шифраторов 3 подпроизводить установку дополнительных, накопителей различных модификаций (по объему памяти), что увеличивает возможности устройства.Технико-экономический эффект от предлагаемого устройства выражается в повышении надежности устройства, связанной с отсутствием йеобходимости механических коммутаций при расширении объема памяти, что исключает ошибочную и ненадежную коммутацию, Возможность наращивания памяти блоками запоминающих устройств любых модификаций по объему памяти) и в любых сочетаниях позволяет расширить функциональные возможности устройства.Кроме этого, отсутствие дополнительных коммутаций при наращивании объема памяти приводит к повышению эксплуатационных удобств . Формула изобретения Запоминающее устройство, содержаще адресный блок и накопители, о т л и- чающее с я тем, что, с целью расширения функциональных возможностей устройства за счет наращивания объема памяти любых кодификаций и повышения его надежности, оно содержит по числу накопителей шифраторы и последовательно соединенные сум- маторы, первые входы которых подключены к выходам соответствующих шифраторов, при этом выходы последнего сумматора соединены с соответствующими входами блокировки адресного блока, а входы шифраторов являются входами устройства. Источники информациипринятые во внимание.при эксйертизе1. Процессор ЭВМЕС. Подред.А.М.Ларионова, М., "Статистика",1975.2, Система ВАНГВ. Руководство для пользователей. Под ред.В,В. ПироГова, Рига, Зинатнеф,1974 (прототип),г ф Ге.3 - е -,:7%99,9 ключены к первым вхдЬам соответствующих сумматоров 4, выходы предыдущего сумматора 4 соединены с вторыми входами последующего сумматора 4, . при этом выхсды последнего сумматора 4 соединены с входами 5 блокировки соответствующих разрядов адресного блока 1.Устройство работает следующим образом.Разрядность адресного блока 1 опре-о деляется максимально допустимым объемом памяти.При наличии единственного накопителя 2 с минимальным объемом .памяти старшие разряды адресного блока 1 заблокированы. При этом вырабатывается код адреса, разрядность которого соответствует минимальному объему памяти. При установке на это же место накопителя 2 с другим объемом памяти шифратор 3 вырабатывает код, соот О ветствующий новому объему памяти; который появляется на выходе сумматора 4, передается на вход 5 блокировки соответствующих разрядов адресного блока 1. При этом адресный Я блок 1 вырабатывает код адреса, разрядность которого определяется уже новым объемом памяти. При установке дополнительных последующих накопителей 2 сформированный в них код соот- Зр ветствующего объемапамяти подается на вторые входы последующего суммато .ра 4 что в результате приводит к появлению на входе 5 блокировки соответствующих разрядов адресного блока 1 кода, которым определяется новая граница объема памяти. При этом адресный блок 1 вырабатывает код адреса, разрядность которого всякий раз определяется установленным объемом памяти.4 ОТаким образом, расширение объемапамяти в данном устройстве обеспечивается простой установкой в него до полнительных накопителей без какихлибо механических коммутаций в нем. ЩПри этом данная структура позволяет8 г
СмотретьЗаявка
2700912, 25.12.1978
ПРЕДПРИЯТИЕ ПЯ Г-4287
МАРТЫНЕНКО ЮРИЙ НИКОЛАЕВИЧ, БЕЗРОДНЫЙ ЯКОВ ШОЛОМОВИЧ
МПК / Метки
МПК: G11C 11/00
Метки: запоминающее
Опубликовано: 23.01.1981
Код ссылки
<a href="https://patents.su/2-798999-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>
Предыдущий патент: Ячейка памяти для буферного запо-минающего устройства
Следующий патент: Блок памяти
Случайный патент: Линия для изготовления пространственных арматурных каркасов