Торошанко

Страница 2

Элемент трехзначной логики

Загрузка...

Номер патента: 822372

Опубликовано: 15.04.1981

Авторы: Бугаенко, Корнейчук, Масленников, Тарасенко, Торошанко

МПК: H03K 19/20

Метки: логики, трехзначной, элемент

...источника 3 напряжения и нелинейного эле мента 4 в последовательном включении, параллельно которой соединенключ 5, управляющий вход 6 которого подключен ко второму входу 7 устройства, к первому входу 1 элемента подключен вход инвертора 8, выход которого подключен ко входу ключа 9, управляющи вход 10 которого соединен со вторым входом 7 устройства, выход ключа 9 соединен с выходом 2 устройства через вновь введенный нелинейный элемент 12.В таблице состояний показано соот- о ветствие логических сигналов 0 , 0. двоичной х и троичной хэ переменных на входах 7 и 1 устройства выходному сигналу Од.Элемент работает следующим .образом.15При появлении на входе 7 устройст, ва уровня напряжения, соответствующего логическому "0", ключ 5 замыкается,...

Устройство для умножения чисел

Загрузка...

Номер патента: 817702

Опубликовано: 30.03.1981

Авторы: Герасименко, Корнейчук, Пономаренко, Рахлин, Савченко, Тарасенко, Торошанко

МПК: G06F 7/52

Метки: умножения, чисел

...на сумматоре 2 частичных произведений и подачу на второй вход сумматора 2 в каждом 1-м цикле (1-1)-го частичного произведения, сдвинутого на (1-1) разрядов вправо. Выдвигаемая вправо младшая цифра 1-го частичного произведения в и-м такте каждого 1-го цикла (кроме последнего и-го цикла) через элементы И 8 и ИЛИ 10 записывается в освобождающиеся разряды регистра 3. Блокировка такой записи в и-м цикле осуществляется сигналом с шины 1 б, поступакщим на вход ЗАПРЕ 1 Ъ элемента И 8, и объясняется тем, чтопоследний и-ый цикл является цикломобработки знаков,В последнем и-м цикле подача множимого на первый вход сумматора 2 через элемент И 7 блокируется единичным сигналом с шины 16, подаваемымна вход ЗАПРЕТА элемента И 7, н и-мтакте...

Элемент трехзначной логики

Загрузка...

Номер патента: 813792

Опубликовано: 15.03.1981

Авторы: Бугаенко, Корнейчук, Масленников, Тарасенко, Торошанко

МПК: H03K 19/20

Метки: логики, трехзначной, элемент

...технике и мохет быть использовано в цифровых вычислительных машинах с трехзначной логикой.Известен элемент трехзначной логики, содержащий инвертор, два источника напряжения, диод, два электронных ключа 1.Недостатком этого устр йства является его сложность.Известен также элемент трехзначной логики, содержащий инвертор, два источника напряжения, диод и нагрузочное сопротивление 12 .Недостатком данного устройства являются сравнительно большие аппаратурные затраты при построении устройства трехзначной логики на основе указанного элемента.Цель изобретения - сокращение аппаратурных затрат при построении устройств трехзначной логики.Поставленная цель достигается тем, что в элементе трехзначной логики содержащем инвертор, вход которого соединен...

Контролируемый сумматор

Загрузка...

Номер патента: 811261

Опубликовано: 07.03.1981

Авторы: Корнейчук, Моллов, Тарасенко, Торошанко, Цонев

МПК: G06F 11/14, G06F 7/50

Метки: контролируемый, сумматор

...сумматор 1, порогозые элементы 2 и 3. Веса входов порогового элемента 2 равны +1, +1, +1, - 1, - 2, причем входы его с весом +1 соединены с входами операндов а, и б; переноса Р; -го разряда, вход с весом - 1 подключен к выходу суммы 5 а вход с весом - 2 - к выходу переноса Р; одноразрядного сумматора 1 -го разряда, Веса входов порогового элемента 3 равны - 1, - 1, - 1, +1, +2, причем входы его с весом - 1 соединены с входами операндов а, и Ь; и переноса Р;, -го разряда, вход с весом +1 подключен к выходу суммы 5;, а вход с весом +2 - к выходу переноса Р, одноразрядного сумматора 1 -го разряда,Выходы пороговых элементов 2 и 3 всех разрядов соединены с входами мцоговходового элемента ИЛИ 4, выход которого является контрольным выходом...

Преобразователь кодов

Загрузка...

Номер патента: 809175

Опубликовано: 28.02.1981

Авторы: Бойчев, Корнейчук, Смольникова, Тарасенко, Торошанко

МПК: G06F 7/38

Метки: кодов

...обрабатсинаемых слов.11 иболее близким по технической сущнсэсти к ирсдлагамоэму является постоянное запоминающее устройство для воспроизведения сложных функций, содержащее входной регистр, блок постоянной памяти, два вьхсэдных регистра и сумматор 12.11 достаткми этого устройства являются.больщие аппаратурные затраты и неноз. можность вычислять более одной функции.Цель изобретения - упрощение преобразователя.Поставленная цель достигается тем, что в преобразователь колон, содержащий первый блок постоянной памяти, первый сум ------ тг .г, ольникова,.9. Г Тарасенко" анко:., 1,".: "(5)) Ио, 4(ЩЩЯ 31 К) .1, С )с- .К 4 Р Ьгнк е Ф 11 лу и нный ряд определяется коффц 13(.Н 3( М 1О(с -" (Р3 Г(; СО,Лтпфк" 9АсАоцк),ЗЖ,с 1 С,КцЯ 15 10 рог 0 ОЛОКс...

Преобразователь двоичного кода вдвоично-десятичный и двоично-деся-тичного b двоичный

Загрузка...

Номер патента: 809155

Опубликовано: 28.02.1981

Авторы: Корнейчук, Пономаренко, Рахлин, Савченко, Тарасенко, Торошанко

МПК: G06F 5/02

Метки: вдвоично-десятичный, двоично-деся-тичного, двоичного, двоичный, кода

...- блок 5 приема информации - вход регистра 1. В каждом 1-ом5цикле (1 = 2, 4 2 п) по сигналу К из блока 9 управления информация, переписываемая из регистра 1 в регистр 2, корректируется сумматором 15. Коррекция заключается в сложении кода регистра 1 с кодом, вырабатываемым блоком 16 коррекции в за- говисимости от содержимого четвертого разряда (цепь 17) регистра 1 в (4)+1)-м такте цикла коррекции К=О, 1, 2, гп - 1).При нулевом значении четвертого разрядаз (4) +1) -м такте блок 16 коррекции вырабатывает код 0000, при единичном значении -код 1101, который в 4)+1) =м, (4)+2)-м,(4) +3) -м и (4) +4) -м тактах последовательномладшими разрядами вперед поступает навход сумматора 15. В цикле коррекции в каждом (4)+4)-м такта выработка сигнала...

Вычитающее устройство с контролем

Загрузка...

Номер патента: 807274

Опубликовано: 23.02.1981

Авторы: Корнейчук, Моллов, Тарасенко, Торошанко, Цонев

МПК: G06F 11/14, G06F 7/50

Метки: вычитающее, контролем

...Ь и заема 0 и выходом разности, В 1-го разряда, вход с весом - 1 подключен ко входу уменьшаемого Р , а вход с весом -2 к выходу заема 0 1-го разряда. Веса входов второго порогового элемента 3 равны -1, -1, +1, -1, +2, причем входы его с весом - 1 соединены со 40 входами вычитаемого Ь и заема Ои выходом разности В 1-го разряда, вход с весом +1 подключен ко входу уменьшаемого 0, а вход с весом +2 к выходу заема О 1-го разряда. Выхо ды первого и второго пороговых элементов 2 и 3 всех разрядов соединены совходами многовходового элемента ИЛИ 4, выход которого является контрольным выходом ВУ.5 О Устройство работает следующим образом.Входь первого и второго пороговых элементов 2 и 3 подключены таким образом, что при появлении ошибки на...

Сумматор с контролем

Загрузка...

Номер патента: 788108

Опубликовано: 15.12.1980

Авторы: Бугаенко, Корнейчук, Носаль, Савченко, Тарасенко, Торошанко

МПК: G06F 7/50

Метки: контролем, сумматор

...1 (гь 1)-го порогового элмента, выход переноса (+1)-го одноразрядно.го сумматора соединен с четвертым инверснымвходом с весом 2 .го порогового элементаи четвертым входом с весом 2 (+1)-го порогового элемента,На фиг. 1 изображена функциональная схема -го и (+1)-го разрядов сумматора; на фиг. 2 - таблица, поясняюшая работу сумматора.Устройство содержит и одноразрядных сумматоров 1, соединенных последовательно цепями переноса. Входь каждого одноразряд. ного сумматора 1 подключены ко входам соответствуюших разрядов операндов. Ко вхо. дам и выходам каждого -го 1и (1+1)-го 1. (+1) одноразрядных сумматоров подключены два девятивходовых пороговых элемента 2. ы+Ь - значения соответственно -го и (+1)-го разрядов входных операндов;- значение...

Устройство для вычисления степенной функции

Загрузка...

Номер патента: 769535

Опубликовано: 07.10.1980

Авторы: Кириченко, Корнейчук, Сороко, Тарасенко, Торошанко

МПК: G06F 7/38

Метки: вычисления, степенной, функции

...У; й - общее количество разрядов чис. ла У; Я - основание системы счисления. Тогда функция Х представляется в ви,В блоке памяти 2 по адресу Х; (где Х, = О, 1, 2 (2" - 1), т - разрядность операнда Х) хранятся значения чисел Х)-(-д) 40Значения операндов Х по входу 1 и У по входу,18 подаются соответственно на входы блока памяти 2 и на регистр 17, По управляющему сигналу, выдаваемому бло ком управления 13 по цепи 16, из блока 2- Р - о .на регистр 3 поступает число Х;,Цикл вычисления значения функции Хд заключается в выполнении Й тактов (где Й - разрядность операнда У), каждый из 50 которых состоит из двух подтактов.В первом подтакте, которому соответствует управляющий сигнал из блока управления 13, передаваемый по выходу 14, содержимое...

Устройство для воспроизведения функций одной переменной

Загрузка...

Номер патента: 723685

Опубликовано: 25.03.1980

Авторы: Дудков, Корнейчук, Носаль, Тарасенко, Торошанко

МПК: G11C 17/00

Метки: воспроизведения, одной, переменной, функций

...регистравходного слова. Объем памяти этогоустройства вычисляется по Формуле1 Ъ 3 пИ Е о+1 1 сдгд и - количество двоичныхразрядов входногослова,щ = о -- количество старших2 ва рЬ 2разрядов входногослова (2.Наиболее близким техническим решением к.изобретению является устройство для воспроизведения функцииодной переменной, содержащее последовательно соединенные сумматор, пер -вый регистр сдвига, накопитель, селектор, входной регистр, второй регистр сдвига, блок управления, подключенный к первому и второму регистрам сдвига, накопителю и селекторам,В накопителе этого устройства хранятся произведения всех возможных пар6-разрядных чисел (е ( и, и - разрядность входного числа). Результат формируется путем суммирования выбранных из...

Элемент трехзначной логики

Загрузка...

Номер патента: 652694

Опубликовано: 15.03.1979

Авторы: Бугаенко, Дугина, Корнейчук, Савченко, Тарасенко, Торошанко

МПК: H03K 3/29

Метки: логики, трехзначной, элемент

...между первым входом и выходом устройства, входы управленияключей соединеныс дополнительным втовторым входом устройства 1 ф На фиг.1 представлена схема предлагаемого элемента; на фиг,2 - принФципиальная схема одной из возможныхконкретных реализаций элемента.Устройство содержит первый вход 4 ф 1, соединенный через первый источникнапряжения 2 с входом инвертора 3,выход которого через ключ 4 соединенс выходом устройства 5, вход 1 соединен через последовательно соединенфб ные нелинейный элемент б и второйисточник напряжейия 7, с выходом 5устройства, вход 1 соедйнен черезвторой ключ 8 с выходом устройства5, управлякщие входы ключей 4 и 8 ЗО соединены с дополнительным входом 9652694 4можности и область применения элемента. формула...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 651419

Опубликовано: 05.03.1979

Авторы: Городний, Зеленин, Корнейчук, Ткаченко, Торошанко

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...импульсов через элементы И 22 и 23 соединены с входом дополнительного регистра 13. Кроме этого выход формирователя 21 подключен к триггеру 24. Прямой выход этого триггера, через элемент И 25 соединен с триггером 16, Прямой выход триггера 24, инверсный выход триггера 16 и выход дополнительного регистра 13 подключены через элемент И 26 к коммутатору 6. Выход элемента И-НЕ 9 и второй выход триггера 24 через элемент И 27 подключены ко второму триггеру 16.Запоминающее устройство с самоконтро. и м работает следующим образом.В случае появления в слове двойной ошибки от дешифтатора 3 поступает сигнал, который устанавливает триггер 4 в единичное состояние, и одновременно записывается в дополнительный регистр 13 накопителя. Изменение уровня...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 647684

Опубликовано: 15.02.1979

Авторы: Жабин, Кобзарь, Корнейчук, Пономаренко, Рахлин, Савченко, Тарасенко, Торошанко

МПК: G06F 7/38

Метки: извлечения, квадратного, корня

...шине7 появляется единичный сигнал, который проходит на цепи сдвига вправо на один разряд регистров 1, 7 и 8, В освободившийся старший разряд регистрачерез элемент И 4 записывается цифра, полученная на выходе суммы сумматора 2 (это возможно ввиду отсутствия единичного сигнала на шине 18 и, следовательно, наличия его на выходе элемента НЕ0). В старший разряд регистра 7 записывается цифра, бывшая в младшем разряде 5 этого регистра в предыдущем такте. Еслидвумя тактами ранее в младшем разряде регистра 7 находилась единица, то формирователь 6 формирует единичный сигнал на шине 15, Если в этом же такте триггер 3 находится в. нулевом состоянии, то на выходе элемента И 5 и элемента ИЛИ 9 появляется единичный сигнал и в следующем такте в...

Запоминающее устройство

Загрузка...

Номер патента: 639023

Опубликовано: 25.12.1978

Авторы: Бондарчук, Гаенко, Городний, Корнейчук, Покаржевский, Ткаченко, Торошанко

МПК: G11C 29/00

Метки: запоминающее

...соединен с регистром 11 слова (РС),который связан с сумматорами попод,ф 1) 2512 и с сумматорами повод (Е 2) 13.Выходы регистра 11 подключены к шине14 "выход информационного слова", авходы - к элементам ИЛИ 15 на который через шину 16 вход информацион- ЗОного слова" подается информация, В регистре слова 11 есть контрольные разряды групповой четности (КРГЧ) и контрольные разряды веточкой четности(КРВЧ)Выходы КРВЧ,КРГЧ 2 1 12 35и 2;2 13 соединены с блоком 17 сравнения контрольных разрядов (БСКР). Запоминающее устройство работает следующим образом.В режиме записи на вход 16 4 о поступает информационноеслово,которое проходит через элементы ИЛИ 15 и записывается в информационных разрядах реРгистра слова 11. Информационные разряды регистра...

Двоичный счетчик импульсов с контролем ошибок

Загрузка...

Номер патента: 610306

Опубликовано: 05.06.1978

Авторы: Корнейчук, Кузнецов, Пономаренко, Рахлин, Тарасенко, Торошанко

МПК: H03K 21/34

Метки: двоичный, импульсов, контролем, ошибок, счетчик

...прямым выходам основного и дополнительного триггеров и к нулевому вхо ду основного триггера, а выходы всехсемивходовых пороговых элементов соединены с соответствующими вхЬдами2 И входового логического элементаИЛИ . 30На чертеже приведена структурнаяэлектрическая схема счетчика.Счетчик содержит 3 Я разрядов, каждый из которых состоит из основного1 и дополнительного 2 триггеров, между которыми включены двухвходовые логические элементы И 3-6, инверторы7-12, семивходовые пороговые элементы 13 и 14, 2 М входовый элементИЛИ 15.На входы 16 и 17 поданы сигналы спредыдущего разряда,Сигнал с выходов 18 и 19 подаетсяна входы следующего разряда счетчика. Входы 20-23 элемента ИЛИ соединены с соответствующими выходами порого вых элементов других...

Устройство для воспроизведения функции одной переменной

Загрузка...

Номер патента: 597008

Опубликовано: 05.03.1978

Авторы: Корнейчук, Носаль, Тарасенко, Торошанко

МПК: G11C 17/00

Метки: воспроизведения, одной, переменной, функции

...входы накопителя 7 соединены с выходбм селектора4, Выходы накопителя 7 через доподнительный регистр сдвига 6 соединены с сумматором 8,Устройство работает следуюшим образом,Входное разрядное слово Х поступает на вход устройства последомтвльно-па-радлельным кодом (например, побайтно) ввиде 8 разрндных кодовых посылок, нричвм каждан 1 -и КОДоиая ПОСЫДКа сопровождается тактовым импульсом "Г (см,фнг, 2). Каждан 1 я кодовая посылкапредставляет собой ь -разрядное словом .Предположив, что число Х поступает состарших разрядов, его можно представитьв ВидеХ 2(ф) 6 Х .26 2 И+ И- )С Х ,252Тогда функцию Х можно представитьв виде: 4Х(например, если Х =011, Хк =101, то запись ХХпредставляет собой код 011101 . Ло адресу Х; Х иэ накопителя 7...

Запоминающее устройство

Загрузка...

Номер патента: 560255

Опубликовано: 30.05.1977

Авторы: Городний, Корнейчук, Тарасенко, Торошанко

МПК: G11C 11/00

Метки: запоминающее

...слова записывается набуферной регистр 5, управляющая часть декодирустся блоком 9 и проходит на счетчик10. Блок 7 декодирования по шине 22 настраивается на декодирование корректирующегокода, мощность которого равна числу, записанномуа счетчике 10, т. с. числу т+1. Информационная часть слова с буферного регисзра 5 дскодируется и корректируется блоком7 и выдается па регистр 8 слова.При этом возможны три варианта работыолока 7 декодирования:) исправлена т+1 ошибка (т+1 - число,записанное на счетчике) 10);6) исправлсно число опшбок меньше т;в) исправлено т ошибок.Одновременно с выборкой информации изнакопптсл 5 2 па реГистр 8 слоьа код адресана рсгистрс 1 сравнивается элементом 15 ссодержимым адресн части 17 Всех регистров блока 16.В Та ,Т....

Запоминающее устройство

Загрузка...

Номер патента: 529481

Опубликовано: 25.09.1976

Авторы: Городний, Корнейчук, Тарасенко, Торошанко

МПК: G11C 11/00

Метки: запоминающее

...1, Код старших разрядов регистраадреса 1 поступает на дешифратор 8, который открывает один из элементов И 11,Блоки кодирования 5 и декодирования 6настраиваются ца обработку корректирующего кода, мощность которого равна числу, записанному в выбранном регистре мощности корректирующего кода, Запись числав выбранную ячейку происходит Обычнымобразом, Число из регистра числа 7 поступает на блок кодирования 5 и записывается в выбранную ячейку накопителя 3.В режиме чтения число из выбраннойячейки накопителя 3 поступаст ца блокдекодирования 6 и записывается на регистр числа 7,При работе блока декодирования 6 врежиме чтения возможны два случая. В первом случае блок декодирования 6при обращении к-ой ячейке исправилгг . 1) ошибку, где оп +...

Устройство для вычисления функции ах

Загрузка...

Номер патента: 520595

Опубликовано: 05.07.1976

Авторы: Корнейчук, Тарасенко, Торошанко

МПК: G06F 17/10, G06F 7/544

Метки: вычисления, функции

...умножения, блок памяти для хранения программывычислений и управляющий блок, и входные шины числа Х.Недостатком известных устройств являся сложность их структуры.Целью изобретения является упрощениеустройства,Поставленная пель достигается тем, чтоустройство содержит ( блоков постояннойпамяти, выходы которых соединены со входами блока умножении, входные шины числаХ разделены на Ч грутш, причем шины каждой группы подключены к адресным входамсоответствующего блока постоянной памяти.На чергеже представлена блок-схемаустройства.Устройство со 1числа Х,блоковиблок умножения 3 ла счисления;ню Ъ Й+ -+ -6 оэ,ефф-1-го каждо ф -м тится 5 3 чиселкоды адреа Х на входлока рстоянА"1блок умножеих чисел на52 О 595 аз 4384/204 И Тираж 864 П ое ППП...

Запоминающее устройство

Загрузка...

Номер патента: 514342

Опубликовано: 15.05.1976

Авторы: Городний, Корнейчук, Тарасенко, Торошанко

МПК: G11C 11/00

Метки: запоминающее

...чертеже изображена блок-схема предложенного запомшгающего устройства,Устройство содержит накопитель 1 с адресным входом 2 ц первым выходом 3, подклю- О ченным через буферный регистр 4 к блокудекодирования 5, блок кодирования 6, выход которого соединен с первым входом накопителя 1, регистр слова 7, блок управления 8, счетчик 9, дополнительные олокц кодирования 10 5 ц декодирования 11, входы которых соединеныс выходом счетчика 9 ц вторым выходом накопителя 1, а выходы - со вторым входом накопителя 1 и входом счетчика 9.438ого комизобретеЖ.35,аказ 15025ЦНИИП дписное Тираж (23ета Совета Минисий и открытийаушская наб., д. 4 Изд.И Государствен по делам 113035, Москва, Цикл обращения к запоминающему устройству состоит из такта чтения и такта...

Контролируемый п-разрядный сумматор

Загрузка...

Номер патента: 500527

Опубликовано: 25.01.1976

Авторы: Корнейчук, Тарасенко, Торошанко

МПК: G06F 11/28

Метки: контролируемый, п-разрядный, сумматор

...4, 5, 6 с выходами переносов С/IСполусумматоров 1, 2 с выходомпереноса С элемента ИЛИ 3 и с выходомсуммы 3 полусумматора 2. Входы восьми- цивходового порогового элемента 9 с весамивходов, равными "1", и порогом срабатывания, равным "4, соединены соответственно с выходами переносов С., С полу//сумматоров 1, 2 с выходом суммы Яц 5полусумматора 2, с выходом элемента И 7входы которого соединены со входами слагаемых Я,данного разряда и с выходом суммы , полусумматора 1, остальные входы порогового элемента 9 соедине- Оны соответственно с выходом обратногокода переноса элемента ИЛИ 3 соседнегоразряда и с обратными кодами слагаемыхЯ Б. данного разряда, причем выходы4пороговых элементов 8, 9 всех разрядов -Юсоединены со входами многовходового...