Чахоян

Страница 2

Декодирующее устройство

Загрузка...

Номер патента: 720757

Опубликовано: 05.03.1980

Авторы: Маркарян, Наджарян, Чахоян

МПК: H03M 13/51, H04L 17/30

Метки: декодирующее

...при этом правильная коррекция ошибок синдрома производится при (К/2 - 1) и меньше ошибках для случая, когда к - четное, и при (К - 1)/2 и меньше ошибках, когда к - нечетное, аинформация о наличии ошибки синдрома выдается в случае, когда кратность ошибки лежит в пределах от 1 до (к - 1) включительно. Дешифратор 2 выдает на первые входы блока 3 код, корректирующий ошибку (т + к)-разрядного кода. После чего скорректированный (т + к)-разрядный код с выхода блока 3 поступает на входы устройства,К-разрядный код на выходе блока 5 образуется следующим образом.Ц= Я+ У 1 35 где Ч - 1-ая компонента к-разрядного кода на выходе блока 5,Я - 1-ая компонента синдрома. ац - если 1-столбец Н-матрицы содержит большенулей, чем единиц.Подставляя значения Я...

Устройство для контроля электропитания электронной вычислительной машины

Загрузка...

Номер патента: 693376

Опубликовано: 25.10.1979

Авторы: Григорьян, Казарян, Мкртчян, Наджарян, Погосян, Чахоян

МПК: G06F 11/04

Метки: вычислительной, электронной, электропитания

...выходами с соответствующими нходами схемы сравнения с допусками, выход которой янляется выходом блока, входы дешифратора коданормализованного значения напряженияявляются соотнетствующими входамиблока.На чертеже представлена блок-схемаустройства, содержащего блок 1 ввода,блок 2 дешифрации адреса источникапитания, блок 3 выборки источника питания, блок 4 дешифрации кода типаисточника питания, блок 5 нормализации, блок б аналого-цифрового преобразования, блок 7 вычисления результата, включающий схему сраннения 8с допусками и дешифратор 9 кода нормализованного значения напряжения,выход 10 и входы 11 и 12 устройства.Устройство работает следующим образом.Под действием сигнала на входе11 блок 1 через блок 2 и блок 3 подключает к...

Программируемое постоянное запоминающее устройство

Загрузка...

Номер патента: 668006

Опубликовано: 15.06.1979

Авторы: Терзян, Чахоян, Щетинин

МПК: G11C 17/00

Метки: запоминающее, постоянное, программируемое

...1, дешифратор числа 2, числовыеформирователи 3, числовые шины 4, накопитель 5, разрядные шины 6, разрядный дешифратор 7, усилители считывания 8, дополнительные числовые формирователи 9,коммутатор 1 О, адресные шины 11, выходные шины 12,Работа устройства в случае, когда всеэлементы накопителя 5 и числовые формирователи 3 исправны, происходит как обычно: код адреса поступает на адресные шины11 и адресный формирователь 1, с выходакоторого адрес поступает на вход разрядного дешифратора 7 и входы дешифраторачисла 2. Дешифратор числа 2 возбуждаетсоответствующий числовой формирователь 3и выбирает одну из числовых шин 4 накойителя 5. При этом на разрядные шины 6выдается храняшаяся по данному адресуинформация из накопителя 5, которая...

Запоминающее устройство с блокировкой неисправных элементов памяти

Загрузка...

Номер патента: 641503

Опубликовано: 05.01.1979

Авторы: Терзян, Чахоян

МПК: G11C 29/00

Метки: блокировкой, запоминающее, неисправных, памяти, элементов

...регистром 3 и проверяется блоком контроля 4. Если слово исправно, то оно поступае на входные шины 14. При обнаружении блоком контроля 4 ошибки блок управления 10 производит анализ, который выявляет, произошел сбой или отказ ЭП (например, многократным считыванием по данному адресу). Если произошел сбой, то при повторных считываниях информация восстановится и будет. выдана на шины 14.Если выясняется, что произошел отказ ЭП, то блок управления 10 реализует следующую программу. 4гистре 5 информация фиксируется, а на счетчик 7 от блока О начинают поступать счетные импульсы. Под управлением сигналов на выходах счетчика 7 коммутатор 6 последовательно выдает в блок 10 содержимое каждого разряда регистра 5. Если очередной разряд содержит 1, то...

Оперативное запоминающее устройство с блокировкой неисправных запоминающих элементов

Загрузка...

Номер патента: 556502

Опубликовано: 30.04.1977

Авторы: Терзян, Чахоян

МПК: G11C 29/00

Метки: блокировкой, запоминающее, запоминающих, неисправных, оперативное, элементов

...8 контроля, определяющим работоспособность каждой группы разрядов, и заносится в разряды информационной части блока 7. Число таких разрядов в блоке 7 равно числу групп разрядов в слове дополнительного накопителя 5. Для того, чтобы заполнение дополнительного накопителя 5 было оптимальным, необходимо, чтобы резервные группы разрядов подключались в работе с основным накопителем по такому закону, который бы позволял использовать все резервные группы разрядов дополнительного накопителя 5, но при этом не требовалось бы периодической перекомпоновки размещенной в блоке 7 информации. Цели оптимального заполнения служат элементы И 9, 14 и 15 и ИЛИ 10, 11 и 13, а также специальная программа, реализуемая блоком управления 6 и счетчиком 12. С этой...

Многоканальный генератор импульсов

Загрузка...

Номер патента: 544109

Опубликовано: 25.01.1977

Авторы: Наджарян, Чахоян

МПК: H03K 3/72

Метки: генератор, импульсов, многоканальный

...15 триггера 14 появляется уровень, разрешающийпрохождение сигналов счетчика 13 через те элементы И 9, 10 и 11, на которые поступает разрешение от запоминающего устройства 1,При срабатывании блока 5 сравнения, например, происходит установка триггера 16в единичное состояние и на выходе 18 формируется передний фронт выходного сигнала; при срабатывании блока 6 сравненияпроисходит установка триггера 16 в нулевое состояние и формирование заднего фронта вь.ходного сигнала на выходе 18. В других каналах выходные сигналы формируютсяаналогично,При срабатывании блока 4 сравненияпроисходит установка триггера 14 в нулевоесостояние и снятие разрешения элементовИ 9, 10, 11, тем самым запрещается прохождение выходных сигналов счетчика 13на входы...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 527742

Опубликовано: 05.09.1976

Автор: Чахоян

МПК: G11C 17/00

Метки: запоминающее, постоянное

...адреса 2,в адресах которых имеются неисправные разряды. Выходы накопителя 3 подключены к входам соответствующего блока сложения по модулю два 5, другой вход которых соединен с выходом соответствующего элемента "ИЛИ" 4, Выходы блоков сложения по модулю два 5 соединены с соответствующими разрядными шинами 7 и 8.В рассматриваемом ПЗУ на восемь адресов по два разряда в каждом считается, что первые пять527742 10 ЦНИИПИ Заказ 20 Т одинарное филиал ППП "Патент", г. У роектная, 4 адресов без дефектов, а в остальных трех адресах имеются неисправные запоминающие элементы. При этом неисправные запоминающие элементы должны были хранить в шестом адресе во втором разряде (разрядная шина 8) - "Г, в седьмом адресе в первом разряде (разрядная шина 7)...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 516101

Опубликовано: 30.05.1976

Авторы: Терзян, Чахоян

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем

...устапяпливаст счетцпк 8 В нулевос состояние, а также снимает сигналы об ошиб,ке с вторых выходов блока контроля 5, на которых сигналы о первоначальных ошибках сохраняются вплоть до сигнала окончания цикла считывания. При обнаружении ошибки в первом и повторном считывании из накопите 10 15 20 25 30 35 40 45 50 55 60 65 ля 3 блок:; б В Оаботе устройств,. Ис ча 1 В, - К ГОднако, если при повторном считывании т;овь Выдает сигнал ошибки блок 5, то с СГ- чик 8 станяВливяетс 51 сиГнялом От элемента В олоке управления 9 программу записи и сцнтывапия с инвертированием по тому же адресу. При этом блок 9 Временно (до окончания указанной программы) блокирует пергые Выходы блока контроля 5, а на Вторых его выходах сохраняется информация об отказах...

Запоминающее устройство с блокировкой неисправных запоминающих ячеек

Загрузка...

Номер патента: 507900

Опубликовано: 25.03.1976

Авторы: Терзян, Чахоян

МПК: G11C 29/00

Метки: блокировкой, запоминающее, запоминающих, неисправных, ячеек

...то блок 6 не обнаруживает ошибки, на выходе дешифратора 7 сигналы отсутствуют и на выходные шины 17 поступает исправная информация. При появлении в этом случае сбоя или неисправности в другом разряде савва (т.е. второй ошибки), она исправляетсяблоком б,тогда как первая .исправляетсяЪакопителем 8, Информация от блока 6 о второй ошибке не заносится в накопитель 8, чтобы не испортить хранимую в нем информацию о первой ошибке.Итак устройство имеет возможность исправить уже одновременно две ошибки в слове ( при последовательном их появлении)1 тогда как код Хемминга может исправить лишь одну. При появлении третьей ошибки или одновременно двух и более ошибок, данное устройство не может их корректировать и выдает по шине 20 сигнал многократной...

Запоминающее устройство с блокировкой неисправных ячеек

Загрузка...

Номер патента: 492000

Опубликовано: 15.11.1975

Авторы: Терзян, Чахоян

МПК: G11C 29/00

Метки: блокировкой, запоминающее, неисправных, ячеек

...устройства. О, А, Терзян и Л. М. Чахоягруппу слов накопителя 6, соединены с входами преобразователя 2, дешифратора 5 и адресными входами накопителей 10 и 11, Выходы 16 второй группы разрядов регистра 3, определяющей слово в группе слов, соединены с входами преобразователя 2, дешифратора 5, блока 12 и информационными входами накопителя 11,Работа устройства происходит следующим образом,Согласно поступившему на регистр 3 коду адреса дешифратор 5 выбирает из накопителя 6 соответствующую группу слов и определенное слово в ней, которое по команде от блока 9 поступает на регистр 7. Одновременно с этим, согласно коду первой группы разрядов кода адреса, в накопителях 10 и 11 выбираются по одному слову, которые соответствуют выбранной в...

Постоянное запоминающее устройство с блокировкой неисправных запоминающих элементов

Загрузка...

Номер патента: 491158

Опубликовано: 05.11.1975

Авторы: Терзян, Чахоян

МПК: G11C 17/00

Метки: блокировкой, запоминающее, запоминающих, неисправных, постоянное, элементов

...информации 4 с цнформаццоннымцразрядами 5, блок хранения кодов неисправных разрядов 6, и дешцфраторов кода неисправного разряда группы информационных5 разрядов 71 - 7Входы регистра адреса 1 ц блока 6 соединены с шинами кода адреса 8. Выходы регистраадреса 1 соединены через дешифратор кодаадреса 2 с накопителем 3, выходы которого10 соединены с входами информационных разрядов 5 регистра информации 4. Выходы блока 6 соединены с входами соответствующихдешифраторов 7, - 7 выходы которых подключены к входам соответствующих цнформа 15 ционных разрядов,ПЗУ работает следующим образом.Код адреса 8 одновременно поступает нарегистр информации 4 и блок 6.При обращении по исправному адресу20 ПЗУ работает как обычно: выбранное с помощью дешифратора...