Постоянное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 527742
Автор: Чахоян
Текст
Союз СоветскихСоциалистическихРеспублик ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(61) Дополните авт. св 8463442 1) М. Кл.е б 11 С 17/00 аявлеио 30.10.7 присоединени явкиосударственный комитетСовета 1 йннистрав СССРоа делам изасретеннйи открытий 3) Приоритет -3) Опубликовано 05,09,76, Бюллете33 УДК 628.327.645) Дата опублик ания описания 08.07,7 2) Автор изобретени Л. М. Чахо явитель СТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО 2 ЗУ Изобретение относится к области вычислительной техники и может быть использовано в цифровых вычислительных машинах.,Известно постоянное запоминающее устройство (ПЗУ) с исправлением информации дефектных запоминающих элементов (разрядов), содержащее регистр адреса, дешифратор кода адреса, накопитель, в котором каждое слово (информация) представляется дважды, в прямом и дополнительном кодах. При обращении к адресу с неисправными 10 разрядами специальным детектором эти ошибки обнаруживаются, выдается сигнал, запрещающий поступление неисправной информации на выход ПЗУ и осуществляется обращение по новому адресу, в котором хранится информация в дополвитель И ном коде. Считанная вновь информация инвертируется и передается на выход ПЗУ в прямом коде.При такой организации ПЗУ не обнаруживается, а следовательно, не исправляется четное число неисправностей, увеличивается оборудование, так 20 как информация хранится в прямом и дополнитель.ном кодах, затрудняется изменение информации в каком - либо адресе и снижается надежность ПЗУ.Цель изобретения - повышение надежности Зля этого оно содержит по одному на каждый разряд блоку сложения по модулю два, один вход которого соединен с выходом элемента "ИЛИ", указывающего на неисправность, а другой вход - с соответствующим выходом накопителя.На чертеже приведена блок-схема предлагаемого постоянного запоминающего устройства,Устройство содержит регистр адреса 1, дешифратор 2 кода адреса, накопитель 3, элементы ффИДИ" 4, блоки сложения по модулю два 5,Входы регистра адреса 1 соединены с адресными шинами 6, а выходы - с соответствующими входами дешифратора кода адреса 2, Выходы дешифратора кода адреса 2 подключены к соответствующим входам накопителя 3. Входы элементов "ИЛИ" 4 связаны с теми выходами дешифратора кода адреса 2,в адресах которых имеются неисправные разряды. Выходы накопителя 3 подключены к входам соответствующего блока сложения по модулю два 5, другой вход которых соединен с выходом соответствующего элемента "ИЛИ" 4, Выходы блоков сложения по модулю два 5 соединены с соответствующими разрядными шинами 7 и 8.В рассматриваемом ПЗУ на восемь адресов по два разряда в каждом считается, что первые пять527742 10 ЦНИИПИ Заказ 20 Т одинарное филиал ППП "Патент", г. У роектная, 4 адресов без дефектов, а в остальных трех адресах имеются неисправные запоминающие элементы. При этом неисправные запоминающие элементы должны были хранить в шестом адресе во втором разряде (разрядная шина 8) - "Г, в седьмом адресе в первом разряде (разрядная шина 7) - "1", а во втором разряде - "О", и восьмом адресе в первом разряде - "О".,Код адреса 6 поступает на регистр адреса 1 и согласно коду адреса выбирается один из выходов дешифратора кода адреса 2. Если обращение производится к исправным адресам, то информация этих адресов из накопителя 3 через блок сложения по модулю два 5 поступает без изменений на разрядные шины 7 и 8, так как сигналы на выходах элементов "ИЛИ" 4 соответствуют информации "О"При обращении по неисправному адресу, например, к седьмому адресу, в первом разряде которого вместо "Г снитается "О" а во втором разряде вместо "О" - "1", на выходах элементов "ИДИ" 4 формируются сигналы, соответствующие информации "1".Информация первого разряда "О" ,с выхода накопителя 3 поступает на блок сложения по модулю два 5 и, так как на другой его вход поступает от элемента "ИЛИ" 4 - "1", то на разрядную шину 7 выдается исправная информация "1",. Аналогично исправляется информация второго разряда. На вхо ды блока сложения по модулю два 5 поступают "1" 4от элемента "ИДИ" 4 и накопителя 3, и на разрядную шину 8 выдается исправная информация "О"В случае обращения к адресам с одним неисправным разрядом, например к шестому адресу,5 сигнал "1" формируется только на выходе элемента"ИЛИ" соответствующего неисправного разряда иисправляется только информация этого разряда.Информация остальных разрядов этого слова выдается на разрядные шины без изменений,Таким образом при обращении к адресам снеисправными разрядами срабатывают элементы"ИЛИ", соответствующие неисправным разрядам,. ис помощью блоков сложения по модулю два, накоторые поступают информации из накопителя,осуществляется исправление ошибок. Формула изобретения Постоянное запоминающее устройство, содержащее регистр адреса, выходы которого соединены с соответствующими входами дешифратора кода адреса, а выходы дешифратора кода адреса подклю. чены к соответствующим входам накопителя и один элемент "ИДИ" на каждьй разряд, о т л и ч аю щ е е с я тем, что, с целью повышения надежности работы устройства, оно содержит по одному на каждьй разряд блоку сложения по модулю два, один вход которого соединен с выходом элемента "ИЛИ", а другой вход - с соответствующим выходом накопителя.
СмотретьЗаявка
1846344, 30.10.1972
ПРЕДПРИЯТИЕ ПЯ А-7390
ЧАХОЯН ЛЕОНИД МИКАЕЛОВИЧ
МПК / Метки
МПК: G11C 17/00
Метки: запоминающее, постоянное
Опубликовано: 05.09.1976
Код ссылки
<a href="https://patents.su/2-527742-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство</a>
Предыдущий патент: Устройство для запоминания теплового сигнала
Следующий патент: Запоминающая матрица
Случайный патент: Установка для нагнетания в скважины скрепляющих растворов