Боюн

Страница 6

Устройство для дефференцирования алгебраических полиномов

Загрузка...

Номер патента: 487391

Опубликовано: 05.10.1975

Авторы: Боюн, Малиновский, Соловьев

МПК: G06F 17/10

Метки: алгебраических, дефференцирования, полиномов

...соответствующими входами первой группы вхадов блока умножения, соответствующие входы второй группы входов которого падключены к выходам блока коэффициентов полинома, и соответствующими входами первой группы входов блэка деления, соогвегствуюш 1 ие входы второй группы входов которого подклю 20 рова пен,и поли степе поли 25 в бл сле выхо знач рые ЗО соотблока уменьшения п эффициентов, одна подключена к выхода вторая - к в дифференцирования. тройства для диффер еских полиномов прилинома от а, до аь поступающие на соответствующие входы блока умножения 3 из блока коэффициентов полинома б. Полученные произведения (от а 1 до аЫ) поступают на соответствующие входы блока уменьшения 5 порядковых номеров коэффициентов 4, кото,рый осуществляет...

Устройство реализации нелинейных зависимостей для гибридных вычислительных систем

Загрузка...

Номер патента: 485474

Опубликовано: 25.09.1975

Авторы: Алишов, Боюн, Козлов

МПК: G06J 1/00

Метки: вычислительных, гибридных, зависимостей, нелинейных, реализации, систем

...преобразователь . 3, блок 4 усилителей счи-,тывания, вентили 5-1, 5-2, 5-3, блоки6-1, 6-2, 6-3 определения направленияприращения, реверсивные счетчики 7-1,7-2, 7-3, блоки 8-1, 8-2, 8-3 ключей,блоки 9-1, 9-2, 9-3 сравнения, аналогоЭОвую вычислительную машину 10, пере-ключатель 11 логарифмической нелинейности;.переключатель 12 экспоненциальной нелинейности, блок 13 формирования эталонного напряжения, канал 14 логарифмической нелиней-Збсти и канал 15 экспоненцйальной нелиней,ности, управляющие входы 16 и 17 уст-,о ойстваУстройство работает следующим образом,ьсли на управляющиевходы переключателя 11 логарифмической нелинейности ипереключателя 12 экспоненциальной нелинейности не поступает сигнал управлениясо входа 16 устройства,...

Цифровая интегрирующая система для решения линейных дифференциальных уравнений

Загрузка...

Номер патента: 481051

Опубликовано: 15.08.1975

Авторы: Боюн, Козлов

МПК: G06J 1/02

Метки: дифференциальных, интегрирующая, линейных, решения, уравнений, цифровая

...коммутатора 2 ко входам иптеграторов 1 подключается такое количество устрОЙстБ умножения 3, с,Олько пснулсвых коэффициентов содержится в соответствм 0- щем уравнении с стемы, Из за поминаопего устройства коэффнцие тов 12 ня устройс(ва умножения 3 заносятся колы пдс;оя ных коэффициенто 3, 2 на регисты ядресдз 7 из запоминающего устройства адресов 11 в унитарном коде заносятся адреса коэфф;цнен гон, характеризующие связи переменных данного уравнения с переменным остялпьх , )ЯВ:с:ий системы. Генератор колов 10 в.радеть:3 яст последовательно коды в соответствии с прш;ятой системой кодирования, например в случае бп:ярпой системы кодирования генератор колов 10 выдает коды +1 и- 1 последо.32 ельни. В зависимости от кода в счетчике 8. Пя Вход...

Устройство для вычисления сумм произведений

Загрузка...

Номер патента: 480077

Опубликовано: 05.08.1975

Авторы: Боюн, Козлов, Писарский

МПК: G06F 7/50

Метки: вычисления, произведений, сумм

...модуля 4 сумматора 5 соединен с выходом переноса 8 модуля 4 п-й строки, п-го столбца матрицы 3, Результат вычисления снимается с выходов 12 и 13.Одноразрядный модуль сложения (фиг. 2) содержит последовательно соединенные одноразрядный умножитель 14, полусумматоры 15 и 16 и запоминающие блоки суммы 17 и переносов 18.Выходы переносов умножителя 14 и полу- сумматоров 15 и 16 соединены со входами запоминающего блока переносов 18.Устройство работает следующим образом. . На входы 6 модулей 4 матрицы 3 поступают коды множителя первой пары чисел с регистра множителя 2. На входы модулей 4 поступают коды множимого первой пары чисел с регистра множимого 1. Результаты поразрядного перемножения множимого и множителя запоминаются в модулях 4. На...

Двоичный арифметико-логический блок

Загрузка...

Номер патента: 476578

Опубликовано: 05.07.1975

Авторы: Боюн, Козлов, Малиновский

МПК: G06F 7/00

Метки: арифметико-логический, блок, двоичный

...полными, цоимеют большую избыточность при выполцеции основных арифметических операций ибольшое количество выводов,Предлагаемое устройство отличается от известцого тем, что выход суммы первого полусумматора соединен со входом второго полусумматора, выходы переносов обоих полусумматоров соединены через схему разделения совходом триггера переноса, выход которого соедицец со входом первого полусумматора.Указанные связи позволяют расширить область применения устройства и уменьшить число наружных выводов.Схема двоичного арифметико-логическогоблока приведена ца чертеже.Схема содержит схему логического умно- ЗО кения 1, первый и второй полусуммдторы 2 ц 3, триггер результата -1, схему рдзлелецця 5, триггер переноса 6 и схему коцтроля...

Вычислительная система для решения линейных дифференциальных уравнений

Загрузка...

Номер патента: 469980

Опубликовано: 05.05.1975

Авторы: Боюн, Козлов

МПК: G06J 1/02

Метки: вычислительная, дифференциальных, линейных, решения, уравнений

...коды коэффициентов первого уравнения системы. С регистров приращений 11 на входы устройств умножения переменных 3 поступают коды приращений зависимых переменных. На вход устройства умножения функций 4 из запоминающего устройства коэффициентов 5 поступает значение приращения функции. Тогда на выходе сумматора 2 получается значение, соответствующее величине правой часги первой строки системы уравнений. Это значение поступает на вход интегратора 1 первой цепочки интеграторов через первый элемент И 15, который открывается при помощи сигнала, поступающего с дешифратора 8. Аналогично вычисляются последующие строки системы уравнений, С выходов интеграторов 1 приращения переменных поступают на входы сумматоров приращений 12, где они...

Цифровая интегрирующая система для решения линейных дифференциальных уравнений

Загрузка...

Номер патента: 450198

Опубликовано: 15.11.1974

Авторы: Боюн, Козлов

МПК: G06J 1/02

Метки: дифференциальных, интегрирующая, линейных, решения, уравнений, цифровая

...10, запоминающее устройство адресов 11, запоминающееустройство, коэффициентов 12, устройство уп.равления 13, дополнительный элемент И 14,входы системы 15 и 16,о Система работает следующим образом.Количество цепочек, состоящих из регистра адреса 7, схемы сравнения 6, вентиля столбцов 5, регистра приращений 4 и устройства умножения 3, выбирается равным количеству ненулевых коэффициентов в матрице решаемой системы уравнения.При помощи, коммутатора 2 ко входам интеграторов 1 подключается такое количество устройств умножения 3, сколько ненулевых коэффициентов содержится в соответствующем уравнении системы. Из запоминающего устройства коэффициентов 12 в устройства умножения 3 заносятся коды постоянных,коэффициентов (это делается только...

Универсальное гибридное вычислительное устройство

Загрузка...

Номер патента: 311283

Опубликовано: 01.01.1971

Авторы: Аристов, Боюн

МПК: G06J 1/00

Метки: вычислительное, гибридное, универсальное

...которые вьгчисляются блоками 5 и б, устройством 3 и автоматом 1,В блоке цифроаналоговых умножителей 5 и блоке суммирования 6 при вычислении правой части 1-строки получается произведение вектора решения, поступающего на аналоговые входы блока цифроаналоговых умножителей 5 на 1-строку матрицы коэффициентов. При этом коэффициенты поступают из памяти цифрового автомата 1 по кодовым шинам чисел на цифровые входы блока цифроаналоговых умножителей 5 и могут быть как постоянными, так и изменяющимися во времени, Кроме того, по данным решения, поступающего в цифровой автомат 1 через блок цифроаналоговых умножителей 5, вспомогательный коммутатор 12, блок суммирования б, основной коммутатор 11 и преобразогатель напряжение-код 9 могут быть...

Устройство для моделирования обыкновенных дифференциальных уравнений

Загрузка...

Номер патента: 307404

Опубликовано: 01.01.1971

Авторы: Боюн, Ворсо, Институт, Малиновский

МПК: G06F 17/13

Метки: дифференциальных, моделирования, обыкновенных, уравнений

...30740425 зо 35 40 дений значений производных и решения на коды коэффициентов уравнения, которая через ключ 17 и аналоговое запоминающее устройство 13 поступает на вход интегратора 3 и представляет собой напряжение обратной связи для моделирования данного дифференциального уравнения.Закон изменения переменных коэффициентов и нелинейные преобразования отрабаты ваются в цифровом блоке 1.При моделировании системы четырех дифференциальных уравнений первого порядка ключи 21 - 23 между интеграторами разомкнуты. На цифровые управляемые сопротивления 7 - 10 и 32 поступают коды коэффициентов и правая часть первой строки системы дифференциальных уравнений, В зависимости от знака этих коэффициентов включаются ключи 24 или 25, 2 б, или 27, 28,...

Всьсоюзная •пате111ш-техннгнаг;

Загрузка...

Номер патента: 284447

Опубликовано: 01.01.1970

Авторы: Боюн, Малиновский

МПК: G06G 7/32, G06J 1/00

Метки: всьсоюзная, •пате111ш-техннгнаг

...10 и 11, 12 и 13, 14 и 15 соответственно, или просто преобразовывать цифровые коды в аналоговые сигналы для последующего их суммирования на усилителе 48 постоянного тока секции 2.Секция 2 содержит усилитель 48 постоянного тока с цифро-аналоговым преобразователем 49 в цепи обратной связи и выполняет функции суммирования результатов вычисления и 0 преобразования всех блоков секции 1 и деленияполученной суммы на коэффициент, задаваемый на цифровой вход 50 цифро-аналогового преобразователя 49.Секция 3 содержит цифро-аналоговые преобразователи 51, 52, компаратор 53, устройство-схему 54 определения полярности и ключи 55 - 58. Секция выполняет функции связи гибридного арифметического устройства с устройством управления.Аналоговые входы 59 - 66...