Патенты с меткой «вычислительной»

Страница 23

Устройство для сопряжения вычислительной машины с каналами связи

Загрузка...

Номер патента: 1798790

Опубликовано: 28.02.1993

Авторы: Кашин, Сечкин

МПК: G06F 13/00

Метки: вычислительной, каналами, связи, сопряжения

...данных 10 из вычислительной машины, Запись информации сопровождается сигналам на входе 12.При этом на входах 17 приемопередатчиков 2 могут присутствовать или отсутствовать синхроимпульсы от абонентов соответствующих каналов связи, При наличии сййхроимпульсов последние поддерживают в единичном состоянии триггеры 8 первой группы, несмотря на периодический сброс в нулевое состоянйе сигналом с выхода элемента ИЛИ 7,В противном случае, т,е. при отсутствии или пропадании синхроимпульсов на входе 17, триггер 8 первой группы соответствующего канала останется в нулевом состоянии,Состояние выходов триггеров 8 транслируется на вторые триггеры 9, выходы которых присоединены к входу установки признака "Готовность абонента" 16 в регистре состояния...

Ячейка однородной вычислительной структуры

Загрузка...

Номер патента: 1798795

Опубликовано: 28.02.1993

Авторы: Дычаковский, Кузьмин, Стрельченок, Шостак

МПК: G06F 15/00

Метки: вычислительной, однородной, структуры, ячейка

...импульса напрякения, 25поступающего через программный входУВП в режиме выполнения команд, Это приводит к тому, что управляющие. сигналы, поступающие из регистра команд 5 навыходные коммутаторы 21, 22, блокируются, а управление работой выходного комму. татора 23 осуществляется счетчиком 16.Содержимое счетчика 16 меняется под воздействием импульсов, поступающих по программному входу.5, В этом случае время 35взаимодействия абонентов через ВЯ ОВСопределяется промекутком между импульсами, поступающими по программному входу 5, Сброс этого режима осуществляетсяпервым тактовым импульсом по входу 7 в 40режиме программирования,Формула изобретенияЯчейка однородной вычислительнойструктуры, содержащая два входных коммутатора, коммутатор...

Станция локальной вычислительной сети

Загрузка...

Номер патента: 1805474

Опубликовано: 30.03.1993

Авторы: Гладун, Ковш, Кочелаевский, Севрукевич

МПК: G06F 13/00

Метки: вычислительной, локальной, сети, станция

...чтения ЕЛКОВО, который поступает на соответствующий вход блока 9, вызывая снятие сигнала готовности прямого доступа ВАЙО. Со снятием сигнала ВАЙО исчезает одно из условий для выработки сигналов запроса чтения ЙОВО и процесс передачи блока данных в процессор из блока 10 заканчивается. По окончании чтения вырабатывается сигнал запроса прерывания ВО, поступающий в процессор. По этомусигналу процессор считывает слово состояния станции и опредеяет, что прерывание было по окончании передачи данных из блока 10 в ЭВМ. При чтении слова состояния станции запрос прерывания снимается. Страница, из которой закончен прием информации, помечается в блоке 8, как свободная, для чего подается команда записи в определенный порт данного блока 8.Процесс...

Система обмена данными в вычислительной сети

Загрузка...

Номер патента: 1807493

Опубликовано: 07.04.1993

Авторы: Вьюнник, Капустин, Могутин, Сорокин, Тимонькин, Ткаченко, Топорков, Харченко

МПК: G06F 13/12

Метки: вычислительной, данными, обмена, сети

...4 Таблица 5 а бди и м е ч а н и е. " Х" - безразличное состояние; - остальные 29 кодов (из 32 возможных) функций являются резервньми и в рассматриваемом примере не используютляющих входов и синхровыход 27 которого соединены соответственно с группойуправляющих входов системного контроллера 2, группой выходов и синхровходом генератора 5 тактовых импульсов, Вь 1 ход 35 ответа блока 7 синхронизации .связи соединен с одноименной шиной внешней интенфейсной магистрали 15, а ее шина сброса 41 соединена со входом сброса генератора 5 тактовых импульсов и первым входом блока 1 Д прерывания. Вь 1 ход 37 блока 8 управления вводом-выводом соединен с управляющим входом блока 4 памяти. Вход 52 наличия информации в канале группы 18 входов-выходов...

Устройство для передачи информации между процессорами в многопроцессорной вычислительной системе

Загрузка...

Номер патента: 1810890

Опубликовано: 23.04.1993

Авторы: Брусиловский, Гольдштейн, Рерле, Сырохнова

МПК: G06F 13/00

Метки: вычислительной, информации, между, многопроцессорной, передачи, процессорами, системе

...и взводит блок задержек. В блоке 2 20 управления адресом формируются адресазаписи сообщений, размещающие сообщения по маре их поступления в блок буферной памяти 1 сообщений. Блок 2 управления адресом дешифрирует адрес й-го сообще ния и на выходе сигнализации 21 заполнения блока буферной памяти 1 сообщений появляется сигнал. Наличие сигнала заполнения блока буферной памяти 1 сробщений появляется сигнал. Наличие сигнала запол нения блока буферной памяти 1 сообщения(т.е. сигнала о приходе й-го сообщения) или сигнала окончания отсчета времени с выхода 23 приводит к формированию сигнала запроса на передачу в блоке 5 управления 35 передачей на выходе 14, который поступаетна счетный вход 13 блока 2 управления адресом для формирования адресов на...

Многоканальное устройство для обмена данными между модулями вычислительной системы

Загрузка...

Номер патента: 1810891

Опубликовано: 23.04.1993

Авторы: Григорьев, Кабанов

МПК: G06F 13/14

Метки: вычислительной, данными, между, многоканальное, модулями, обмена, системы

...сигналов "чтение памяти" или "запись памяти" только на выходе 00 блока 31 появится лог."0", инициирующий процедуру обращения. После выполнения процедуры обращения от первой ВС формируется лог."0" на выходе 01 блока 15 и инициируется процедура обращения от второй ВС.Аналогично решается конфликт ВС прииных комбинациях временных положений (совмещений) процедур обращений,Весь возможный набор решений конфликтов вложен в блок 15.Формула изобретенияМногоканальное устройство для обменаданными между модулями вычислительной системы, содержащее с первого по третий элементы И, с первого по третий дешифраторы и блок оперативной памяти, о тл ич а ющ е, е с я тем, что, с целью повышения быстродействия, оно содержит с четвертого по шестой элементы И, с...

Устройство для контроля дублированной вычислительной системы

Загрузка...

Номер патента: 1815640

Опубликовано: 15.05.1993

Авторы: Литвиненко, Маркина, Подзолов, Тимонькин, Ткаченко, Харченко, Хлебников

МПК: G06F 11/18, H05K 10/00

Метки: вычислительной, дублированной, системы

...ВМ на выход 16 данных устрой ства. Кроме того, нуль с выхода И 9 (И 10) поступает на вход ЛУ второй 2 (первой 1) оставшейся исправной ВМ, "предупреждая" последнюю о том, что она работает без дублирования, 55Кроме того, этот нуль с выхода элементаИ 9 или И 10, поступая на один из входов элемента И .11, приведет к появлению на выходе последнего нуля. Этот нуль, поступая на управляющие входы первого 14 и второго 15 блоков магистральных элементов, приведет их в высокоимпеданское состояние, обеспечив тем самым "разрыв" ранее соединенных входов-выходов управления и данных,Т.оотказавшая ВМ не может оказать никакого влияния на исправную.При поступлении нуля на вход ЛУ ВМ может быть предусмотрен переход программный либо аппаратно-масштабный...

Устройство для контроля хода программы управляющей вычислительной машины

Загрузка...

Номер патента: 1815644

Опубликовано: 15.05.1993

Авторы: Забродский, Иванов, Кладов

МПК: G06F 11/28

Метки: вычислительной, программы, управляющей, хода

...с 1 Й точки.И+1 зона соответствует случаю сбоя. В ячейках %п, где- номер эоны, а10Зьп, =К - сумма (или Р младших разрядов суммы) кодов команд(К). считанных отточкиначала линейного участка программы до точки в данного линейного участкапрограммы, когда возможно появление сигнала очистки на линии 15, свидетельствую-щем о переходе на новый линейный участокпрограммы; записан адрес А( начала нового линейного участка программы, на которой возможен переход в данной точке М. Востальных ячейках 1.;.ч зон, во всех ячейках8+1 зоны записан код, равный адресу, входящему в неиспользованную область адресов вычислительной машины.Триггер задержки. 21 предотвращаетложное срабатывание триггера ошибки 6при считывании первой команды программи обработки...

Устройство для контроля управляющей вычислительной машины

Загрузка...

Номер патента: 1815645

Опубликовано: 15.05.1993

Авторы: Иванов, Кладов, Михайлов

МПК: G06F 11/28

Метки: вычислительной, управляющей

...работы УВМ осуществляется проверкой последовательности следования сигналов управления передачи адресов и данных (ввод, вывод и т,д.) на линиях 14, в том числе и сигналов выборки модулей УВМ (Запрос ПЗУ программ, запрос ОЗУ, Запрос устройства ввода-вывода). Используется детерминированность поведения УВМ на каждом линейном участке программы, При отсутствии сбоев на линиях управления передачей адресов и данных формируется строго определенная временная диаграмма, которую можно вычислить еще до начала прогона самой программы .Таким образом обеспечивается контроль правильности обращения процессора проверяемой УВМ к остальным ее модулям (ПЗУ, ОЗУ. устройствам ввода-вывода и т,д.) в процессе выполнения линейных участков программы,Запись...

Вычислительное устройство матричной вычислительной системы

Загрузка...

Номер патента: 1817100

Опубликовано: 23.05.1993

Автор: Парфенов

МПК: G06F 15/00, G06K 15/16

Метки: вычислительное, вычислительной, матричной, системы

...ИЛИ и подключены к первым информационным входам арифметико-логических блоков с первого по Р-Й, вторые вы-,ходы блока связи между вь 1 числительными устройствами и шинных формирователей с Т = ТЛЛБ + ТБЭ == 100 нс30 нс = 130 нс. фиг,З. Блок связи может быть вцполнен на 2 М буферных элементах 4, где М - число арифметико-логических блоков 1 или количество выполняемых операций. Буферный элемент 4 реализован на микросхеме 580 ВА 86,Предлагаемое вычислительное устройство (см, фиг.2) работает следующим образом. Каждый из М арифметико-логических блоков 1 запрограммирован путем прожига на выполнение одной операции, например, - вычислений функций: зп, сов, тц и т,дто есть сколько арифметико-логических блоков 1 содержит вычислительное устройство,...

Устройство для прерывания резервированной вычислительной системы

Загрузка...

Номер патента: 1824636

Опубликовано: 30.06.1993

Авторы: Васильев, Гребенюк, Матов, Шевченко

МПК: G06F 9/46

Метки: вычислительной, прерывания, резервированной, системы

...сигналу "Выдача" микропроцессорной системы на базе К 580 ВМ 80.Код маски с выходов регистра 2 поступает на входы блока 12 элементов И, через которые осуществляется фильтрация сигналов запросов на прерывания, поступающих с входов 29.1 запросов. При этом любой незамаскированный сигнал запроса поступает на О-входы регистра 3 запросов,Если в регистре 3 сигналы запросов отсутствуют, то блок 9 приоритета запроса закрывает блок 19 магистральных элементов, запрещает выработку сигнала подтверждения прерывания через элемент ИЛИ 17 и разрешает выработку сигнала разрешения прерывания на выходе элемента И 14.При поступлении сигналов запросов прерывания с выходов блока 12 элементов И происход",т их запоминание в регистре 3, Однако запрос после...

Блок обработки матричной вычислительной системы

Загрузка...

Номер патента: 1827675

Опубликовано: 15.07.1993

Авторы: Байда, Литвиненко, Нестеренко, Тимонькин, Ткаченко, Харченко

МПК: G06F 15/00, G06F 15/16

Метки: блок, вычислительной, матричной, системы

...этот выполняется с помощью двух первого 2 и второго 3 узлов постоянной памяти, Таблицы входов-выходов приведены на фиг.2 и 3, на этих же таблицах приведено какие сигналы (ех или еу 1 и с выходов каких БОИ(относительно . 4 ОИ (.коммутируются на их входы, а также информационные выходы каких БОИ при том или ином сочетании сигналов выбираются с помощью выходных коммутаторов.Рассмотрим пример выполнения коммутации выходов БОИ на примере БОИ (2,4) фиг.4,а БОИ (2.4) является захваченным, так как под ним расположен отказавший БОИ (3,4), не являющийся самым левым отказавшим БОИ строки 3. Следовательно, еу (+1,у= 1. Но БОИ (2.4) является самым левым захваченным БОИ строки 2, следовательно на его вход 32 поступает нуль, т.е. ехф (1, 1-1) = 1....

Устройство для синхронизации вычислительной системы

Загрузка...

Номер патента: 1830527

Опубликовано: 30.07.1993

Авторы: Ковалев, Мингалеев, Пластун

МПК: G06F 1/04

Метки: вычислительной, синхронизации, системы

...триггера 5 При этом на выходе элемента И 9 первого устройства вычислительной системы устанавливается нулевой потенциал, который блокирует схемы выбора приоритета всехдругих устройств (фиг. 2). Формируемый нулевой потенциал на выходе элемента И-НЕ 16 первого устройства через общую магистраль 20 в каждом устройстве поступает через элемент НЕ 13 и элемент ИЛИ 14 на выходы 21 устройства, При этом производится обнуление счетчика 2 и запись единицы на триггеры 4, 5, т,е. переход на следующий цикл выработки управляющих сигналов. В совокупности триггер 5 и элемент И - НЕ 16 контролируют исправность устройства, т,е. последовательное формирование значений счетчика 2 (в) и а.При исключении из работы первого устройства высшим. приоритетом по...

Устройство для контроля и реконфигурации дублированной вычислительной системы

Загрузка...

Номер патента: 1830534

Опубликовано: 30.07.1993

Авторы: Мамедли, Самедов, Соболев

МПК: G06F 11/18

Метки: вычислительной, дублированной, реконфигурации, системы

...машине с группы выходов РТР 2 поступает на группу входов блока б элементов И, При этом содержание РПРЗ не изменяется, т.к. элемент И 17 блокирован с низким уровнем потенциала на выходе К 1 БСН 13, Значит в РПРЗ хранится результат первого выполнения первого ЛПС 1-го ЛС в первой машине. В связи с тем, что блоки 7 и 8 элементов И также блокированы, результаты, установленные на выходах РПРЗ и РТР 1 дальше не проходят. А результаты повторных вычислений первого ЛПС 1-го ЛС в первой и второй машинах с групп выходов РТР 1 и РТР 2 через соответствующие открытые блоки 5 и б элементов И и через блоки 9 и 10 элементов ИЛИ поступают на соответствующие входы СС 11, в которой происходит сравнение результатов повторных вычислений первого ЛПС 1-го...

Устройство для моделирования работы вычислительной системы

Загрузка...

Номер патента: 1833883

Опубликовано: 15.08.1993

Авторы: Балдин, Мачулин, Рюмин, Фукалов

МПК: G06F 15/20

Метки: вычислительной, моделирования, работы, системы

...с переменной во времениинтенсивностью число событий, которыемогут произойти на одинаковых по длиненепересекающихся отрезках, различна. Врешении задач с постоянной интенсивностью не требуется планирование или прогнозирование на некоторый отрезоквремени вперед. Эпизодические задачи решаются вне жесткой информационной связи с обычным оперативным режимомфункционирования ИВ К АСУ.Ключи 2 с первого по восемнадцатый соответствуют тем .свойствам-признакам, которые они имитируют; по квантованности (ключи 2 с первого по третий); по масштабу времени (ключи 2 с четвертого по шестой); по степени детерминированности (ключи 2 с седьмого по девятый); по степени важности (ключи 2 с десятого по двенадцатый); по степени восстанавливаемости (ключи 2 с...

Вводное устройство вычислительной машины

Загрузка...

Номер патента: 1836675

Опубликовано: 23.08.1993

Авторы: Винокуров, Винокурова

МПК: G06F 1/00

Метки: вводное, вычислительной

...взаданном положении, например, при опирании на края корпуса 1 (фиг. 1), В процессеработы это позволяет осуществлять оперативный контроль и коррекцию данных, кор 15 ректируемых и текущих с двух полей,разделенных клавиатурой, но расположенных в одной центральной плоскости наклона головы. Имеется возможностьпрограммным путем переносить часть тек 20 ста или графического изображения, наблюдаемого одновременно под разным углом, сэкрана 10 на экран Б или наоборот с учетомракурса и при удобстве пользования клавиатурой 4, находящейся в том же поле зрения. Указанное целесообразно присоздании, например, художественньх композиций, Одновременно повышаются иудобства пользования при работе в обычном режиме, так как имеется возможность30...

Устройство для сопряжения измерительного прибора с цифровой вычислительной машиной

Загрузка...

Номер патента: 1837276

Опубликовано: 30.08.1993

Авторы: Артемов, Киселев

МПК: G06F 13/00, G06F 3/05

Метки: вычислительной, измерительного, машиной, прибора, сопряжения, цифровой

...17 коммутатора 14 кода с регистра 11. Изменение содеркимого регистра 11 заблокировано все время сьема информации с выходов устройства вторым элементом И 6, С задержкой (г 4), определяемой четвертым элементом 4 задержки, второй триггер 9 переходит в исходное состояние. Первый триггер 8 в исходное состояние переводится с задержкой гг), определяемой вторым элементом 2, При этом всегда справедливы неравенства тг т 1; т 4 тз,Одновременно с задержкой т 4, обеспечивающей интервал времени т 4 - гз, достаточной для завершения съемаинформации, осуществляется отключениекоммутатора 14 от шины ЦВМ,Цикличность работы аналого-цифрового преобразователя 13 и цикличность съемаинформации ЦБМ обеспечиваются возвращением первого 8 и второго 9 триггеров...

Устройство для управления реконфигурацией резервированной вычислительной системы

Загрузка...

Номер патента: 1837296

Опубликовано: 30.08.1993

Авторы: Бобонец, Николаев, Онуфрей, Шубинский

МПК: G06F 11/20

Метки: вычислительной, резервированной, реконфигурацией, системы

...И и через третью группу 33 элементов ИЛИ поступает на выходы 101, , 10 и, 10+1 устройства управления, В каждом такте происходит прямой сдвиг(младшие разряды переписываются в старшие) информации, записанной в регистре 56, на два разряда.В исходном состоянии в регистре 56 записан код 100000. В следующем такте содержимое регистра 56 станет равным 001000, в следующем - 000010,0, и т.д. В течение (в/2+1) тактов в регистр 56 будет записан код 000001. Сдвиг на два разряда обеспечивается поступлением на сдвиговый вход регистра 56 двух последовательных импульсов с выхода девятого 42 элемента И, В исходное состояние регистр 56 переводится при циклическом переносе единицы из (в+1)-го в 1-й разряд регистра 56, в данном случае сдвиг осуществляется на...

Устройство для сопряжения цифровой вычислительной машины с каналом связи

Загрузка...

Номер патента: 1837301

Опубликовано: 30.08.1993

Авторы: Аронштам, Ицкович, Кузнецов

МПК: G06F 13/00

Метки: вычислительной, каналом, связи, сопряжения, цифровой

...кодов представлена на фиг.13, где 45 ту сигнала Синхронизация обмена " на четвертом входе блока 3 интерфейса в означены: 165 - регистр сдвига, 166 - коммутатор, О-триггере адресного селектора, д 26 выхо 7 И. 7 - элемент ным сигналом которого разрешается работаСт ктурная схема блока 154 управле- его внутреннего дешифратора, анализирую я представлена на фиг.14, где обозначе щего значение разрядо Д , Д , рделяющих адрес одного из блоков 8, 9, 10168, 169 - элементы ИЛИ, 170 - инвер- устройства (сигналы на выходах 3,4,5 блока р, 171 - 173 - триггеры, 174 - 177, - злемен интерфейса).Для переключения двунаправленныхСтруктурная схема дискриминатора 12 55 магистральных буферов 20 при чтении инриведена на фиг.15, где обозначены: формации...

Устройство для обнаружения искажений в моноканале локальной вычислительной сети

Загрузка...

Номер патента: 1837313

Опубликовано: 30.08.1993

Автор: Васюкевич

МПК: G06F 15/20

Метки: вычислительной, искажений, локальной, моноканале, обнаружения, сети

...что Тн-ТзТи Таким образом, на выходе приемника 2 и на выходе элемента задержки 3 наблюдаются две двоичные последовательности сигналов 8 и Рв соответственно, поступаемые далее напрямую или с инверсией на входы О, С триггеров 8-11. Каждый из триггеров реагирует на переключение О+1 (т.е. однократное изменение значения сигнала с нуля нв единицу) на своем тактовом С-входе. При этом триггер подтверждает свое нулевое состояние, если в момент переключения С:О+1 на информационном Э-входе поддерживается нулевой сигнал, Если аа в момент С: О.ф 1 иа информационном О-входе присутствует единичньн 4 сигнал, то триггер меняет свое состоаиие. что сопроаощдаетса появлением ед 44 ннцы на его Выхбдю. Входи С, О триггеров 8-11 связаны с ВЫИОДВФН щзнэмннка...

Устройство для распределения задач в вычислительной системе

Загрузка...

Номер патента: 1837316

Опубликовано: 30.08.1993

Авторы: Бубнов, Волнянский, Генерозова, Прокопьев, Торопов

МПК: G06F 15/20, G06F 15/419

Метки: вычислительной, задач, распределения, системе

...графа, оявятся высокие потенциалы, т.к, начальые вершины не содержат входящих ветей, и триггеры 2 в этих столбцах находятсянулевом состоянии. Импульс запуска по ходу 35 устройства устанавливают в нулеое состояние триггеры 11, и пройдя через лемент ИЛИ 12 поступает на следующие лементы:открывает элемент И 6 и по входу 37 в егистр 5 заносится значение текущего вреени из счетчика времени вычислительной истемы;открывает те элементы И 3, которые сответствуют независимым заданиям, Сигналы с открытых элементов И 3: открывают соответствующие им элеенты И 26 и содержимое регистров 25 заносится в вычитатели 27;проходят через соответствующие элеенты 19 задержки и, поступив на первый правляющий вход коммутаторов 28, подключают...

Дуга для биопсии для вычислительной томографии

Загрузка...

Номер патента: 1837850

Опубликовано: 30.08.1993

Авторы: Бернт, Гуннар

МПК: A61B 19/00, A61B 6/00

Метки: биопсии, вычислительной, дуга, томографии

...показанное на фиг.4 имеет то преимущество, чта только игла 23 и муфты 21, 22 требуют стерилизации между разными исследованиями пациента, а не сама дуга.Дуга 1 для биопсии выполнена из материала, имеющего плотность и свойства соответствующие плотности органической ткани, т,е. плотности ткани,. встречающейся в теле пациента, Плотность ткани вообще лежит в пределах между 40 и 150 единиц Хаунсфильда, в сокращении еН.еН некоторых анатомических веществ и синтетических материалов приведены ниже;Плотная костная ткань да 3095 Кость 200-1000 Тефлон 950Делрин 365Бакелит 264Перспекс 125Лексан 105Найлон 89Ткань плотной опухоли 50-90Коагулираванная кровь 55-75Мозговая ткань (серая) 36-46Мозговая кровь (белая) 22-32,Кровь 12Вода 0Полистирал...

Способ маскировки радиоизлучений средств вычислительной техники и устройство для его реализации

Номер патента: 1773220

Опубликовано: 20.07.1999

Авторы: Дмитриев, Залогин, Иванов, Калинин, Кислов, Соколов

МПК: H04K 3/00

Метки: вычислительной, маскировки, радиоизлучений, реализации, средств, техники

1. Способ маскировки радиоизлучений средств вычислительной техники, включающий формирование и излучением в окружающее пространство маскирующего сигнала, отличающийся тем, что, с целью активной радиотехнической маскировки во всем радиочастотном диапазоне информативных излучений средств вычислительной техники, осуществляют нелинейное растягивающее преобразование сигнала путем нелинейного усиления с преимущественным усилением малого сигнала, разделения сигнала по меньшей мере на первый, второй, третий сигналы, осуществления задержки каждого из разделенных сигналов на некратные времена, разделения первого задержанного сигнала на излучаемый сигнал и оставшийся сигнал, суммирования оставшегося...

Устройство для сопряжения телеграфного аппарата с электронной вычислительной машиной

Номер патента: 1402144

Опубликовано: 10.12.1999

Авторы: Смирнов, Тофтул

МПК: G06F 3/00

Метки: аппарата, вычислительной, машиной, сопряжения, телеграфного, электронной

Устройство для сопряжения телеграфного аппарата с электронной вычислительной машиной, содержащее передатчик, вход которого является входом устройства для подключения к выходу телеграфного аппарата, а выход - к выходу последовательного кода блока обратимого преобразования параллельного кода в последовательный, вход и выход параллельного кода которого являются соответственно входом и выходом устройства для подключения информационных выхода и входа электронной вычислительной машины, коммутатор, аналоговый ключ и приемник, выход которого является выходом устройства для подключения к информационному входу телеграфного аппарата, отличающееся тем, что, с целью расширения класса решаемых задач...

Устройство для сопряжения электронной вычислительной машины с терминалом

Загрузка...

Номер патента: 772408

Опубликовано: 10.05.2005

Авторы: Жолобов, Кульков

МПК: G06F 13/00

Метки: вычислительной, сопряжения, терминалом, электронной

Устройство для сопряжения электронной вычислительной машины с терминалом, содержащее первый согласующий элемент, вход которого является первым информационным входом устройства, а выход соединен с информационным входом первого регистра сдвига и первым входом первого элемента И, выход которого подключен к единичному входу первого триггера, нулевой вход которого соединен с первым входом второго элемента И и выходом старшего разряда первого регистра сдвига, выход второго элемента И подключен к управляющему входу буферного регистра, информационные входы которого соединены с выходами первого регистра сдвига, единичный и нулевой выходы первого триггера подключены к первым входам третьего и...

Модуль вычислительной системы

Загрузка...

Номер патента: 1433267

Опубликовано: 20.12.2005

Авторы: Любавин, Ростачев

МПК: G06F 11/16, G06F 15/16

Метки: вычислительной, модуль, системы

1. Модуль вычислительной системы, содержащий два процессора, два блока оперативной памяти, схему сравнения и блок управления, входы синхронизации первого и второго процессоров и блока управления соединены с входом синхронизации модуля, входы-выходы обмена первого и второго процессоров соединены с первым и вторым информационными входами схемы сравнения соответственно, отличающийся тем, что, с целью повышения производительности за счет распараллеливания обработки информации, в него введены третий блок оперативной памяти, восемь двунаправленных ключей и выходной коммутатор, информационные входы-выходы которого являются входами-выходами обмена модуля, входы-выходы обмена первого и второго...