Устройство для подключения блоков памяти к источнику питания
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН1169019 9) и. 61 С 11/ ОПИСАНИЕ ИЗОБРЕТЕН А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ Ж ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(54) (57) УСТРОЙСТВО ДЛЯ ПОДКЛЮЧЕНИЯ БЛОКОВ ПАМЯТИ К ИСТОЧНИКУ ПИТАНИЯ, содержащее первую и вторую группу элементов И, причем первыйвход каждого элемента И первой группысоединен с первым входом соответствующего элемента И второй группы и являетсясоответствующим входом первой группыустройства, первую и вторую группы триггеров, причем о-вход каждого триггера первой группы соединен с выходом соответствующего элемента И первой группы,а о-вход каждого триггера второй группысоединен с выходом соответствующего элемента И второй группы, первую и вторуюгруппы ключей, причем выход каждого ключа первои группы соединен с выходом соответствующего ключа второй группы, выводом питания соответствующего триггера первой и второй группы и является соответствующим выходом устройства, выход каждого из триггеров первой и второй групп соединен с входом соответствующего ключа второй группы, отличающееся тем, что, с целью снижения потребляемой устройством мощности, оно содержит дешифратор и дополнительный ключ, выход которого подключен к входам ключей первой группы, выводам питания элементов И первой и второй групп и выводу питания децшфратора, входы которого являются входами второй группы устройства, вход дополнительного ключа является управляюшим входом устройства, выходы дешифратора соединены с вторым входом соответ- ф/ ство юшего элемента И первой и второй ЪУ ф груши К-вход каждого триггера первой группы соединен с Я-входом соответствующего триггера второй группы, К-вход каж- Я лого триггера второй группы соединен с Я-входом соответствующего триггера первой 1 ру ш 1 ы1169019 Составитель Г. БородинТехред И. Верес Корректор В. БутягаТираж 584 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж - 35, Раушская наб., д. 4/5Филиал ППП Патент, г. Ужгород, ул. Проектная, 4 Редактор И. НиколайчукЗаказ 462046 Изобретение относится к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано при разработке вычислительных машин параллельного действия, к которым предъявляются требования повышенных надежности, ресурса и экономичности.Целью изобретения является снижение потребляемой устройством мощности.На чертеже представлена функциональная схем а устройства для переключения блоков памяти.Схема содержит основные 1 и дополнительные 2 блоки памяти, управляющий вход 3 устройства, шину 4 питания, дополнительный ключ 5, дешифратор 6, элементы И 7 первой группы, элементы И 8 вто-, г, цы 9 первой группы, триггеры 1 О второй группы, ключи 11 первой группы, ключи 12 второй группы, адресные входы 13 и входы 14 устройства.Устройство может работать в трех режимах: с основными блоками 1 памяти; с дополнительными блоками 2 памяти; с замещением отказавших основных 1 на дополнительные 2 блоки памяти (количество замегцецных разрядов 1 - и, где п - количество разрядов) .Прц подготовке к работе питание с шины 4 подастся ца ключи 5, 11 и 12. При наличии сигнала на входе 3 питание через ключ 5 подается на элементы И 7 и 8 и дешифратор 6. Одновременно сигнал с выхода ключа 5 поступает на входы ключей 11. Питание подается ца триггеры 9 и блоки 1 и триперь. 10 ц блоки 2.Для установки устройства в режим работы с блоками 1 по входам 14 подается код 1. а цо входу 13 - фиксированный адрес ФЛ 1. При этом на первом выходе дешифратора 6 образуется разрешающий сигнал, а ца втором - запрещающий. Сигнал с выхода элемента И устанавливает тц:гг".61 9 в единичное состояние, а триггеры 10 -- в нулевое. Выходной сигнал триг,с в 9 открывает кл 1 очи 2, и через 5 10 15 20 25 30 35 40 них питание с шины 4 подается на триггеры 9 и блоки 1. После этого сигнал с выхода 13 снимается, ключ 5 отключает питание с дешифратора 6 и элементов И 7 и 8 и снимает управляющие сигналы с ключей 11.Для установки устройства в режим работы с блоками 2 по входам 14 также подается код 11111, а по шине 13 - фиксированный адрес ФА 2. При этом на первом выходе дешифратора 6 образуется запрещающий сигнал, а на втором - разрешающий. Выходной сигнал элементов И 8 устанавливает триггеры 9 в нулевое состояние, а триггеры 10 - в единичное. Выходной сигнал триггеров 10 открывает ключи 12, и питание с шины 4 через ключи 12 подается на триггеры 10 и блоки 2. После этого управляюгций сигнал с входа 3 снимается, ключ 5 отключает питание с дешифратора 6 и элементов И 7 и 8, управляющие сигналы с ключей 11 и 12 снимаются, и они отключаются, и питание на триггеры 9 и блок 1 не подается. Триггеры О и блок 2 остаются запитанными через соответствующие ключи 12.Для установки устройства в режим замещения его переводят сначала в режим работы с блоками 1, затем по входу 13 подается управляющий сигнал, а по входам 14 - код с единицами в тех разрядах, в которых необходимо провести замещение блока 1 на блок 2. После этого на вход 13 поступает ФА 2, образующий разрешающий сигнал на втором выходе дешифратора 6. Выходной сигнал тех элементов И 8, которые определены единицами по входам 14, изменяет состояние триггеров 9 на нулевое, а триггеров 10 - на единичное. Выходные сигналы триггеров О открывают клкзчи 12, а триперов 9 - закрывают ключи 12 соответствующих разрядов. После снятия сигнала с входа 13 прекращается подача 11 итация на дешифратор 6 и элементы И 7 и 8, в замещенных разрядах питание на триггеры 10 и блок 2 подается через соответств у ющи е кл юч и 12.
СмотретьЗаявка
3695734, 20.01.1984
ПРЕДПРИЯТИЕ ПЯ А-7160
ПСАРЕВ ВИКТОР ГРИГОРЬЕВИЧ, БУРИК КОНСТАНТИН РОМАНОВИЧ, КИСЬ АНАСТАСИЯ ИЛЬИНИЧНА, ТИЩЕНКО ВАЛЕРИЙ ПЕТРОВИЧ
МПК / Метки
МПК: G11C 11/00
Метки: блоков, источнику, памяти, питания, подключения
Опубликовано: 23.07.1985
Код ссылки
<a href="https://patents.su/2-1169019-ustrojjstvo-dlya-podklyucheniya-blokov-pamyati-k-istochniku-pitaniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для подключения блоков памяти к источнику питания</a>
Предыдущий патент: Буферное запоминающее устройство
Следующий патент: Регистр сдвига
Случайный патент: Элемент не