Патенты опубликованные 30.11.1983
Сенсорный коммутатор
Номер патента: 1058057
Опубликовано: 30.11.1983
МПК: H03K 17/945
Метки: коммутатор, сенсорный
...изобретения - повышение надежности работы.Указанная цель достигается тем,что в сенсорный коммутатор, содержащий сенсорные площадки и счетчик,соединенный с дешифратором, выходыкоторого подключены к соответствующим выходным шинам, введены шифратор, элемент ИЛИ-НЕ и дифференцирующая цепочка, причем входы шифратора соединены с соответствующими сенсорными площадками, а выходыподключены к информационным входамсчетчика и входам элемента ИЛИ-НЕ,выход которого через дифференцирующую цепочку подключен к входуразрешения счетчика.На чертеже представлена структурная схема сенсорного коммутатора.Сенсорный коммутатор содержитпары сенсорных площадок 1, соединенные с шифратором 2, выходы которого соединены с соответствующимиинформационными входами...
Сенсорный переключатель
Номер патента: 1058058
Опубликовано: 30.11.1983
Авторы: Криваков, Мешков, Орлов, Пушкин, Роксман
МПК: H03K 17/945
Метки: переключатель, сенсорный
...и с ходом управляемогогенератора, выход которого подключен к выходу первого инвертора,первого счетчика и входами параллельного регистра, счетный вход первого счетчика соединен с выходом генератора импульсов и с входом устанонки в нуль. второго счетчика, введен управляемый генератор, нход которогс соединен с выходом мультиплексора., а выход подключен к счетному входу второго счетчика, выод которого соединен с Р -входом Р -триггера, причем счетный вход 3 -триггера подключен к выходу генератора импульсов.Управляемый генератор содержит соединенные последовательно первый, второй и третий инверторы и интегрирующую ВС-цепочку, причем вход перного инвертора соединен через конденсатор с выходом второго инвертора через резистор. - с выходом...
Сенсорная кнопка
Номер патента: 1058059
Опубликовано: 30.11.1983
Авторы: Калманович, Ломакин
МПК: H03K 17/945
...цель достигается тем,что в сенсорную кнопку, содержащую управляющий контакт, соединенный с входом усилителя, и триггер,введены инвертор., конденсатор,диод и резистор, причем выход усилителя соединен с входом инвертора, и С-входом триггера, Й -входкоторого соедивен с конденсатором,.через диод - е выходом инвертораи через резистор - с прямым выходом триггера, 5 -вход соединен сббщей шиной, а Р -вход - с лоложительной шиной питания.На чертеже представлена принципиальная электрическая схема предлагаемого устройства,Сенсорная кнопка содержит управляющий контакт 1, усилитель 2,инвертор 3, триггер 4, диод 5, резистор б, конденсатор 7, выходныешины 8 и 9.Управляющий контакт 1 соединенс входом усилителя 2, выход которого...
Высоковольтное логическое устройство
Номер патента: 1058060
Опубликовано: 30.11.1983
Авторы: Богуславский, Бродко, Гарбуз, Громов, Салказян, Хочинов
МПК: H03K 19/00
Метки: высоковольтное, логическое
...выходной инвертор, позволяющий коммутироватьуровни напряжения до 100 В 23,Недостатком известного устройства является недостаточно высокбе быстродействие и потреблениемощности от высоковольтного источника питания в состоянии, когдана выходе элемента низкий уровеньвыходного напряжения, что приводит.к значительному снижению КПД источников питания, увеличению габаритов устройств управления.Цель изобретения - исключениепотребления мощности от высоковольтнОго источника питания в состоянии низкого уровня выходногосигнала и увеличение быстродействиявысоковольтного логического устройства,Для достижения поставленной целив высоковольтное логическое устройство, содержащее входной элементИ, фазорасщепляющий транзистор первого типа...
Логический элемент
Номер патента: 1058061
Опубликовано: 30.11.1983
Авторы: Гойденко, Еремин, Федонин
МПК: H03K 19/00
Метки: логический, элемент
...транзистора и выходной шиной, .эмиттервторого выходного транзистора соединен с общей шиной, его база соедине"на через резистор с эмиттером первогодополнительного транзистора, коллектор которого соединен с шиной питания, его база - с эмиттером фазораз" делительного транзистора, эмиттер первого дополнительного транзистора соединен через резистор с общей шиной,последовательно включенные первыйдополнительный резистор и диод, катод которого подключен к общей шине,введены второй дополнительный резистор и второй дополнительный транзистор, эмиттер которого соединен с кол.лектором второго выходного транзистора, коллектор - с эмиттером фазоразделительного транзистора и вторымдополнительным резистором, второйвывод которого соединен с базой...
Релейный логический модуль
Номер патента: 1058062
Опубликовано: 30.11.1983
Автор: Гайдуков
МПК: H03K 19/02
Метки: логический, модуль, релейный
...реЗОле. Кроме того, оно не может реализовать логические функции, включаюцие инверсию.Цель изобретения - упрощение модуля и расширение его функциональных 35возможностей.Поставленная цель достигается тем,что в релейном логическом модуле,содержащем,два электромагнитных реле, одни выводы обмоток которыхподключены соответственно к первойи второй входным клеьщам, а вторые выводы - к общей шине, выходная клемма подключена через первыйзамыкающий контакт второго реле кпервой входной клемме, выходная45клемма через замыкающий контакт второго реле и замыкающий контакт первого реле подключена к третьейвходной клемме, а через размыкающийконтакт первого реле - к четвертой 50входной клемме.На чертеже представлена схема релейного логического...
Динамический логический элемент на мдп-транзисторах
Номер патента: 1058063
Опубликовано: 30.11.1983
Авторы: Дшхунян, Коваленко, Куров, Машевич
МПК: H03K 19/094
Метки: динамический, логический, мдп-транзисторах, элемент
...которых стоки первых транзисторов с индуцированным каналом подключены к управляющему входу логической транзисторной цепи, а истоки последних транзисторов с индуцированным каналом, - к выходу ,. 4 О логической транзисторной цепи.На фиг.1 представлена принципиальная схема динамического логического элемента на МДП-транзисторах на фиг.2-5 - варианты принципиальной 45 схемы логической транзисторной цепи.Динамический логический элемент на МДП-транзисторах содержит транэис. тор 1 с индуцированньва каналом и логическую транзисторную цепь 2, уп О равляющий вход 3 которой соединен с входом 4 первого тактового сигнала устройства, выход 5 логической транзисторной цепи 2 соединен со стоком 6 транзистора 1 с индуцированным каналом и выходом 7...
Устройство преобразования весов входов
Номер патента: 1058064
Опубликовано: 30.11.1983
Автор: Музыченко
МПК: H03K 19/23
Метки: весов, входов, преобразования
...весов. выходов, выходы которых являются выходами данного преобразователя несов входов, а входы преобраэователей весов выходов соединены с выходами одного веса преобразователей весов.Преобразователи весов содержат преобразователи весов нходов и фор О мирователй веса выхода, входы которых соединены с выходами преобразователей весов входов, входы которых являются входами данного преобразователя весов, а выходы формиронателей весов выходов являются вы. - ходами преобразователя весов.На фиг.1 показана структурная схема предлагаемого устройства; на фиг.2 и 3 примеры реализации схемы на элементах И и ИЛИ для преобразователей весов на два и три выхода соответственно,Устройство преобразователя весов входов содержит преобразователи 1 весов...
Устройство для проверки коэффициента деления делителей частоты
Номер патента: 1058065
Опубликовано: 30.11.1983
Авторы: Багданскис, Яшинаускас
МПК: H03K 21/34
Метки: деления, делителей, коэффициента, проверки, частоты
...соответственно с выходом эталонного делителя и с входом первого делителя с четным коэффициентом деления, выход которого соединен с тактовым входом первого Э -триггера, с входом Р второго Э -триггера и с входом третьего детектора, выход которого соединен с входом первого элемента НЕ, выход проверяемого делите" ля соединен с входом второго делителя с четным коэффициентом деления, . выход которого соединен с тактовым входом второго у -триггера, с входом Ь первого Э -триггера и с входом четвертого детектора, выход которого соединен с входом второго элемента НЕ.На чертеже приведена схема предлагаемого устройства для проверки коэффициента деления делителей.Схема содержит генератор 1 импульсов, эталонный делитель 2, проверяемый делитель 3,...
Делитель частоты
Номер патента: 1058066
Опубликовано: 30.11.1983
Автор: Чубученко
МПК: H03K 23/00
...частоты, что приводит к усложнению устройства.Цель изобретения - упрощение уст-ройства н повыаение его помехоустойчивости. Поставленная цель достигается тем что в делитель частоты содержащий первый счетчик импульсов с двумя Фиксированными значениями коэффициента пересчета, вход которого соединен с входной шиной, а выход подключен к входу второго счетчика импульсов, входы управления которого соединены с первыми шинами управления, а выход с .выходной шиной, а.также вторые .шины управления, введен дешифратор, первая группа входов которого соединена с группой выходов второго счетчика импульсов, вторая - с вторыми шинами управления, а выход подключен к входу управления коэффициентом пересчета первого счетчика импульсов.На чертеже...
Электронный задатчик
Номер патента: 1058067
Опубликовано: 30.11.1983
Автор: Тетюев
МПК: H03K 23/00
Метки: задатчик, электронный
...устройства задания кода, реверсивного счетчика,входы сложения и вычитания которогоподключены соответственно к выходам 20первого и второго элементов И, первые входы которых объединены, второйвход первого элемента И непосредственно, а второго через инвертор соединены с. вторыми входами устройствазадания кода, а выходы разрядовреверсивного счетчика являются выходами всего устройства 2.Известное устройство также обладает .недостаточными функциональнымивозможностями,цель изобретения - расширение Функциональных возможностей устройства.Указанная цель достигается тем,что в устройство, содержащее триг. гер, первое устройство задания кода, состоящее из делителя частотыс переменным коэффициентом деления,первый вход которого является первымвходом...
Счетчик
Номер патента: 1058068
Опубликовано: 30.11.1983
Автор: Мочалов
МПК: H03K 23/00
Метки: счетчик
...шестого элемента И-ИЛИ-НЕ подключен к первому входу второй группы И седьмого элемента И-ИЛИ-НЕ и к второму входу второй группы И третьего элемента И-ИЛИ-НЕ выход седьмоФ50 го элемента И-ИЛИ-НЕ подключен к перВому входу второй группы И шестого элемента И-ИЛИ-.НЕ и к второму входу второй группы И второго элемента И-ИЛИ-НЕ, в каждом четном разряде выход четвертого элемента И-ИЛИ-НЕ подключен к третьему входу первой группы И пятого элемента И-ИЛИ-НЕ, выход которогоподключен к второму входу первой группы И четвертого элемента И-ИЛИ-НЕ, выход шестого элемента И-И 3 И-НЕ подключен к второму входу первой группы И седьмого элемен та И-ИЛИ-НЕ, выход которого соединен с вторым входом первой группы И шестого элемента И-ИЛИ-НЕ, а с вторыми 65...
Цифровой накопитель
Номер патента: 1058069
Опубликовано: 30.11.1983
Авторы: Станьков, Шишов, Ямпурин
МПК: H03K 23/00
Метки: накопитель, цифровой
...цель достигается 40 тем, что в цифровой накопитель, содержащий регистр и два сумматора, первый вход первого сумматора является входом цифрового накопителя, первым и вторым входами которого являются соответственно выход переноса первогосумматора и выход регистра, тактовыйвход которого является тактовым входом цифрового накопителя, а выходрегистра соединен с вторым входом первого сумматора, выход суммы которого соединен с первым входом второго сумматора, введен мультиплексор, информационные входы которого соединены с выходами сумм первого и второго сумматоров, а выход и управляющий 55 вход мультиплексора соединены соответственно с входом регистра и выходом переноса первого сумматора.На чертеже показана структурная схема цифрового...
Пересчетное устройство
Номер патента: 1058070
Опубликовано: 30.11.1983
Автор: Дронов
МПК: H03K 23/00
Метки: пересчетное
...с выходами задающего блока 3. Я-входы ВЯ-тригге. ров.приемных регистров подключены к выходам входных элементов И, объединенных в группы соответственно при. емным регистрам. Первые входы входных элементов И каждой группы соединены между собой и подключены к соответствующим выходам кольцевого сдвигающего регистра, а вторые входы одноименных входных элементов И каждой группы соединены между собой и подключены к соответствующим из а информационньм входам задающего блока 3 (а+1)-й информационный вход ко" торого соединен с третьими входами входных элементов И и с первым входом дополнительного элемента ИЛИ, второй вход которого соединен с управляющим входом задающего блока 3. а выход дополнительного элемента ИЛИ подключен к входу...
Управляемый делитель частоты следования импульсов
Номер патента: 1058071
Опубликовано: 30.11.1983
Автор: Егоров
МПК: H03K 23/00
Метки: делитель, импульсов, следования, управляемый, частоты
...а выход -, с первым вхоРдом второго элемента И, второй вход которого подключен к шине кода частоты, а выход - к первому входу сумматора, второй вход которого соединен с первыми входами регистра кода делителя и триггера, вторымвходом элемента ИЛИ и размыкающимконтактом переключателя, а выходсумматора ооединен с первым входомтретьего элемента И, третьим входомэлемента ИЛИ и вторым входом триггера, прямой выход которого черезпоследовательно соединенные четвертый элемент И, второй вход которогоподключен к шине опорной частоты,10 и дополнительный элемент ИЛИ подключен к счетному входу счетчика импуль.сов, второй выход которого соединенс вторым входом третьего элемента И,выход которого подключен к второму15 входу регистра. кода...
Делитель частоты следования импульсов
Номер патента: 1058072
Опубликовано: 30.11.1983
Автор: Ханцев
МПК: H03K 23/00
Метки: делитель, импульсов, следования, частоты
...логический элемент И-НЕ, первый вход которого соединен с вхо дом устройства, второй вход - с единичным выходом первого триггера первого двустабильного элемента, а тре" тий - с единичным выходом второго триггера второго двустабильного эле мента.Яа фиг, 1 представлена структурная электрическая схема делителя частоты следования импульсов; на фиг. 2 и 3 - временные диаграм мы его работы.Устройство содержит два двуста-бильных элемента 1 и 2, каждый из которых состоит из трех триггеров 3-8, выполненных на логических элементах И-НЕ 9-20, Входные сигналы поданы на входные шины 21 и 22. Выходные сигналы снимаются с выхода 23 и дополнительного элемента И-НЕ 24 (выходная шина 25),Делитель работает следующим обра.зом,Пусть, например, перед...
Счетчик импульсов
Номер патента: 1058073
Опубликовано: 30.11.1983
Автор: Абрамов
МПК: H03K 23/03
...5=2.5"и, 5=(и+1),начала включающих обмоток двухобмоточных реле, 2=2 - 2: и с самоудержанием, кроме первого, подключенычерез замыкающие контакты 2=1=1,2:2=1, 2:(11-1):1 предыдущихдвухобмоточных реле . 2=1,2=2 - 2 г(й) поочередно к раэмыкающему и замыкающему контактам 1=1и 1:2 распределителя 1 импульсов,переключающий контакт 1=3 которогосоединен с входом б счетчика, начало включающей обмотки первого двухобмоточного реле 2=1 с самоудержанием соединено с переключающим контактом 1=1 распределителя 1 импульсов непосредственно, начала отключающих. обмоток двухобмоточных релео самоудержанием подключены к ши.не 7 питания через замыкающий и переключающий контакты 4=1 и 4=2 нейтрального реле 4, размыкающий контакт 4=3 которого подключен...
Динамический триггер а. с. гребнева
Номер патента: 1058074
Опубликовано: 30.11.1983
Автор: Гребнев
МПК: H03K 23/12
Метки: гребнева, динамический, триггер
...2 формирователя 3 тактовых ключении нагрузки на инверсный выимпульсов и через последовательное ход 18 входа другбго импульсного соединение пятого резистора 22 н логического элемента на нем формипятого диода 23 - к третьему вы- руется последовательность импульсов. ходу 24 устройства и к аноду свето- В каждый отрицательный полупериод диода первого оптрона 1, катод ко на нем Формируется короткий импульс торого подключен к четвертому ви- за счет тока разряда конденсатора 19 ходу 25 формирователя 3 тактовых по цепи: левая обкладка конденсатора импульсов, катод, фототиристора пер, резистор 16, диод 17, выход 18, вого оптрона 1 подключен к катоду входы логических элементов, выход шестого диода 26, анод которого под 43, фототиристор оптрона...
Цифровой синтезатор частот
Номер патента: 1058075
Опубликовано: 30.11.1983
МПК: H03L 7/16
Метки: синтезатор, цифровой, частот
...2. З 5Недостатком известного цифровогосинтезатора частот являет(:я относительно узкий диапазон выходных частот, поскольку дискретный фазовра"щатель практически невозможно выполнить в широком диапазоне частот.Цельизобретения - расширениедиапазона выходных частот.Указанная цель достигается тем,что в цифровом синтезаторе частот, 45содержащем соединенные в кольцо управляемый генератор, смеситель, делитель частоты .с переменным коэффициентом деления, импульсно-Фазовыйдетектор и Фильтр нижних частот, а 50также дискретный фазовращатель,управляющий вход которого подключенк выходу делителя частоты с переменным коэффициентом деления, приэтом другой вход импульсно-фазового,детектора соединен с входом умножителя частоты и точка их соединенияявляется...
Цифровой синтезатор частот
Номер патента: 1058076
Опубликовано: 30.11.1983
Автор: Зюзенков
МПК: H03L 7/18
Метки: синтезатор, цифровой, частот
...генератор, первый делитель частоты с фиксированным коэффициентом деления, первый делительчастоты с переменным коэффициентомделения, первый импульсно-Фазовыйдетектор и первый Фильтр нижних час тот, а также последовательно соединен-;ные второй делитель частоты с переменным коэффициентом деления, втбройимпульсно-фазовый детектор и фильтрверхних частот, выход которого подключен к другому входу перестраиваемого генератора, а также последовательно соединенные опорный генератори второй делитель частоты с фиксиро-.ванным коэффициентом деления, выходкоторого подключен к вторым входампервого и второго импульсно-фазовыхдетекторов, между выходом перестраиваемого генератора и входом второгоделителя частоты с переменным коэффициентом деления...
Устройство для преобразования динамического диапазона звуковых сигналов
Номер патента: 1058077
Опубликовано: 30.11.1983
Авторы: Ишуткин, Плющев, Уваров
МПК: H04B 1/64
Метки: диапазона, динамического, звуковых, преобразования, сигналов
...синтезированных сигналов по сравнению с тональностью исходных сигналов.Цель изобретения - повышение точности преобразования динамического диапазона звуковых сигналов.Для достижения поставленной цели в устройство для преобразования динамического диапазона звуковых сигналов, содержащее квадратурный фаэо. ,вращатель, корректор, два квадратичных детектора, сумматор, причем выходы квадратичных детекторов под" ключены к входам сумматора, введены два аналоговых делителя и дополнительный сумматор, причем выходы квадратурного Фазовращателя подключены к входам числителей аналоговых делителей, выходы аналоговых де- лителей соединены с входами квадратичных детекторов, а выход сумматора через корректор и дополнитель" ный сумматор - с входами...
Приемное устройство системы связи
Номер патента: 1058078
Опубликовано: 30.11.1983
Авторы: Васильев, Ильин, Урядников
МПК: H04B 7/165
Метки: приемное, связи, системы
...можнопредставить в виде суммы двух последовательностей: первой, импульсыкоторой принимают значения Ои 1-" 1тогда, когда импульсы исходной информационной последовательности равны1, Ов остальных случаях, и второй,символы которой принимают значенияО и -1 - -1 тогда когда импульсы исходной информационнойпоследовательности равны -1,О в остальных случаях.Последовательности радиоимпульсов,соответствующие первой и второйпоследоватепьностям, можно рассматривать независимо в силу практической ортогональностн радиоимпульсов,соответствующих символам 1и -1 исходной последовательности.С выхода гетеродина 8 на второйвход смесителя 2, подается гармонический сигнал частоты 1 , С выходасмесителя 2 сигнал, сймволу 1 которого соответствует радиоимпульс...
Синхронное адресно-временное устройство коммутации
Номер патента: 1058079
Опубликовано: 30.11.1983
МПК: H04J 3/00
Метки: адресно-временное, коммутации, синхронное
...адреса нхода, а информационныйвыход блока уплотнения соединен синформационным входом расширителя,информационные выходы которого подключены к информационным выходамустройства, блок памяти, адресныевходы которого соединены с выходамидешифратора адреса, а информационныевходы и выходы - с первыми информа-.ционными входами и выходами регистраадреса, вторые информационные входырегистра адреса подключены к информационным нходам памяти, блок управления, входы и выходы которого соединены соответственно с управляющими входами и выходами устройства, ауправляющие выходы - с управляющимивходами регистра адреса и счетчикаадреса, подключенного входами к адресным входам устройстна, а выходомк дешифратору,адреса 2 .Недостаток известного устройства -...
Система для передачи и приема цифровой информации
Номер патента: 1058080
Опубликовано: 30.11.1983
МПК: H04L 5/00
Метки: информации, передачи, приема, цифровой
...входом третьего элемента задержки, первьм входом первого элемента Й и выходом второго элемента ИЛИ, первый вход которого соединен с выходом четвертого элемента запрета, первый вход которого соединен с первым выходом триггера, второй выход которого подключей к первому входу пятого элемента запрета, выход которого соединен с вторым входом второго элемента ИЛИ, выход инвертора соединен с первым входом второго элемента И, второй вход которого соединен с выходом третьего элемента запрета, второй вход первого элемента ИЛИ подключен к выходу второго элемента И, вторые входы четвертого и пятого элементов запрета соединены с вторыми входами соответственно первого н второго элементов запрета, выходы которых являются первым выходом...
Устройство синхронизации последовательности импульсов
Номер патента: 1058081
Опубликовано: 30.11.1983
Автор: Баранов
МПК: H04L 7/04
Метки: импульсов, последовательности, синхронизации
...импульсов содержит первый и второй элементы И 1 и 2, первыйэлемент ИЛИ 3, первый триггер 4,фор"мирователь 5 коротких импульсов,счетчик 6, второй триггер 7, первый,50 второй, третий, четвертый и пятыйдешифраторы 8-12, третий триггер13, третий и четвергый элементы И 14и 15, второй элемент ИЛИ 16, четвер,тый триггер 17, формирователь 18 вход,ной последовательности импульсов игенератор 19 тактовых импульсов.Устройство работает следующим образом.На вход формирователя 18 входнойпоследова.тельности импульсов выполнен в вире усилителя-ограничителя иявляется входом устройства) поступает входная последовательность импульсов, спер,ующая с периодом(фиг.2),которая на выходе формирователя 1865 вхоцной последовательности импульсовпо амплитуде...
Система передачи и приема сигналов с адаптивной дифференциальной импульсно-кодовой модуляцией
Номер патента: 1058082
Опубликовано: 30.11.1983
МПК: H04L 27/00
Метки: адаптивной, дифференциальной, импульсно-кодовой, модуляцией, передачи, приема, сигналов
...стороне - последовательно соединенные декодер, интерполятор, нелинейный преобразователь, блок двукратного дифференцирования, фильтр верх них частот, сумматор, к второму входу которого подключен второй выход интерполятора; линейный предсказатель, к второму входу которого подключен второй выход декодера, и циф роаналоговый преобразователь, введены на передающей стороне последовательно соединенные блок выделения паузы и шифратор, к второлу входу которого подключен выход кодера, 65 при этом второй выход линейного предсказателя соединен с входом блокавыделения паузы, а на приемной стороне введен дешифратор, выход которого подключен к входу декодера.На чертеже представлена структурная схема системы.Система содержит на передающейстороне 1...
Цифровой демодулятор частотно-манипулированных сигналов
Номер патента: 1058083
Опубликовано: 30.11.1983
Автор: Романов
МПК: H04L 27/14
Метки: демодулятор, сигналов, цифровой, частотно-манипулированных
...х, х .ч; 4 ЪХ., Хя Х,- Х, Х, Х,. Х Х,Сигналы на первом, втором и тре-тьем выходах второго дешифратора17 представляют собой импульсы положительной полярности.При поступлении на вход цифрового демодулятора сигнала второй характеристической частоты напримерР =812 Гц) интервалы работы первогоделителя 5 частоты определяются.длительностями цолупериодов сигнала 40второй характеристической частоты,в течение действия каждого из которых на счетный вход первого делителя 5 частоты поступает,йя = - опор% имных импульсов (например Я =-дую=73)е 45Первый дешифратор 6 первоначально обеспечивает дешифрацию двоичного числа, соответствующего десятичному числу,Н поступивших на входпервого делителя 5 частоты опорныхимпульсов, а затем двоичного...
Демодулятор фазоманипулированных сигналов
Номер патента: 1058084
Опубликовано: 30.11.1983
Авторы: Галилов, Зубков, Кириченко, Нефедов
МПК: H04L 27/233
Метки: демодулятор, сигналов, фазоманипулированных
...и иивертирующем выходах которого получаются два противоположных напряжения . Один из этих сиг налов является копией нуля, т,е. сов-. падает по фазе с нулевой посылкой, второй - копией единицы, причем фазы этих сигналов постоянны, без манипуляции фазы. Теперь необходимо определить, какой из этих сигналов является копией нуля, а какой - копией единицы, Если это будет осуществлено, то сигнал, являющийся копией единицы, можно использовать в качестве опорного. При этом явление "обратная работа" не наблюдается.Если разделить частоты сигналов с выходов первого триггера 4 на два с помощью второго и третьего триггеров 9 и 10, переключающихся при из менении входного сигнала из положе-. ния "0" в положение "1", получают соответствующие сигналы...
Устройство для имитации телефонного канала
Номер патента: 1058085
Опубликовано: 30.11.1983
Автор: Муратов
МПК: H04M 1/24
Метки: имитации, канала, телефонного
...эталонного приемника, а также с входом блока блокировки и информационным входом последовательно-параллельного преоб раэователя, соответствующие выходыкоторого соединены с одноименнымивходами линейки индикации, при этомстробирующий вход последовательнопараллельного преобразователя соединен с выходом блока делителей частоты, первый вход которого соединен свыходом задающего генератора, а второй вход - с выходом блока блокировки,На чертеже, представлена структурная схема устройства.Устройство для имитации телефонного канала содержит эталонный приемник 1, эталонный передатчик 2, первую искусственную линию 3, блок 4 индивидуальных преобразователей, блок 5 амплитудных корректоров, блок,б фазовых корректоров, смеситель 7, прерыватель 8,...
Устройство для стабилизации напряжения питания с терморегулированием
Номер патента: 1058086
Опубликовано: 30.11.1983
Авторы: Алешин, Миронов, Михайлов, Мухаметов, Шерстюк
МПК: H04N 3/16
Метки: питания, стабилизации, терморегулированием
...которых включены парал" лельно один другому и их входы сое" динены с выходом регулирующего элемента дополнительного стабилизатора, к выходу каждого блока сравнения подключен вход соответстнуюцего УПТ, выход которого соединен с управляющим входом соответствующегс регулирующего элемента, причем сигнальный вход регулируюцего элемента основного стабилизатора соединен с источником входного напряжения пи" тания, а вЬход - с сигнальным входом регулирующего элемента дополнительного стабилизатора, выход регулируюцего элемента основного стабилизатора является выходом устройства. Изобретение относится к стабилизаторам напряжения, в частности к регуляторам ныходного напряжения, источников питания н зависимости от температуры.Известен стабилизатор...