Нестерук
Логический мажоритарный элемент
Номер патента: 744989
Опубликовано: 30.06.1980
Авторы: Нестерук, Потапов
МПК: H03K 19/168
Метки: логический, мажоритарный, элемент
...3. Первый из движущейся последовательностиЦМД, поступая в позицшо Е 4 информационного канала 6 и не испытывая при зтомотталкиваюПего воздействия От ЦМД впервой динамической ловушке 3, отклоняется в канал 5 предпочтительноГО продвижеш 1 я ЦМД и захватывается первой динамической ловушкой 3. Следующий ЦМД40из упомянутой последовательности, поступая в позицию Е и взаимодействуя сдоменом, находящимся в динамической ловушке, продолжает движение по информационному каналу к паизции Еи анало 45Гичным предыдущему домену обрйзсм будет захвачен следующей динамической ловушкой 3. При заполнении последней дицамическойловушки оставшиеся в движущейся последовательности домены из позиции Е Рч поступают вдополнительный проводе 1 иковы 3 аннигилятор 5...
Запоминающее устройство
Номер патента: 728157
Опубликовано: 15.04.1980
Авторы: Балашов, Нестерук, Потапов
МПК: G11C 11/14
Метки: запоминающее
...его информационные входы ЦМД, из которыхтолькоодин в соответствии с кодомпоявляется на к-ом выходе дешифратора и поступает на вход к-го адрес- фного компрессора в позицию 1 . ПосЛе-дующее перемещение цМд в позицию2 вызывает параллельный сдвиг ЦМД,находившихся в позициях 1 динамических ловушек к-го адресного компрес сора, в позиции 2 . В этот моментвремени от генераторов Я ПМД разряды записываемого слова по каналамввода данных 2, 3 поступают в позиции 3-ых разрядных компрессоров(1 ср), вызывая параллельныйсдвиг ЦМД, находившихся в позициях 2тех динамических ловушек 1 -х раз-рядных компрессоров, которые расположены ниже динамических ловушек 55к-го адресного компрессора, в позиции 3 ЦМД записываемого слова,поступив в позиции 3 ,...
Комбинационный двоичный сумматор
Номер патента: 690629
Опубликовано: 05.10.1979
Авторы: Бахтинов, Копейкина, Нестерук, Потапов
МПК: H03K 23/00
Метки: двоичный, комбинационный, сумматор
...1 - 2 - 3 - 3 ии. гу У= Тага поряэрадного суммирования по щоб 2 1 - 2 - 3, соответственно, и достигают позиции1-го разряда сумматора, Цифрами 5, 6", 7", 4 и 4, на кбторых за счет взаимного оттал.8"1 обозначен канал вывода "лишних" доменов кивания переходят иа полюса 5 динамическойв аннигилятор ЦМД Д, На первом выходе ло ловушки и 5 Н-атййикацйи, соответственно,гического элемента в позиции 7" реализуется 25 РеЖтиэуя "тем самым перенос в старший разрядфункция "Неравнозначность", а на втором и и ноль на выходе 1.го разряда сумматора, тактретьем в позициях 4 и б" соответственно, - как ЦМД из позиции 5 щ постуйают к анниги.функция И," . лятору доМенов,П. Если в одном из двухРабота предлагаемого комбинавИониого, . Тых Разрядов операйдов...
Логическое запоминающее устройство
Номер патента: 674101
Опубликовано: 15.07.1979
Авторы: Нестерук, Потапов
МПК: G11C 15/00
Метки: запоминающее, логическое
...собой (к+ 1)-разрядный код, которого записан код начального адре 50в котором к старших разрядов образованы са массива, а в младшем разряде - едиполем начального адреса массива, ас массива амладших разрядо 6 - полем константы мо- нится код текущего адреса записи массидификации, являющейся порядковым номе- ва информации, или же в младшем разряром подмассива в данном массиве инфор- де записан нуль,н ль если в этой числовойлинейке хранится код текущего адресамации.Текущий адрес, соответствующий каж- обработки массива информации, В зстальдому последующему подмассиву некото- ных разрядах этого двоичного числа зарого массива информации, увеличивается писаны нули,. Каждая ячейка 14 может находиться в трех состояниях: Занята, "Свободна. и...
Логический пороговый мажоритарный элемент
Номер патента: 671032
Опубликовано: 30.06.1979
Авторы: Бахтинов, Вигдорчик, Нестерук, Потапов
МПК: H03K 19/168
Метки: логический, мажоритарный, пороговый, элемент
...14, При нечетном чисгле входныгхлогических переменных и количаство динамических ловушек, необходимое для выполнсния элементом поротавой функциимажоритарности, должно быть равно, а пэп четко + 1. В даль 22пейшсм будем считать, что и - нечетное.Работа логическото поро 1 ового,мажоритарного элемента протекает сгладуощимобразом, Опрашивающий домен хо, продвипаясь по каналу 11, 12 достигает позиции, из которой, взаимодействуя с доменом, находящимся в опрадеденной динамической ловушке 14, либо продолжает дважение по каналу 11, 12, в случае, когдав )динймескоЙ ловшке прс тстав етЦМД, либо опветвляепся в соответстлующий канал и попадает,в опраделеннуюдина 1 мичаскую ловушку 14 в случае отсутспвия ЦМД в динамической ловушке 14.Домеи,а...
Ассоциативное запоминающее устройство
Номер патента: 662972
Опубликовано: 15.05.1979
Авторы: Балашов, Бронников, Нестерук, Плюснин, Сухомлинов
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...У и накапливая результатыобозначения: РА-регистр адреса, нахосравнения за П -тактов сдвига, получим дящийся в блоке выборки адреса 3 (см.в разрядах, соответствующих совпавшим фи . 1) Вр-регистр 5,ЯП, --ая ячейка памяти, находящаяся в накопителе 2,Каждый из РазРЯдов РезУльтатов опРе- ВОО - блок 6 РП- регистр 8 Г -счетделиетси "о фРУчик, находящийся в блоке 3, К -счетчиксдвигов (на фиг. 1 не показан),Ф и П,О, ме;/,1, хи 1 :1соответственно количество ячеек и разрядов в ячейке ЗУ, Р- слово занятостиПоставим в соответствие каждой 1у ( хранится в нулевой ячейке ЗУ), ВИШчисловой линейке ЗУ, отводимой для хра- шины 10, Вхр - регистр 1, ВхИШ - шины 9.нения-го информационного слова, призЗапоминающее устройство может рабоком занятости ( -...
Логическое запоминающее устройство
Номер патента: 649037
Опубликовано: 25.02.1979
Авторы: Балашов, Нестерук, Пузанков
МПК: G11C 15/00
Метки: запоминающее, логическое
...записи, информация, поступающая на входы 18 входного регистра 14, имеет байтовый формат и заносится по сигналу в управляющей шине 17 во все группы разрядов входного регистра 14, соответствующиегруппам 2 блоков памяти 1, а при выполнении операции считывания, байт информации, считываемый в любой из групп 2,заносится по сигналу в управляющей шине 19 в определенную группу разрядов выходного регистра 16, предназначенную для вывода информации байтового формата. В первом такте на управляюЩую шину 11 стробирования подается сигнал, переводящий все блоки памяти 3 в активное состояние.Во втором такте при выполнении операции записи по сигналам, поступающим на шину опроса 9 и на управляющую шину 17, производится опрос адресноГо сечения блоков...
Буферное устройство канала вводавывода
Номер патента: 630626
Опубликовано: 30.10.1978
Авторы: Балашов, Гордовенко, Нестерук, Пузанков, Таубин
МПК: C06F 3/04
Метки: буферное, ввода—вывода, канала
...ягтся поОЯЙТНС.Предлагаемое устройство имеет четь.рережима работы: прием байтов и упаковкаих в слово; распаковка слова и выдача сай.тов; прнсм слова, выдача слова.В исходном пэлО)кении реГистра э на хо.дптся адрсс ячейки накопителя и регистс 4установлен в нулевое состояние. В пе;з)ире)к,име по,входным информационны:.: 1 ни.нам П поступает байт данных 1 потенциал:;- ные сигналы) через элементы ИЛИ э навходы всех блоков 2 памяти. На блоки па.мяти подается сигнал запис;. по входу э за.носится единичный сигнал з )1.Тадш)ш раз.ряд регистра 4. После 32 дзржки 3 регистс,е4 на управляющий вход соотьетствуюцгоблока памяти поступает импульс перепадасигнала, который разрешает запись байтапо адресу регистра д в блок памяти. В последующие...
Логическое запоминающее устройство
Номер патента: 608199
Опубликовано: 25.05.1978
Авторы: Нестерук, Потапов
МПК: G11C 15/00
Метки: запоминающее, логическое
...32поступают сигналы, наетраивающие адресный 5 и разрядный 6 блоки управления на выпол- нение операции записи содержимого регистра слова 18 в числовую линейку 2, соответствующую возбужденному управляющему выходу 30. Сигнал с возбужденного упрзвляк)щего выхода 30 поступает также на разрешающий вход3 последующей ячейки 4, в которой выполняется операция но и. 4, если эта ячейка 4находилась в состоянии Занята или Ожидание. Если же последующая ячейка 14 иахо.дилась в состоянии Свободна, то она сохранит свое состояние, так как сигнал на ее входезапрета записи 28, подключенном к выходу ин.дикации состояния .27 ячейки 14, записавшейо код текущего адреса эаниси, исчезнет толькопо окончании второго такта.Результатом начального цикла является...
Устройство обмена информацией
Номер патента: 560219
Опубликовано: 30.05.1977
Авторы: Балашов, Нестерук, Пузанков
МПК: G06F 3/04
Метки: информацией, обмена
...абонента.В пятом такте блок управления посылает сигналы на улравляющие входы 13 и 17 регистра 4 и модификатора 5 признака, организуя выдачу модифицированного номера обслуживаемого абонента на входы группы 22 и на кодовые выходы 20 модификатора признака.Кроме того, в пятом такте на входы группы 24 блока 2 от блока управления поступают сигналы, настраиваюшие блок 2 на сравнение модифицированного номера обслуживаемого абонента с признаками числовых линеек с ассоциативным обращением,Если совпадение зафиксировано, то обслуживание абонента откладывается, так как произошло совпадение констант модифика 560219ции, используемых при записи и считывании информации одного и того же абонента. Подобное совпадение возможно в том случае, если число...
Логическое запоминающее устройство
Номер патента: 529486
Опубликовано: 25.09.1976
Авторы: Балашов, Нестерук, Пузанков
МПК: G11C 15/00
Метки: запоминающее, логическое
...регистра слова 12 и с выхода ( ъ++ 4)-го разряда регистра признаков обращения 10 соответственно в разрядный 7 иадресный 9 блоки управления, что вызываетвозбуждение разрядных 3 и ( -) + 4)-ой линейной 6 шин считывания. В результате вовсе разряды ( и + 4)-ой числовой линейки 1 заносятся нули,В десятом такте управляющие сигналыпоступают в шины управления 35, 36, 41и 45. Производится запись единиц в (т)+( П + 4)-ый раэрчцы регистра признаковобращения 10 по шинам записи 17,Если признак Ч), сформированный ввосьмом такте, равен нулю, то устройствопереходит к тринадцатому такту работььЕсли же= 1, то в одиннадцатомтактеуправляющие сигналы в шиках управления36, 40, 41 и 46 производят настройкуустройства на прием сигналов с инверсных...
Устройство для контроля арифметического устройства цвм
Номер патента: 526897
Опубликовано: 30.08.1976
Авторы: Нестерук, Потапов
МПК: G06F 11/08
Метки: арифметического, устройства, цвм
...соелинень г. шиной кола операции.Выходы -х полувычитателей 2 по модулю три соединены с входами 30 мио;опорогового элемента б, выход которого пол л 1 очсн к вхо лу 31 второго элемента И.Выхолы 1-х функциональных преобразователей 4 соединены с входами 32 первого элемента ИЛИ, выхо; которого подключен к входу 33 первого элемента И.Управляющие вхолы 34 и 35 соответственно,первого и второго элементов И гОлключсны к шине признака операции устрэйстзя управления ЦВМ, а выходы первого и второго элементов И соединены с вхолами 36 второго элемента ИЛИ, выходная шина которого полкеОчена к клемме 37 инлгкацип отказов.Работа преллагаемого устройства лля ко 1 трол 51 АУ ЦВ.5 ОсущсстВЛЯстсЯ слелующи 1 Образом.В первом такте на вхолы 12 и 14 АУ 5,...
Накопитель для логического запоминающего устройства
Номер патента: 496602
Опубликовано: 25.12.1975
Авторы: Балашов, Нестерук, Пузанков
МПК: G11C 15/00
Метки: запоминающего, логического, накопитель, устройства
...выборки 51, в которых требуея выйолнить ло".нческую оперя выи ".ацию (назо.вем эти числовые линейки 1 бр поступают еют единичные сигналы, иоторъ 1 е проходят на дин изо и управляющих входоь эле ментов памяти в3 выбранных числовых ля 5 неек 1 и разрешают работу этюда элемен- . тов. памяти 3 В этом же такте комбинация сигналов, п оступающая на линейные шины 5 записи и считывания, определяет, ; вид логической опе,анин, выполняемой как 11 О :, дым элементом ипамяти 3 выбранных число- вых линеек 1 над хранимыми в них словами и словом, иост,иг - ,вшнм либо по разрядным щи нам записи, ли о поб разрядным шинам считываоперациизапоминаются15 иия 4; гезуль атыв элементах пам тия и 3 выбранных числовых,1 линеек и пос1 остуиают на выходные шипы 4. В...
Логическое запоминающее устройство
Номер патента: 492934
Опубликовано: 25.11.1975
Авторы: Нестерук, Потапов
МПК: G11C 15/00
Метки: запоминающее, логическое
...подключенным через открытые элементы "И" 10, к вых цным шинам 9, в регистр адреса 12 и в,блок 13 поступает считанный с выходюго регистра 8 код текущего адреса эап о,си, занесенный;в выходной регисстр 8 г 1окончании работы устройсгва в режимеобращения к текущему адресу. Во втором такте-на шины управления 19 и 20 подаются сигналы, в соответствискоторыми в той ячейке 14, иэ числа находящихся в состоиннях "Свободны, которая ямеет наименьший порядковый номер, выполнится операция по и. 3 (см,таблицу). В этом же такте на шины управления 32 поступают сигналы, настраиваюшне адресный 5 и разрядный 6 блокиуправления на выполнение операции записи содержимого регистра слова 18 в числовую линейку 2, соответствующую воэЪ10 бужденному управляющему...
Стенд для определения эффективности звукоизоляции судовых помещений
Номер патента: 491071
Опубликовано: 05.11.1975
Авторы: Виноградов, Матюрин, Нестерук, Осипов, Таничев, Финкель
МПК: G01M 19/00
Метки: звукоизоляции, помещений, стенд, судовых, эффективности
...характеристики конствлияния других факторов.Цель изобретения - обеспечения воспроизведения условий шумности близких к судовым. На фланцах болтами 5 и гайками 6 закреплен комплекс испытываемых конструкций 7, образующих совместно с каркасом 3 камеры 8 - 10. В камере 8 установлены источник 11 5 шума и источник 12 вибраций, жестко прикрепленный к платформе 1, Во всех камерах установлены микрофоны 13, а на всех конструкциях поддона 2 и испытываемых конструкциях 7 - вибропрпемнцки 14 для замеров шу- О ма и вибраций.Стенд работает следующим образом, Конструкция или комплекс конструкций 7,подлежащих испытанию, устанавливается на 5 крепежные фланцы 4. Источником 11 шумаили источником 12 вибраций или тем и другим вместе создаются уровни...
Множительное устройство
Номер патента: 487388
Опубликовано: 05.10.1975
Авторы: Нестерук, Потапов
МПК: G06F 7/52
Метки: множительное
...а, определяются путем решения, н.апример, любой из трех систем ура;внения (3), (4) н (5) а. " = а; Л аЛ . Ларл., рая = а(Ле,1, т р 1 ( Л1), 25Отличные от нуля решения Хсистемы (2)определяют для каждого В = Сопз 1 значения весовых;коэффициентов г-х входов порогового элемента, а коэффициенты ал при ХФ О определяют логические узлы взаимодействия между входными переменными а, согласно решению одной из системы (3), (4) или (5).Логическое взаимадействие между входными перемэнчыми а производится в переключателях входов,порогового элемента, которые представлязот собой одноранговые многовыходные логические сети. Каждая такая логическая сеть в общем, случае может .быть реализована из произвольного набора логиче ских э...
Адаптивное вычислительное устройство с поразрядной обработкой информации
Номер патента: 479115
Опубликовано: 30.07.1975
Авторы: Нестерук, Потапов
МПК: G06F 15/18
Метки: адаптивное, вычислительное, информации, обработкой, поразрядной
...на входы 23 схем 20 совпадения с запретом, В связи с тем, что в этом режиме входы 21 схем 20 совпадения обесточены, сигналы на выходах этих схем совпадения соответствуют. На этом цикл работы устройства в режиме отсутствия отказов заканчивается,При проведении тестового контроля работа устройства протекает аналогично, но дополнительно в третьем такте по первому управляющему входу 22 на входы 21 схем 20 совпадения поступает сигнал признака контроля. При наличии отказа на выходе какого-либо из модулей 2 в течение тестовой проверки выходной сигнал отказавшего модуля 2 совпадает с сигналом признака контроля и запо минается соответствующей схемой 20 совпадения.В первом такте следующего цикла производится опрос схем 20 совпадения, При...
Устройство управления электроприводом постоянного тока по системе г-д
Номер патента: 444299
Опубликовано: 25.09.1974
Авторы: Клейнман, Коняева, Кузин, Нестерук, Ткаченко
МПК: H02P 5/22
Метки: г-д, постоянного, системе, электроприводом
...25 30 35 40 По мере роста напряжения разбаланс уменьшается, уменьшается м.д.с, отрицательной обратной связи и одновременно м.д,с. задания, создаваемая обмоткой управления 9, подключенной на выход выпрямителя 12 в цепи обратной связи по напряжению генератора.Для исключения влияния случайных колебаний напряжения на работу моста со стабилитронами 5 и 6 на вход моста подключены стабилитроны 10 и 11, рассчитанные на номинальное напряжение генератора.При торможении снимается сигнал со входа магнитного усилителя 2. В первый период торможения, когда стабилитроны 5 и 6 пробиты, мост близок к балансу. Напряжение на плече моста, в которое включены стабилитроны, остается примерно постоянным и это обуславливает возрастание тока в обмотке 8...
Однородная вычислительная среда
Номер патента: 443382
Опубликовано: 15.09.1974
Авторы: Нестерук, Потапов
МПК: G06F 7/00
Метки: вычислительная, однородная, среда
...построения среды либо аппаратурной системой контроля, либо с помошью тсстового контроля.При обнаружснии неисправности в функциональном блоке 2 строки 5, приводящей к искажению выходного сигнала, на выходе 17 соответствующего индикатора отказов появится сигнал об отказе. Этот сигнал поступает на управляющий вход 1 б соответствующей схемы антисовпадения 4 и, проходя через разделительный диод 20, поступит в шину 19 индикации отказов соответствующей строки 5, на функциональные входы 18 всех схем антисовпадения 4 данной строки и на управляющий вход 21 коммутатора 8. По этому сигналу коммутатор 8 опрашивает следующий по порядку регистр 7, и на его выходы 12 поступает очередной настроечный код, который проходит на функциональные входы 13 схем...
Многофункциональный модуль со встроенным контролем
Номер патента: 438121
Опубликовано: 30.07.1974
Авторы: Нестерук, Потапов
МПК: H03K 19/16
Метки: встроенным, контролем, многофункциональный, модуль
...блока контроля 21 с прямым 46и инверсным 47 выходами уыа 48 форми. ромния значения реализуемой функции фун. кционального блока 4,Прямой 46 и инверсный 47 выходы узла 48 формирования значения реализуемойфункции через группы соответствующих рвсьцределяюших обмоток 49 и 50 подключенык клемме 51 считывания результата выпол-няемой модулем операции.Елеммы 52 и 53 наличия и отсутствияотказов соединены через соответствующиегруппы распределяющих обмоток 54 и 55узла 56 формирования результата контро- фля с клеммой 57 считывания результатаконтроли, Тяп контролируемой операции (арифметическая или логическая) определяется сигналами, поступаюшяк 4 И наклеммы 58 и 59, подключенные х соответ-,бствуюшим управляюшим обмоткам 60 сумматорв 13 по...
Универсальный вычислительный модуль с кодовой перестройкой логики
Номер патента: 436353
Опубликовано: 15.07.1974
Авторы: Нестерук, Пал, Потапов, Фонд
МПК: G06F 7/00
Метки: вычислительный, кодовой, логики, модуль, перестройкой, универсальный
...управляющих обмоток 9 и с клеммами 30 и 31.Для развязки в цепях распределяющих обмоток 18, 24 и 29 находятся диоды,Универсальный вычислительный модуль с кодовой перестройкой логики может работать в двух режимах: в режиме логического модуля, реализующего любую логическую функцию двух переменных, и в режиме накапливающего сумматора со сквозным переносом.Работа универсального вычислительного модуля с кодовой перестройкой логики осуществляется в четыре такта.Перед ,началом работы производится начальная установка сердечников 23, путем пропускания импульса тока по управляющим обмоткам 20 шины 22 - 22.В первом такте импульс тока, протекающий по управляющим обмоткам 13 и 25 шины начальной установки 14 - 14, производит начальную установку...
Устройство для обнаружения и исправления ошибок в системе остаточных классов
Номер патента: 369567
Опубликовано: 01.01.1973
Авторы: Нестерук, Потапов
МПК: G06F 11/10
Метки: исправления, классов, обнаружения, остаточных, ошибок, системе
...числе рабочих ячеек регистра 1 соединен по входам с выход . идами - -ой и 1 +1)-ой рабочих ячеек реги 2 2стра 1, а при нечетном числе рабочих ячеек операционного регистра 1 соединен по вхо 5 10 15 20 25 30 35 40 45 50 55 60 65 й - 1дам с вь 1 ходами 1 +1)-ой рабочей ячей- г кп регистра 1).Если в 1-ой и ц-ой рабочих ячейках регистра 1 записаны ненулевые остатки, то при анализе выходного сигнала первого из дешифраторов 4 этот сигнал через связанный с первым дешифратором 4 открытый первый из переключателей б поступит на вход блока памяти 7 констант нулевизации и выоерет оттуда соответствующую константу нулевизации. Эта константа поступает в сумматор 11, где вычитается из занесенного туда ранее контролируемого числа. Константа подобрана...
Устройство контроля по модулю три
Номер патента: 397913
Опубликовано: 01.01.1973
Авторы: Нестерук, Потапов
МПК: G06F 11/08
...- 1) + - вес 1-того разряда при сверткепо модулю трп.Таким образом, контроль по модулю три длинных арифметических операций состоит из контроля по модулю три всех частных сумм и сдвигов (микрооперацпй), выполняющихся в процессе реализации любых длпн. ных арифметических операций.При этом величины д;=(а,+6;) той 3 - С; гпос 1 3 (/=1,2 п), формуются поразряд на соответствующих 1-тых сумматорах и вь тателях по модулю три, а операция397913 ставитель А. Бело Техред Т, Курили рректор А. Дзесов актор Б. Федот Изд. ЪЪ 989 Тираж 647 И Государственного комитета Советз Министров по делам изобретений и открытий Москва, Ж, Раушская наб., д. 4/5ПодписноеСР Тип. Харьк. фил, пред. Патент руемого лвоичного сумматора 3 и многопорогового элемента 1.Входы б...
Несущий элемент
Номер патента: 312033
Опубликовано: 01.01.1971
Авторы: Доброжан, Клебанов, Крупицкий, Нестерук, Огановский
МПК: E04B 1/32, E04H 15/20
...плота, вид в плане; на фиг. 2 - то же, например, для арочного перекрытия, вид сбоку; на фиг. 3 - разрез по А - А на фиг. 1; на фиг. 4 - разрез по Б - Б на фиг. 2.Предложенный несущий элемент для каркаса временных зданий и сооружений включает оболочку 1, выполненную из газопроницаемого материала, например брезента, заполненную легким пористым наполнителем 2 на основе пенистой смоляной композиции, вспененным в полости (полостях) оболочки 1,при этом покрой оболочки 1 определяет конфигурацию многослойной конструкции, Для5 подачи заливочной композиции в заполняемую полость предусмотрены штуцера г.Наполнитель в процессе пенообразованияи заполнения полости проникает в поры оболочки, пропитывая под действием повышенно 10 го давления,...
Устройство для получения разностной частоты двух импульсных последовательностей
Номер патента: 262164
Опубликовано: 01.01.1970
Авторы: Даниэла.а., Нестерук
МПК: H03K 5/01
Метки: двух, импульсных, последовательностей, разностной, частоты
...7, выход которого, являющийся выходом всегэ устройства, подключен ко входу узла модуляции. При подаче на формнро ватели исходных импульсных пэследовательностей совместно с напряженнем помех на выходе формирователей появляются импульсы сравниваемых частот, причем из-за воздействия напряжения помех выходные импульсы 20 формирователей несколько флуктуируют пофазе, Импульсы с выхода формирователя 1 запускают узел двусторонней время-импульсной модуляции, Если в начальный момент импульсы поступают на вход триггера через 25 схему совпадения б, т. е. импульсы формирователя 2 совпадают по фазе с выходными импульсами узла двусторонней время-импульсной модуляции, то триггер удерживается в состоянии 1, что соответствует формирова нию импульсов...