Козюминский
Управляемый арифметический модуль
Номер патента: 903865
Опубликовано: 07.02.1982
Авторы: Козюминский, Кузуб, Мищенко
МПК: G06F 7/38
Метки: арифметический, модуль, управляемый
...элемента НЕ, а также с единичным входом триггера, выход элемента НЕ соединен с нулевым вдом триггера, синхровход триггера является синхровходом модуля, дополнительный информационный вход модуля является информационным входом первогоком мутатора.На фиг. 1 показана схема управляемого арифметического модуля; на фиг. 2 -схема коммутатора.Схема управляемого арифметическогомодуля содержит коммутаторы 1 и 2,элемент ИЛИ 3, элементы И 4-6, элемент РА ВНОЗНА Ч НОСТЬ 7, эле мент НЕ8, триггер 9, информационные входы 1013, вход 14 переноса, управляющие входы 15 -21, выход 22 переноса, выход23 результата и синхровход 24,Схема коммутатора (фиг. 2) содержитэлементы И 25 - 28, ИЛИ 29, НЕ 30и 31, управляющие входы 32 и 33, информационные входы 34 - 37,...
Преобразователь двоичного кода в код по модулю
Номер патента: 902013
Опубликовано: 30.01.1982
Авторы: Виноградов, Козюминский
МПК: G06F 5/02
Метки: двоичного, код, кода, модулю
...по модулю. Эти остатки, представленные двоичным кодом, поступают на входы сумматора 3 но модулю, на выходе которого образуется результат преобразованияПовышение быстродействия преобразова теля обеспечивается параллельным получением остатков по модулю в шифраторах группы 2, а также одновременным их. суммированием на сумматоре 3 по модулю.Таким образом, введение Кшифраторов ю разрядов двоичного кода в код по модулю и соответствующих связейгпозволяет повысить быстродействие преобразователя в К раз,В основу работы преобразователя положена возможность получения остатка и -разрядного двоичного числа Х по модулю Р путем суммирования по модулю Р остатков К двоичных чисел цо модулю Р, представленныхе; двоичными разрядами (п. с ю, е в ),)с )....
Многофункциональный логический элемент
Номер патента: 898618
Опубликовано: 15.01.1982
Авторы: Козюминский, Мищенко, Семашко, Терешко
МПК: H03K 19/00
Метки: логический, многофункциональный, элемент
...И-НЕ и инверторы включены между шиной 22 питания и общей шиной 45 23, Первый информационный вход 24 подключен к затворам транзисторов 1,5 и 9, второй информационный вход 25 подключен к затворам транзисторов 3, 6 и 14. Первый 26, второй 27 5 о и третий 28 настроечные входы подключены соответственно к затворам транзисторов 7,11 и 15. Выходы первого и второго инверторов (стоки транзисторов 1 и 3) подключены соответственно к затворам транзисторов 13 и 10, выходы первого, второго и 184третьего элементов И-НЕ (стоки транзисторов 7, 11 и 15 соответственно) подключены соответственно к затворам транзисторов 17-19 четвертого элемента И-НЕ, имеющего два выхода прямой 29, подключенный к истоку транзистора 17, и инверсный - 30, подключенный к стоку...
Многофункциональный модуль
Номер патента: 890557
Опубликовано: 15.12.1981
Авторы: Аспидов, Бобков, Козюминский, Мищенко, Семашко, Терешко
МПК: H03K 19/00
Метки: многофункциональный, модуль
...последовательно вклю-., 2 в, ценными переключательными и нагрузочным транзисторами 4-7 и 8-9. Элемент2 И"ИЛИ образован транзисторами 1017, транзисторы 11-16 включены после-.довательно, стоки транзисторов 11 и , ую14 подключены к прямому выходу 18 мо-дуля и через нагрузочный транзистор10 к шине 19 питания и стоки транзисторов 13 и 16 подключены к инверсномувыходу 20 и через нагрузочный транзистор 17 к общей шине 21, затворытранзисторов 11 и 14 подключены соответственно к выходу и входу первогоэлемента НЕ, затворы транзисторов 12 Реализуемые логические функции на выходахЗначения управляющихсигналов на восходах 1 20 19 1 1 1 0 Х 1 Х 2 Х 1 Х 2 0 0 Х 1 1 Х 1 Х 2 1 0 Х 2 1 Х 1 Х 2 Х 2 1 Х 1 Х 2 1Х 1 УХ 2Х 1 УХ 2Х 1Х 1...
Многофункциональный логический модуль
Номер патента: 883894
Опубликовано: 23.11.1981
Авторы: Аспидов, Гурьянов, Козюминский, Мищенко, Семашко
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...= ,На входы настройки 4-10 подают соответственно следующие наборы сигналов: ф0 д Х,р-Х -Х-=1,0 М 1 ОРХ, О 5 Х Х-Х, 0=1, 0=1 , О=Х, = 1; О" 1 = Х; =1 При этом, структура модуля послеоптимизации имеет вид фиг.З . Аналогично для произвольной совокупности логических функций трех переменных. бТаким образом, предлагаемый модуль реализует все логические функции трех переменных и позволяет насвоей основе реализовать многофункци ональную схему, реализующую произ"вольные функциональные зависимости,При этом, модуль отличается конструктивной однородностью и простотой,имеет высокое быстродействие, 1 ф позволяет просто и быстро получитьмоно- и многофункциональные схемызаданной функциональности, которыеотличаются простотой, на основе данного...
Вычислительный модуль
Номер патента: 864282
Опубликовано: 15.09.1981
Авторы: Аспидов, Козюминский, Мищенко, Семашко
МПК: G06F 7/38
Метки: вычислительный, модуль
...Первый вход элемента равнозначности 1 соединен с управляющим входом 11 модуля, а его второй вход - с информационным входом 8, а выход пятого элемента равнознач 4282 В В А+В Р А Р Р А В ЪВ 4ности 1 соединен со входом элементаИ 6, второй вход которого соециненс выходом элемента равнозначности 2,первый вход которого соединен с управляющим входом 12 устройства, а второй - с информационным входом 8 устройства. Выход элемента равнозначности 2 соединен со входом элементаИ 7, другой вход которого соединенсо входом элемента равнозначности3, первый вход которого соединен синформационным входом 8 устройства,а второй вход - со входом переноса10 модуля, Выходы элементов И 6 и 7соединены с первыми входами элементов равнозначности 4 и 5...
Устройство для логической обработки и вычитания двоичных чисел
Номер патента: 855655
Опубликовано: 15.08.1981
Авторы: Аспидов, Козюминский, Мищенко, Семашко
МПК: G06F 7/38
Метки: вычитания, двоичных, логической, чисел
...входы 7 и 8 устройства поступают двоичные переменные А и В, а на вход 9 - входной сигнал заема ЗВ . С выхода 18 уст ройства снимается сигнал Р результата логической или арифметической операции, а с выхода 19 - выходнойсигнал заема ЗВЫ На управляющие входы 10-17 устройства подаются сиг налы настройки И-И 8 с помощью кото- рых коммутаторы 1 и 2 настраиваются на реализацию логических функций переменных А и В таким образом, что логическая функция, реализуемая коммутатором 1, соответствует,промежуточному результату требуемой математической операции без учета входного сигнала Зщ, а логическая Функция, реализуемая коммутатором 2, функции выходного сигнала заема 3 беэ учета входного сигнала заема. Получение окончательного результата...
Управляемый арифметический модуль
Номер патента: 855654
Опубликовано: 15.08.1981
Авторы: Козюминский, Мищенко
МПК: G06F 7/38
Метки: арифметический, модуль, управляемый
...10 устройства, а его информационные входы - к информационным входам 6-8 устройства. Выход триггера 4 являетсу информационным выходом устройства, а его счетный вход соединен с выходом элемента ИЛИ 5, один вход которого подключен ко входу 9 переноса устройства, а его второй вход соединен с выходом мультиплексора 2. Выход мультиплексора 3 является выходом 15 переноса устройства, а его управляющие входы попарно объединены с управляющими входами мультиплексора 2 и подключены соответственно к выходу мультиплексора 1 и к выходу триггера 4, Информационные входы мультиплексоров 2 и 3 подключены к группам управляющих входов 11 и 12 устройства соответственно, а их стробирующий вход - ко входу 13 разрешения выполнения операции.Устройство работает...
Многофункциональный логический модуль
Номер патента: 851397
Опубликовано: 30.07.1981
Авторы: Аспидов, Гурьянов, Козюминский, Мищенко, Семашко, Терешко
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...1 и 2подключены ко входам элемента И 3, 30 выход которого 10 является пряьым851397 Х чХ 1 0 Х Х 1 Х Х О Х чХ О15 ХчХХ 4 ХйчХ 1 Х 2 Х ХХ чХ,Х х х 1Х 1 Формула изобретения Составитель В, КайдановТехред Н. Келушак Корректор В. Синицк дактор Н. Безродна аказ 6360 69 Тираж 745 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/лиал ППП "Натентф, г, Ужгород, ул. Проектная,выходом модуля и через элемент НЕ 4 инверсным выходом 9 модуля.Многофункциональный логическиймодуль работает следующим образом,На управляющие входы 5 и 6 логических элементов равнозначности 1 и2. соответственно подают набор управляквцих сигналов, Одновременно на информационные входы 7 и 8...
Устройство для арифметической илогической обработки двоичныхчисел
Номер патента: 842795
Опубликовано: 30.06.1981
Авторы: Козюминский, Мищенко, Семашко, Терешко
МПК: G06F 7/38
Метки: арифметической, двоичныхчисел, илогической
...операций, например операции Ь = (А У В) + (А.К С) + С, таблица истинности для которой имеет следующий вид (табл., 1),Для выполнения устройством указанной математической операции мультиплексор 1 настраивается на реализацию логической функции сигнала Р таблицы истинности при Р . = Р =О, а мультиплексор 2 - на реализацию логической функции сигнала 5 таблицы истинности при Р=Р ., =О, Как следует из схем мультиплексора (фиг.2) для настройки мультиплексора на соотность" 8 появляется сигнал "1", кото 1 О 1 0 1 1 1 1 1 11 О О 0 0 0 0 0 0 0 1 ветствующую логическую функцию трехаргументов достаточно двоичный кодэтой Функции из таблицы истинностиподать в качестве сигналов настройкина соответствующие входы мультиплексора, В устройстве для...
Управляемый арифметический модуль
Номер патента: 840881
Опубликовано: 23.06.1981
Авторы: Козюминский, Мищенко
МПК: G06F 7/00
Метки: арифметический, модуль, управляемый
...элемент И 42. Входы элемента 42 подключены к выходу элемента НЕ 13 логического блока 1 и к выходам элементов 40 и 41. Входы элементов 40 и 41 соединены соответственно: вход элемента 40 соединен с логическим входом 19 модуля и с вьйодом элемента И 4 блока 1; вход 41 - с управляющим входом 43 модуляи с выходом 39 модуля. Выход элементаИ 42 является выходом 44 модуля.Арифметический модуль работаетследующим образом,На логические входы 19-22 подаютсясоответственно сигналы переноса илизаема Рили 3 4 из младшего Разряда, сигнал кода Х операнда Х илизаписываемого числа 2, сигнал 84с выхода старшего разряда для сдвигов вправо, сигнал Б 4с выходамладшего разряда для сдвигов влево,Сигналы 0., 0 и О на управляющихвходах 14, 15 и 18 модуля...
Управляемый арифметический модуль
Номер патента: 802961
Опубликовано: 07.02.1981
Авторы: Козюминский, Мищенко, Семашко
МПК: G06F 7/38
Метки: арифметический, модуль, управляемый
...влево Х +5 Х +5 Х +5Х +%Запись фО"Запись "1" мутатора соединен с четвертым входомтретьего элемента И и является входом модуля.Устройство представлено на чертеже.Оно содержит коммутаторы 1 и 2,элемент ИЛИ 3, триггер 4, элементыИ 5, б и 7, элементы равнозначностиВи 9.Выход первого коммутатора обозначен цифрой 10, информационные входымодуля 11-14, выход модуля 15, выходпереноса 16, управляющие входы модуля 17-26.управляемый арифметический модульработает следующим образом. На информационные входы 11-14 устройства подаются сигналы с выхода старшего разряда 5, , с выхода младшего разряда 5. , разряд операнда х переносиз младшего разряда Р, ; С выходамодуля 15 снимается сигнал 5 результата операции или хранимого операнда,а с выхода 16 - сигнал...
Многофункциональный логический модуль
Номер патента: 790329
Опубликовано: 23.12.1980
Авторы: Козюминский, Мищенко, Семашко
МПК: H03K 19/02
Метки: логический, многофункциональный, модуль
...двух- пороговый элемент с весовыми коэфФициентами +1 и порогами, равными +1 и +2, первый вход многофункцио нального логического модуля соединен с первым входом порогового элеме нта, второй вход многофункционального логического модуля соединен с выходом элемента НЕ третий вход Щ многофукционального логического модуля соединен с третьим входом порогового элемента, прямой,и инверсный выходы которого являются выходами, многофункционального ло 2 Э гического модуля.На чертеже представлена структурная схема многофункционального логического модуля.Многофункциональный логический модуль содержит элемент 1 НЕ, трех-входовой разновесный двухпороговый элемент 2, имеет три входа 3,хчх 0 х х 0 х,х.,х х х х ххух х х 1 хух 1 х а. хх...
Многофункциональный модуль
Номер патента: 700864
Опубликовано: 30.11.1979
Авторы: Козюминский, Мищенко
МПК: G06F 7/00
Метки: многофункциональный, модуль
...логических элементов, вхо 15 дящих в устройство. Это упрощает изготовлениеустройства и повышает надежность схемы,+У Р(перенос) +У Р 00 ХчУ 1 0 0 0 Ч У Х + у Х+ У Х+У 1 0 01 1 1 Х+УХ,+ УХ+УУгч Уг ХУ уч 2 Уч 2 Угч Уг хгчхг 0 Хч 2 Хч 2 у ХгчХ 2 у 1 СР У 275524, 0 06 Е 7/50,о г у хуч хуХУчХУ Х+У 3На информационные входы 10 и 11 модуля подаются разряды Х и У двоичных чисел, с вы ходов элементов 1 и 2, в зависимости от значе. , ния управляющих сигналов О, и О на входах 13 и 14 модуля, снимаются прямые или инверсные значения входных кодов. Элементы 4 и 8 реализуют в зависимости от значения управляющего сигнала Оз на входе 15 модуля логическое произведение или логическую сумму от выходных сигналов элементов 1 и 2, а получаемый сигнал "0"...
Суммирующе-вычитающее устройство
Номер патента: 667967
Опубликовано: 15.06.1979
Авторы: Козюминский, Мищенко
МПК: G06F 7/50
Метки: суммирующе-вычитающее
...заема из предыдущего разряда устройства и управляющий вход 11. Выход элемента равнозначности 2 " Сбединен со вторым входом элемента И 5, который выхОдом связан с первым входом элемента равнозначности 4, имеющего управляющий вход 12 и выход 13, который является выходом )5 сигнала переноса или заема в следующий разряд устройства.Устройство работает следующим образом.На входе 6 и 7 устройства подают ся сигналы в виде двоичных кодов А; и В одноименных разрядов операндов, с выхода элемента равнозначности 1 входные сигналы А; и В; поступают на вход элемента равнозначности 3, второй вход которого служит управ-. ляющим входом.и на него подается управляющий сигнал 1 . С выхода элемента равнозначнос"ги 3 снимается сигнал суммы или разности,...