Двунаправленный преобразователь кодов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1295530
Авторы: Душеба, Евдокимов, Морозовский, Пивен, Чернышев
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСН ИХРЕСПУБЛИН 594 Н 03 ПИСА ЛЬСТ 9.Пивен овский 2,ство СС /02, 19 ОСУДАРСТВЕННЫЙ НОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИ(46) 07.03,87. Бюл. У1) Институт проблемэнергетике АН УССР2) В.Ф.Евдокимов, Н.Ю.Ю.Чернышев, О.Ю.Морои В.В.Душеба(56) Патент США Мд 3461кл, 340-172.5, 1974.Авторское свидетельР 896615, кл. Н 03 М 7(57) Изтике ижет быть использовано при р обретение относится к автомавычислительной технике и мопреобразователей для вычислительныхи измерительных устройств. Цельюизобретения является увеличение быстродействия преобразователя. Поставленная цель достигается тем, что впреобразователь, содержаший два дешифратора 5, 6, блок 7 памяти и группу полусумматоров, введены первый ивторой блоки 4 шинных формирователей,обеспечивающих обратимый режим раб.ты полусумматоров без введения элементов задержки, два ключа 3, управляющих питанием дешифраторов, и элемент НЕ, причем выходы полусумматоров группы соединены с входами шинных формирователей, выходы которыхсоединены с входами дешифраторов исумматоров по модулю два. 1 ил.3 табл,Полученный на входах сумматоров помодулю два группыкод Х =Е + Уд.через шинный формирователь снимаетсяс двунаправленной входно-выходной линии 9. В табл. и 2 приведены даннь.е о функционировании дешифраторов 5 и 6 для преобразования кодов КОИи ГОСТ 10859-64 соответственно; в табл,3 - содержимое блока памяти (данные приведены для четырех символов из существующих 44). 1 12955Изобретение относится к устройст=вам для обработки цифровых данных, вчастности к устройствам преобразования данных без изменения порядка ихследования или объема информации дляпреобразования многоразрядных кодовиз одной системы счисления в другую,и может быть применено в самых разнообразных областях народного хозяйства, где используется вычислитель Оная техника, например, для связи между ЭВМ различных типов.Целью изобретения является повышение быстродействия преобразователя.На чертеже приведена блок-схема15преобразователя табличных кодов.Преобразователь содержит группу 1сумматоров по модулю два, элементНЕ 2, два ключа 3, два шинных формирователя 4, дешифраторы 5 и б, блок7 памяти, управляющий вход 8, входно-выходные линии 9 и 1 О первого ивторого кодов.Предлагаемое устройство работаетследующим образом,1Предварительно определяется суммало модулю два двух заранее определенных видов, сформированных из двоичных разрядов кодов одних и тех жесимволов, Вычисленные суммы по модулю дьа заносятся в блок 7 памяти.Дальнейшее преобразование кодов сводится к суммированию по модулю дваполученной суммы с кодом первого вида при прямом преобразовании или скодом второго вида при обратном преобразовании,Работу устройства иллюстрируетпример преобразования кодов КОИи 40ГОСТ 10859-64, использующихся в ЭВМ.Код символа А в КОИХд=01000001.Код символа А в ГОСТ 10859-64 У == 00100000. Сумма по модулю два этихдвух кодов Ед= Хд+ д, Е д = 011000014Код Хд поразрядно поступает повходу 9 на вход первого шинного формирователя 4. Одновременно на управляющий вход 8 преобразователя поступает сигнал, который передается науправляющий вход первого шинного Формирователя 4, и инверсное значение -на управляющий вход второго шинногоформирователя 4, которые всегда работают в противоположных режимах. Подвоздействием управляющего сигналапервый ключ 3 включает дешифратор 5,а второй ключ 3 отключает дешифра.тор 6,30 2Код Хд поразрядно поступает на вход дешифратора 5 и на сумматоры по модулю два группы.На выходе дешифратора 5, соответствующем символу А, появляется единица, в то время как на остальных выходах дешифратора 5 - нули. Эта единица поступает на соответствующий вход блока 7 памяти, на выходе которого появляется код Ед, равный сумме по модулю два кодов Хд и Уд Е по - разрядно поступает на входы сумматоров по модулю два группы 1, на вторые входы которой также поразрядно подается код Хд.Код Уд = ХдЕд с выводов сумматоров группы 1 поступает на входы второго шинного формирователя 4 и снимается с двунаправленной входно-выходной линии О.Таким образом, осуществляется преобразование кода символа А в КОИв код ГОСТ 10859-64. Аналогично осуществляется преобразование кодов соответствующих другим символам.При преобразовании из кода ГОСТ 10859-64 в код КОИинформация подается на входно-выходную линию 10, а управляющий сигнал на входе 8 изменяется на противоположный. Вкшочаетсядешифратор б и выключается дешифратор 5. Код 1 д через второй шинный формирователь 4 выдается на дешифратор б, на выходах которого Формируется пространственный код, поступающий на блок 7 памяти. С блока 7 памяти на первые и с второго шинного Формирователя 4 на вторые входы сумматоров по модулю два группыподаются коды Ед и Уд соответственно. При соответствующем построении дешифраторов 5 и б и блока 7 памяти преобразователь осуществляет другие преобразования кодов.0 0 1 0 0 1 0 0 0 1 0 О 1 0 0 О 0 0 0 О0 0 1 О О 0 О О О О0 0 О О 1 Формула и з обретенияДвунаправленный преобразователь кодов, содержащий блок памяти, первый и второй дешифраторы, группу сумматоров по модулю два, первые входы которых соединены с соответствующими выходами блока памяти, о т.л и ч а ющ и й с я тем, что, с целью повышения быстродействия, н него введены первый и второй шинные формирователи, первый и второй ключи и элемент НЕ, причем дешифраторы выполнены с балансными выходными каскадами, выходы сумматоров по модулю два группы соединены с входами первого и второго шинных формирователей, двунаправленные входы которых являются соответственно входно-выходными линиями первого и второго кодов преобразователя,управляющий вход которого соединен суправляющими входами первого шинногоформирователя и первого ключа, а через элемент НЕ соединен с управляю щим входом второго шинного формирователя и второго ключа, выходы первогои второго ключей соединены соответственно с входами питания первого ивторого дешифраторов, выходы которыхсоответственно объединены и подключены к адресным входам блока памяти,выходы первого и второго шинных формирователей соединены соответственнос информационными входами первого ивторого дешифраторов и с вторыми входами соответствующих сумматоров помодулю два группы, информационныевходы первого и второго ключей соединены с шиной питания преобразователя.бТаблица 3 1295530 Входые Выходы 1 0 0 0 О 1 1 0 О 0 0 1 О 1 0 0 0 1 1 О 0 0 О 0 0 0 О 0 О 0 0 1 О О 1 1 0 0 0 1 О 1 1 0 0 0 О О Составитель М,АршавскийРедактор О.Юрковецкая Техред Л.Сердюкова Корректор Е.Рошко Заказ 628/62 Тираж 903 ПодписноеИНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д.4/5 Производственно-полиграфическое предприятие,г.Ужгород,ул.Проектная,4
СмотретьЗаявка
3926832, 11.07.1985
ИНСТИТУТ ПРОБЛЕМ МОДЕЛИРОВАНИЯ В ЭНЕРГЕТИКЕ АН УССР
ЕВДОКИМОВ ВИКТОР ФЕДОРОВИЧ, ПИВЕНЬ НИНА ЮРЬЕВНА, ЧЕРНЫШЕВ ЮРИЙ ЮРЬЕВИЧ, МОРОЗОВСКИЙ ОЛЕГ ЮРЬЕВИЧ, ДУШЕБА ВАЛЕНТИНА ВИТАЛЬЕВНА
МПК / Метки
МПК: H03M 7/22
Метки: двунаправленный, кодов
Опубликовано: 07.03.1987
Код ссылки
<a href="https://patents.su/4-1295530-dvunapravlennyjj-preobrazovatel-kodov.html" target="_blank" rel="follow" title="База патентов СССР">Двунаправленный преобразователь кодов</a>
Предыдущий патент: Самопроверяемое устройство для контроля кодов “1 из 7
Следующий патент: Декодирующее устройство для исправления ошибок
Случайный патент: Вяжущее