Ячейка памяти для интегрального матричного накопителя
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ПАТЕН ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ(72) Мадхукар Лахман Джоши (Индия) . и Вильбар Дэвид Прайсер (США) (71) Интернэшнл Бизнес Машинз Корпорейшн (США)(56)" 1. Патент США Р 3614749, кл. 0 11 С 11/422. Патент США Р 3882472 кл. 0 11 С 11/42 (прототип). (54)(57) ЯЧЕЙКА ПАМЯТИ ДЛЯ ИНТЕГРАЛЬНОГО МАТРИЧНОГО НАКОПИТЕЛЯ, содержащая словарную и разрядную шины,шину опорного потенциала и последовательно соединенные ключ и накопитель зарядов на конденсаторе и резисторе, причем один вывод ключаи резистора соединены соответственно с разрядной шиной и шиной опорного потенциала, о т л и ч а ю щ а яс я тем, что, с целью повышениястепени интеграции ячейки, в неевведен усилитель, вход управлениякоторого соединен с другим выводомрезистора, вход смещения - с шинойопорного потенциала, а выход - сдругим выводом ключа, электрод управления которого соединен.со сло"варной миной.1076001 Составитель В.ГордоноваТехред М.Тепер Корректор В.БУтяга Редактор В.Данко Заказ 555/55 Тираж 575 Подписное ВНИИПИ ГосударственнА о комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Филиал ППП "Патент", г.ужгород, ул,Проектная, 4 Изобретение относится к вычислительной технике и может быть использовано для органиэации полупроводниковых запоминающих устройств,Известны ячейки памяти для интегрального маТричного накопителя, кото.рые требуют использования двух активных элементов и двух адресныхшин 1 .Наиболее близкой к предложеннойявляется ячейка памяти, содержащаясловарную и разрядную шины, шинуопорного потенциала и последовательно соединенные ключ и накопительзарядов, причем один вывод ключаи резистора соединены соответственно с разрядной шиной и шиной опорного потенциала 2 .Известная ячейка памяти занимает большую площадь.Целью изобретения является повы Ошение степени интеграции ячейки.Поставленная цель достигаетсятем, что в ячейку памяти для интегрального матричного накопителя, со"держащую словарную и .разрядную шины, шину опорного потенциала и последовательно соединенные ключ и накопитель зарядов на конденсаторе ирезисторе, причем один вывод ключаи резистора соединены соответственно с разрядной шиной и шиной опорного потенциала, введены усилитель,вход управления которого соединеныс другим выводом резистора, входсмещения - с шиной опорного потенциала, а выход - с другим выводом ключа, электрод управления которогосоединен со словарной шиной,На чертеже представлено предложенное устройство,Предложенное устройство содержитсловарную шину 1, разрядную шину 2,ключ 3, накопитель зарядов наконденсаторе 4 и резисторе 5, усилитель б и шину 7 опорного потенциала.Устройство работает следующимобразом.Информация записывается на конденсатор 4 за счет того, что разрядная .шина 2 имеет предварительный заряд, при этом ключ 3, который выполнен на полевом транзисторе, открывается. Чтобы записать нулевую информацию, разрядную шину заряжают до болеенизкого потенциала, например потенциала "земли", и так как разряднаяшина находится под нулевым потенциалом, то конденсатор не заряжается.Чтобы считать информацию, к раэрядной шине прикладывается потенциал, и импульс со словарной шины замыкает ключ. Если в конденсаторебыла записана "1 ф, то потенциал наразрядной шине остается на основномуровне, и усилитель б не работает.Если на конденсаторе был записан "0",т.е. конденсатор 4 не заряжен, топотенциал.с разрядной шины заряжает,конденсатор 4, и на резисторе 5 появляется напряжение, которое приложенок входу усилителя б, и открывает его,При этом разрядная шина через ключ 3и усилитель б разряжается на фземлюф.
СмотретьЗаявка
2630256, 29.06.1978
Интернэшнл Бизнес Машинэ Корпорейшн
МАДХУКАР ЛАХМАН ДЖОШИ, ВИЛЬБАР ДЭВИД ПРАЙСЕР
МПК / Метки
МПК: G11C 11/42
Метки: интегрального, матричного, накопителя, памяти, ячейка
Опубликовано: 23.02.1984
Код ссылки
<a href="https://patents.su/2-1076001-yachejjka-pamyati-dlya-integralnogo-matrichnogo-nakopitelya.html" target="_blank" rel="follow" title="База патентов СССР">Ячейка памяти для интегрального матричного накопителя</a>
Предыдущий патент: Устройство для управления положением магнитной головки на наклонных строчках записи
Следующий патент: Устройство для оценки контура изображения
Случайный патент: Аналого-цифровое устройство задержки прямоугольных импульсов