Способ изготовления микросхем
Формула | Описание | Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Формула
СПОСОБ ИЗГОТОВЛЕНИЯ МИКРОСХЕМ, включающий создание в кремниевой подложке n-типа первых диффузионных областей p-типа, формирование канавок, разделяющих p- и n-области в подложке, формирование диэлектрической пленки на поверхности канавок, осаждение поликремния, удаления материала подложки до вскрытия дна канавок и создание во вскрытых изолированных канавками участках кремниевой подложки диффузионных базовых и эмиттерных областей n-p-n- и p-n-p- транзисторных структур, отличающийся тем, что, с целью повышения выхода годных микросхем за счет повышения воспроизводимости параметров распределения примеси в p-n-p- транзисторных структурах, первые диффузионные области p-типа в кремниевой подложке создают глубиной, не превышающей разность между заранее выбранными глубиной канавок, разделяющих p- и n-области в подложке, и глубиной диффузии базы p-n-p- транзисторных структур, а после удаления материала подложки до вскрытия дна канавок во вскрытых изолированных канавками участках кремниевой подложки, содержащих первые диффузионные области p-типа, создают вторые диффузионные области p-типа, смыкающиеся с первыми.
Описание
Цель изобретения - повышение выхода годных микросхем за счет повышения воспроизводимости параметров распределения примеси в р-n-р транзисторных структурах.
Фиг. 1-4 иллюстрируют технологический процесс изготовления микросхем. Приняты следующие обозначения: исходная подложка 1 n-типа проводимости, область 2, легированная бором, глубиной хр, разделительные канавки 3 глубиной хк, изолирующая пленка 4 оксида кремния, поликремний 5, изолированные области 6 карманов, область 7 подлегирования корректора р-n-р-транзистора, n-р-n-транзистор 8, базовая область 9 р-n-р-транзистора глубиной хб , р-n-р-транзистор 10.
П р и м е р. На кремниевой подложке 1, ориентированной в плоскости (100), с исходной концентрацией примеси n-типа, 1,5

Диэлектрическую изоляцию получают стандартными методами травления разделительных канавок 3 глубиной 60


На полученной кремниевой структуре с диэлектрической изоляцией термическим окислением формируют маскирующий слой диоксида кремния. В сформированные фотолитографией окна проводят ионную имплантацию бора дозой 7,5

Патент США N 3818583, кл. 29-578, 1978.
Изобретение относится к области микроэлектроники, в частности к технологии изготовления полупроводниковых приборов и ИС. Цель изобретения - повышение выхода годных микросхем за счет повышения воспроизводимости параметров распределения примеси в p - n - p транзисторных структурах. Для этого при изготовлении микросхем в полупроводниковой кремниевой подложке n-типа проводимости формируют диффузионные области p-типа глубиной xp затем создают канавки глубиной xк изолирующие с боков эти области, а также области n-типа подложки. На поверхности канавок выращивают диэлектрическую пленку и осаждают поликремний. Полученную структуру утончают, удаляя материал подложки до вскрытия изолированных карманов. В изолированные карманы, содержащие области p-типа, проводят диффузию примеси p-типа на глубину x. В карманах n-типа создают транзисторные структуры n - p - n-типа, а в карманах p-типа - структуры p - n - p-типа с глубиной базовых областей xб Размерные параметры диффузонных областей p - n - p-транзисторов должны удовлетворять соотношению xк-x


Рисунки
Заявка
4649623/25, 13.01.1989
Брюхно Н. А, Коновалов С. А, Лебедев А. С, Шер Т. Б
МПК / Метки
МПК: H01L 21/18
Метки: микросхем
Опубликовано: 15.02.1994
Код ссылки
<a href="https://patents.su/0-1591750-sposob-izgotovleniya-mikroskhem.html" target="_blank" rel="follow" title="База патентов СССР">Способ изготовления микросхем</a>
Предыдущий патент: Установка для облучения рулонированного материала
Следующий патент: Микроэлектронный датчик
Случайный патент: 289452