Фазовый синхронизатор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
)5 Н 0 135 ОПИСАНИЕ ИЗОБРЕТЕ ВТОРСКО ВИДЕТЕЛ ЬСТВУ ство со генерта ементов риггеров е комму- ответст - :31 6Съд-, с - ;Лс," 1 ОСУДАРСТВЕННЫЙ КОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯРИ ГКНТ СССР(71) Научно-исследовательский институт бытовой радиоэлектронной аппаратуры(56) Авторское свидетельство СССРМ 1256176, кл, Н 03 К 5/135, 1985,Авторское свидетельство СССРМт 1443147, кл. Н 03 К 5/135, 1987.(54) ФАЗОВЫЙ СИНХРОНИЗАТОР (57) Сущность изобретения; устрой держит входную шину 1, и-фазный тор 2, инвертор 3, две группы из и эл И 4.1 - 4.п,5,1 - 5.п, две группы из пт О-типа 6,1 - 6.п, 7,1 - 7,п, и-канальны таторы 8, 9, выходную шину 11 с со вующими связями. 3 ил,Изобретение относится к импульсной технике и может быть использовано для формирования сигналов синхронизации при приеме данных в вычислительные системы, функционирующие в асинхронном режиме,Известны устройства для фазовой синхронизации вычислительных систем, работа которых основана на использовании многофазных тактовых последовательностей и сравнении фаз каждой из тактовых последовательностей с.входным сигналом,Недостатком известных устройств является ограниченность функциональных возможностей,Наиболее близким к предложенномуявляется фазовый синхронизатор, содержащий группу из О-триггеров, блок задержки, состоящий из (и)-го последовательно соединенного элемента задержки, и-канальный коммутатор, выход которого соединен с выходной шиной, информационный вход первого канала - с шиной тактового сигнала и с входом блока задержки, выходы элементов задержки которого соединены с информационными входами, начиная с второго, и-канального коммутатора. и шину синхросигнала, Я-входы каждого из О-триггеров соединены с шиной синхросигнала, С-входы каждого из О-триггеров соединены сФ информационными входами соответствующих каналов и-канального коммутатора, управляющие входы которого соединены с инверсным входом соответствующего триггера, с прямым выходом и с О-входом предыдущего триггера, при этом прямой вход и О-вход и-го триггера соединены с инверсным выходом первого триггера.Нвдостатком известного синхронизатора является ограниченность функциональных возможностей устройства из-за возможности подавления помех на входе устройства.Цель изобретения - повышение помехоустойчивости за счет обеспечения фильтрации входных импульсов по длительности,Поставленная цель достигается тем, что в фазовый синхронизатор, содержащий пфазный генератор, выходы которого соединены с С-входами соответствующих триггеров первой группы из и триггеров О- типа, первый и-канальный коммутатор, входную и выходную шины, введены вторая группа из п триггеров О-типа, второй и-канальный коммутатор, инвертор, элемент ИЛИ, первая и вторая группы из и элементов И каждая, выходы которых соединены с й-входами соответствующих триггеров соответственно первой и второй групп из и триггеров, инверсный выход каждого -го 5 10 15 20 25 30 35 40 45 50 55(где 1=1, 2 и) из которых соединен с соответствующим входом каждого, кроме -го, элемента И своей группы из п элементов И, прямые выходы каждого триггера первой и второй группы из и триггеров соединены с первыми входами соответствующих каналов соответственно первого и второго и-канальных коммутаторов, вторые входы соответствующих каналов первого и-канального коммутатора соединены с О- входами триггеров первой группы из и триггеров, с входной шиной и с входом инвертора, выход которого соединен с вторыми входами соответствующих каналов второго и-канального коммутатора и с О- входами триггеров второй группы из и-триггеров, С-входы каждого из которых соединены с соответствующими выходами инвертора, причем третьи входы каждого из и каналов первого и-канального коммутатора обьединены с третьими входами соответствующих каналов второго и-канального коммутатора и соединены каждый с Д+М)-м по модулю и выходом и-фазного генератора, где )-порядковый номер канала, к - величина, пропорциональная длительности бита входных данных, при этом выходы первого и второго и-канальных коммутаторов соединены с соответствующими входами элемента ИЛИ, выход которого соединен с выходной шиной,На фиг. 1 представлена структурная схема фазового синхронизатора; на фиг, 2 - временные диаграммы его работы: а - сигнал на входной шине; б-д - сигналы на первом, втором, третьем и и-м выходах ифазного генератора; е, ж - сигналы на прямых выходах соответственно второго и первого триггеров О-типа первой группы; з - сигнал на выходе первого и-канального коммутатора; и, к - сигналы на прямых выходах соответственно второго и третьего триггеров О-типа второй группы; л - сигнал на выходе второго п-канального коммутатора; м - сигнал на выходной шине; на фиг. 3 - схема синхронизатора для п=4.Фазовый синхронизатор (фиг, 1) состоит из входной шины 1, и-фазного генератора 2, инвертора 3, первой и второй групп из и элементов И 4,1,4 п 5.1,5 п соответственно каждая, первой и второй групп из и триггеров О-типа 6.16 п и 7,17 п соответственно каждая, первого 8 и второго 9 и-канальных коммутаторов, элемента ИЛИ 10 и выходной шины 11,Сущность изобретения заключается в следующем.Так как при передаче информации в последовательном коде длительности сигналов высокого и низкого уровней несут оптз=К 45 50 55 ределенн ый логический смысл (кодовые комбинации "Лог, 1" и "Лог.О"), их длительности должны быть фиксированными, Однако вследствие неидеальности каналов связи и воздействия помех могут происходить девиация фазы и длительности импульсов, а также появление помех в виде импульсов или "врезок" различной длительности.Фильтрация импульсов по длительности достигается фиксацией импульсов, длительность которых достаточна для определения принимаемого бита информации ("Лог. 1" или "Лог, 0"), Это осуществляется путем введения необходимой задержки во времени на выводтактирующего импульса, которая равна где т - длительность импульса в тактовойпоследовательности одной фазы;1 - количество т, пропорциональноедлительности импульса, достаточной для устойчивого чтения бита информации,Величина К для различных частот входных данных определяется экспериментально (обычно, К = и/2, где и - количествоиспользуемых многофазных тактовых последовательностей при длительности сходных передаваемых импульсов 1= и г).Этим обусловлено и введение второйгруппы из и элементов И, и триггеров О-типа и второго и-канального коммутатора (таккак требуется тактирование сигналов низкого уровня).Фазовый синхронизатор работает следующим образом,При поступлении сигнала на входнуюшину 1 и информационные входы триггеровО-типа первой 6.1,6,п и второй 7.1.7,пгрупп под воздействием многофазных последовательностей с выходов и-фазного генератора 2 происходит переключениеО-триггера, на информационный вход которого поступает сигнал высокого уровня икоторый тактируется последовательностью,фаза которой наиболее близка к фронту поступившего сигнала,Подробно работа синхронизатора рассматривается на примере работы первыхгрупп из (и)-входовых элементов И, Отриггеров и первого и-канального коммутатора.При поступлении входного сигнала(фиг, 2 а) включается О-триггер 6.2, так какон тактируется последовательностью (фиг.2 в), фаза которой наиболее близка к фронтупоступившего сигнала и разблокируетсяпервый и-канальный коммутатор 8. При 10 15 20 25 30 35 40 этом прямой, выход триггера 6,2 переключается в состояние "Лог. 1" (фиг, 2 е), а инверсный - в состояние "Лог. 0", что приводит к появлению логического "0" на выходах элементов И 4,1,4.п (кроме элемента 4,2) первой группы и блокировке О-триггеров 6.16.п (кроме триггера 6,2) первой груп и ы по В-входу, Через время, определяемое величиной К на выход первого и-канального коммутатора 8 с (2+к)-выхода и-фазного генератора 2 (фиг. 2 д) через второй канал поступает тактирующий импульс (фиг. 2 з), так как на двух его входах присутствуют логические "1".При изменении полярности входного сигнала ("Лог. 0", фиг. 2 а) первый и-канальный коммутатор 8 блокируется, а триггер О-типа 6,2 переключается в исходное состояние ("Лог. 0" - на прямом выходе и "Лог. 1" - на инверсном), что приводит к появлению логической 1 на выходах всех и элементов И 4.14.п первой группы и разблокированию всех триггеров О-типа 6.1, 6.п первой группы. Т,к. фаза следующего сигнала высокого уровня смещается (фиг,2 а), то переключается О-триггер 6.1 (фиг. 2 ж) и блокируются триггеры О-типа 6,2,6.п первой группы, В итоге на выход первого и-канального коммутатора проходят импульсы с (1+к)-выхода пфазного генератора 2 (фиг. 2 з), Так как длительность импульса на входной шине 1 равна длительности двух бит. то на выход первого и-канального коммутатора 8 проходит два тактирующих импульса (фиг. 2 з). Блокировка третьего тактирующего импульса осуществляется входным сигналом по первым входам первого и-канального коммутатора 8, Изменение полярности входного сигнала приводит к новому переключению триггера 6.1 и раэблокировке триггеров 6.26.п первой группы,Работа элементов И 5.1,.,5,п и триггеров О-типа 7,17.п второй группы и второго и-канального коммутатора 9 происходит аналогично, Отличие заключается лишь в том, что привязка по фазе осуществляется к логическому "0" входного сигнала, так как на О-входы триггеров 7.1,.,7,п входной сигнал подается через инвертор 3 (фиг. 2 и - л),Выходная синхронная тактовая последовательность(фиг,2 м) выводится на выходную шину 11 посредством двухвходового элемента ИЛИ 10. Таким образом, за счет осуществления фильтрации входного сигнала по длительности достигается повышение помехоустойчивости устройства,1739491 е Ж При этом положительный эффект от использования изобретения определяется важностью принимаемой информации и затратами на ее восстановление при искажениях, вносимых устройством считывания за счет синхронизации.Формула изобретения Фазовый синхронизатор, содержащий п-фазный генератор, выходы которого соединены с С-входами соответствующих триггеров первой группы из и триггеров О-типа, первый и-канальный коммутатор, входную и выходную шины, отличающийся тем, что, с целью повышения помехоустойчивости за счет обеспечения фильтрации входных импульсов по длительности, в него введены вторая группа из и триггеров О-типа, второй и-канальный коммутатор, инвертор, элемент ИЛИ, первая и вторая группы из п элементов И каждая, выходы которых соединены с К-входами соответствующих триггеров соответственно первой и второй группы из и триггеров, инверсный выход каждого 1-го, где =1,2И, из которых соединен с соответствующим входом каждого, кроме -го, элемента И своей группы из и элементов И, прямые выходы каждого триггера первой и второй группы из и триггеров соединены с первыми входами соответствующих каналов соответственно первого и второго п-канальных коммутаторов, вторые 5 входы соответствующих каналов первого иканального коммутатора соединены с О- входами триггеров первой группы из п триггеров, с входной шиной и с входом инвертора, выход которого соединен с вторы ми входами соответствующих каналоввторого и-канального коммутатора и с О- входами триггеров второй группы из п триггеров, С-входы каждого из которых соединены с соответствующими выходами 15 генератора, причем третьи входы каждогоиз и каналов первого и-канального коммутатора обьединены с третьими входами соответствующих каналов второго п-канального коммутатора и соединены каждый с Д+К)-им 20 по модулю п выходом и-фазного генератора,где- порядковый номер канала, К - величина, пропорциональная длительности бита входных данных, при этом выходы первого и второго и-канальных коммутаторов соеди нены с соответствующими входами элемента ИЛИ, выход которого соединен с выходной шиной.1739491 Редактор А.Козор орректор О,ципл оизводственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 1еф) Составитель В.КодроТехред М,Моргентал аз 2009 ТиражВНИИПИ Государственного комитета по изоб113035. Москва, Ж, Рау Подписноетениям и открытиям при ГКНТ СССРкая наб., 4/5
СмотретьЗаявка
4813154, 26.02.1990
НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ БЫТОВОЙ РАДИОЭЛЕКТРОННОЙ АППАРАТУРЫ
ВАРИЧЕНКО ЛЕОНИД ВИКТОРОВИЧ, БУТКЕВИЧ ВИКТОР АДОЛЬФОВИЧ, КОДРОВ ВИКТОР ИВАНОВИЧ, ШУЛЬГИН СЕРГЕЙ ГРИГОРЬЕВИЧ
МПК / Метки
МПК: H03K 5/135
Метки: синхронизатор, фазовый
Опубликовано: 07.06.1992
Код ссылки
<a href="https://patents.su/5-1739491-fazovyjj-sinkhronizator.html" target="_blank" rel="follow" title="База патентов СССР">Фазовый синхронизатор</a>
Предыдущий патент: Генератор пуассоновского потока импульсов
Следующий патент: Устройство для выделения первого и последнего импульсов в серии
Случайный патент: Способ сварки труб токами высокой частоты