H03M 7/34 — адаптивное
Способ адаптивной передачи информации
Номер патента: 510793
Опубликовано: 15.04.1976
Авторы: Бондаренко, Пустоваров, Сапрыкин, Флеров
МПК: H03M 13/51, H03M 7/34
Метки: адаптивной, информации, передачи
...отсчета, а третий выход аналого-цифрового преобразователя 2, второй выход блока вычитания 3 и выход схемы анализа 4 соединены с соответствующими входами регистра блока считывания 6, выход которого подключен к входу канала связи 7.Устройство работает следующим образом.Для передачи одного отсчета аналоговый сигнал (1) из датчика 1 подают на аналогоцифровой преобразователь 2, где преобразуют его в цифровую форму, Очередной код величины сигнала (цифровой отсчет) разрядности п из преобразователя 2 передают на блок вычитания 3, где определяют величину приРедактор И. Шубина Корректор А. Галахова Заказ 1158/15 Изд. М 1271 Тираж 864 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва,...
Устройство для адаптивной дельта-модуляции
Номер патента: 1149396
Опубликовано: 07.04.1985
МПК: H03M 7/34
Метки: адаптивной, дельта-модуляции
...устройства, цифровой анализатор, блок управления шагом квантования, умножитель сигналов, второй вход которого соединен с вторым выходом цифрового анализатора, являющимся выходом устройства, а выход умно- жителя сигналов соединен с входом интегратора, блок управления шагом квантования выполнен в виде последовательно соединенных управляемого источника опорного напряжения, дифференциального усилителя и фильтра нижних частот, выход которого соединен через цепь положительной обратной связи с вторым входом дифференциального усилителя.35 40 45 50 Сигнал с выхода компаратора 2 поступает на вход первого Р-триггера 10 (фиг, 2). Сигнал с неинвертирующего выхода первого Р-триггера 10 (фиг. 2) поступает на первый вход умножителя 5, изменяя...
Адаптивный квантователь
Номер патента: 1197092
Опубликовано: 07.12.1985
МПК: H03M 7/34
Метки: адаптивный, квантователь
...Филиал ППП "Патент", г.ужгород, ул.Проектная, 4 Изобретение относится к автомати"ке и вычислительной технике и можетбыть использовано при построениицифровых систем передачи речи,Цель изобретения - повышение надежности квантователя за счет упрощения конструкции,На чертеже приведена функциональная схема квантователя,Адаптивный квантователь содержитквантователь 1 и блок 2 логики адаптации, который состоит из.дешифратора 3, элементов ИЛИ 4 и 5, счетчиков6 и 7 и реверсивного регистра 8, Выход квантователя 1 соединен с входомдешифратора 3, имеющего два выхода,которые подключены к информационнымвходам счетчиков 6 и 7 и к первымвходам элементов ИЛИ 4 и 5, выходыкоторых соединены с входами сброса внулевое состояние счетчиков 6 и 7.,выходы которых...
Преобразователь дельта-модулированного сигнала в импульсно кодово-модулированный сигнал
Номер патента: 1347190
Опубликовано: 23.10.1987
Авторы: Котович, Станке, Хофмаркс
МПК: H03M 7/34, H03M 7/38
Метки: дельта-модулированного, импульсно, кодово-модулированный, сигнал, сигнала
...реверсивногосчетчика 9 номера сегмента на единицу (Фиг,4 г). Знак полученной суммыопределяется сигналом "(й) (фиг.4 д).Правильная работа преобразователя нри различных комбинациях абсолютных величин и знаков суммируемихсигналов определяется дешифратором 5,Выходные сигналы дешифратора 5 означают выполнение следующих операций: Г(г) - трансляция сигналовС(С) через вычислитель без изменений(Фиг4 е), М(1) - деление числаС(й) на два (фиг,4 ж), М - умножение числа С(С) на два (фиг,4 э),6(1) - вычитание единицы иэ числа,записанного в реверсивном счетчике9 (фиг,4 и), 7.1 - изменение знакасегмента на положительный, а 22(с)на отрицательный,Реверсивный счетчик 9 определяетномер сегмента, в котором находитсявходной сигнал. Три его разрядаЙ...
Преобразователь дельта-модулированного сигнала в импульсно кодово-модулированный сигнал
Номер патента: 1533006
Опубликовано: 30.12.1989
Авторы: Алена, Котович, Пундурс, Хофмаркс
МПК: H03M 7/34, H03M 7/38
Метки: дельта-модулированного, импульсно, кодово-модулированный, сигнал, сигнала
...В случае, если сумма чисел А(с) 45и В(с) не превышает 15 (в двоичномкоде 1111), что соответствует случаю 1 в табл,4 и первой строке втабл,1, результат суммирования С(с)в неизменном виде подается как навходы дискретизатора 11, так и навход блока 2 задержки, Знак р(с)сигнала при этом будет положительным, а на выходах счетчика 9 нули,Запись сигналов ос), у(с) и Б(с)55в табл, 1, означает, что остальныезначения сигналов в строке не изменяются, если, например, вместо комбинации значений сигналов о 1(с)=1,(с) =1, 8(с) =1 эти сиг .д., о Утравны нулю (1-7 строки в т 1)Гак только сумма чисел А(с) и В(с)превышает 15, в пятом разряде сумматора 4 появляется единица (Э 1(с) =1),что увеличивает состояние счетчика 9на единицу (строка 3 в...
Устройство для преобразования импульсно-кодомодулированных сигналов в дельта-модулированные сигналы
Номер патента: 1599995
Опубликовано: 15.10.1990
Авторы: Зелевич, Зеленин, Попов, Рогацкая, Севрюгин
МПК: H03M 7/34
Метки: дельта-модулированные, импульсно-кодомодулированных, преобразования, сигналов, сигналы
...6 внем происходит вычитание кода (Т)из кода И(Т), При этом учитываютсязнаки обеих выборок ИКМ. Сформированный сигнал разности (ЧЧп) поступает с выходов вычитателя 6 на входыкодопреобразователя 7, в котором онподвергается кодированию в соответствии с выбранным законом адаптации шага приращения дельта-напряжения в зависимости от величины разности Ч ,Ч, (стандартной является адаптацияшага с переходной функцией, описываемой последовательностью чисел Фибоначчи).Преобразованный код разностиП 1, ,Р совместно с сигналом Ро сознакового выхода вычитателя 6, описывающим знак разности, подается на выходной регистр 9, в котором запоминается под действием синхросигнала В(Е)с пятого выхода синхронизатора 8 ипреобразуется из параллельной формы...
Преобразователь сигналов с импульсно-кодовой модуляцией в сигналы с адаптивной дельта-модуляцией со слоговым компандированием
Номер патента: 1709537
Опубликовано: 30.01.1992
Автор: Брайнина
МПК: H03M 7/32, H03M 7/34
Метки: адаптивной, дельта-модуляцией, импульсно-кодовой, компандированием, модуляцией, сигналов, сигналы, слоговым
...10, коммутатор 11 кодов, формирова тель 12 выходного сигнала, .селектор 13 пачек символов, управляемый делитель частоты 18, реверсивный счетчик 14 и второй блок 15 оперативной памяти.На выходах кодопреобразователя 10 45 формируются два четырехразря 4 ных кода, один из которых соответствует положи- . тельному знаку на выходе второго" элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 9 - кривизна выпуклостью вниз; второй код на выходах 50 кодопреобразователя 10 соответствует форме сигнала - кривизна выпуклостью вверх, В случае линейного сигнала (отсутствие кривизны) - оба кода на выходах кодопреобразователя 10 одинаковые. Коммутатор 11 55 кодов, управляемый сигналом с выхода второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 9, пропускает на свой выход нужный 4-разрядный...
Преобразователь сигналов с адаптивной дельта-модуляцией со слоговым компандированием в сигналы с нелинейной импульсно кодовой модуляцией
Номер патента: 1762411
Опубликовано: 15.09.1992
Автор: Брайнина
МПК: H03M 7/34, H03M 7/36
Метки: адаптивной, дельта-модуляцией, импульсно, кодовой, компандированием, модуляцией, нелинейной, сигналов, сигналы, слоговым
...свидетельствующий об отсутствиичетверки дельта-отсчетов одного знака, появляющийся на первом выходе селектора 2пачек символов, должен уменьшать показания первого реверсивного счетчика 3, кодкоторого пропорционален шагу квантования исходного дельта-потока, Однако непосредственная подача импульсаотсутствия четверки с первого выхода селектора 2 пачек символов нэ вычитаюшиивход первого реверсивного счетчика 3 недопустима из-за неравноценности "весов" наличия и отсутствия четверокдельта-символов одного знака при формировании шага квантования в реальном адаптивном дельта-кодере со слоговымкомандированием. В реальном дельта-кодере импульс наличия четверки увеличивает 8-ми разрядный шаг квантования Н нэ величину Л - 2, тогда как...
Система бинарного кодирования и декодирования сигналов
Номер патента: 1781823
Опубликовано: 15.12.1992
Авторы: Волков, Ходоровский
МПК: H03M 3/00, H03M 7/34, H04B 14/06 ...
Метки: бинарного, декодирования, кодирования, сигналов
...а 4,тельности в момент времени т 1 (фиг,8) О Ь 1,Ь 2,ЬЗ, Ь 4,блока 5 дешифрации,выходныетриггер 8,2 первого блока 8 памяти и сигйалы Т, То - Т 15 О-триггеров 8,1 - 8.4О-триггер 9,1 второго блока 9 памяти пере- первого блока 8 памяти и выходные сигналыдающей стороны переводятся в единичное К К 1 - К 15 О-триггеров 9.1 - 9,4 второгосостояние, а все остальные О-триггеры этих блока 9 памяти передающей стороны,.Рабоблоков и блоков памяти приемной стороны 40 та и структура кодера б выходного сигналаостаются в нулевых состояниях. Одновре- описывается логическими выражениями вименно на выходе аналого-цифровогопреоб- да;разователя 4 фиксируется и-разрядный кодпервой выборки(в рассматриваемом приме. р = (ТчКчт+ ТККч+ КкаЬ 1 ч (Т 1 ККо+ кк)+ре...
Устройство для транскодирования сигналов с адаптивной дельта-модуляцией и импульсно-кодовой модуляцией
Номер патента: 1805547
Опубликовано: 30.03.1993
Автор: Максименко
МПК: H03M 7/34
Метки: адаптивной, дельта-модуляцией, импульсно-кодовой, модуляцией, сигналов, транскодирования
...на протяжении периода их следования на вход дельта-кодера.При включении в рассматриваемую цепь (фиг. 2) первым кодека АДМ возможна ситуаций, когда интервал возможных величин исходного сигнала меньше шага квантования кодера ИКМ и невозможно обеспечить принадлежность амплитудного значения отсчета, формируемого кодером ИКМ, требуемому интервалу (фиг. 1, с). Это приводит к необходимости заранее обусловленного выбора одного из двух возможных значений амплитуды скорректированного отсчета, одно из которых превышает уровень верхней границы, а другое - меньше величины нижней границы, Следствием такого выбора является возможность осуществления синхронной работы дельта-кодеков в рассматриваемой цепи, начиная лишь со второго, Включение первым...