H03M 7/36 — преобразование в дифференциально-модулированную форму с несколькими битами или из нее, т.е. когда разница между последующими выборками кодируется более, чем одним битом

Декодирующее устройство рекуррентного кода

Загрузка...

Номер патента: 205877

Опубликовано: 01.01.1967

Автор: Нейфах

МПК: H03M 7/36

Метки: декодирующее, кода, рекуррентного

...число входов.В декодирующем устройстве формируетсяпоследовательность проверок на четность.Если в принимаемой последовательности 10 нет ошибок, то синдром равен нулю. Наличиесиндрома, не равного нулю, является признаком искажения при обнаружении ошибок. Для исправления ошибок накапливается (Х) членов синдрома и по Х его членам вычисля ются логические функции, которые по модулю2 прибавляются к принимаемой информации,Устройство правильно работает при перебросе фазы опорного напряжения только в том случае, если не изменится значение синд.20 рома, Зто достигастся при четном числе входов проверки на четпость, так как сумма четного числа единиц по модулю 2 равна нулю,На чертеже показано декодирующее устройство для исправления одиночных ошибок...

Устройство цифрового преобразования сигналов импульсно кодовой модуляцией в сигналы с дельта-сигма модуляцией

Загрузка...

Номер патента: 1206963

Опубликовано: 23.01.1986

Авторы: Брунченко, Власюк, Гольденберг

МПК: H03M 7/36

Метки: дельта-сигма, импульсно, кодовой, модуляцией, преобразования, сигналов, сигналы, цифрового

...6, выход которого соединенс выходом устройства, а управляющийвход объединен с входом синхронизации 2 -триггера 7 и подключен квторой тактовой шине 8. Выходы остальных разрядов регистра 5 соединены с вторыми входами соответствую-щих разрядов первого сумматора 1 ис другими входами соответствующихразрядов второго сумматора 4. ВыходИ-го разряда первого сумматора подключен к другому входу Ь -го разряда второго сумматора 4 и информационному входу 0-триггера 7, выходкоторого соединен с вторым входомкоммутатора , входом второго элемента НЕ 9 и вторым входом Л -го разряда первого сумматора 1, первыйвход которого подключен к выходувторого элемента НЕ 9. Умножнтель 3 на два может быть выполнен, например, в виде перекрестной связи,...

Преобразователь дельта-модулированного сигнала в сигнал с импульсно-кодовой модуляцией

Загрузка...

Номер патента: 1216831

Опубликовано: 07.03.1986

Авторы: Савельев, Строд, Хофмаркс

МПК: H03M 7/36

Метки: дельта-модулированного, импульсно-кодовой, модуляцией, сигнал, сигнала

...когда на первый вход анализатора 2 полярности поступает нулевая пачка импульсов при наличии высокого логического уровня на втором входе анализатора полярности), то сигналявляется инверсным по отношению к сигналу 3 . На втором выходе анализатора 2 полярности при этом присутствует высокий логический уровеньПоскольку в общем случае частоты дискретизации ДМ и ИКМ сигналов различны, то для формирования выходно 12168311, Преобразователь дельта-модулированного сигнала в сигнал с импульс но-кодовой модуляцией, содержащий реверсивный счетчик, блок управления и триггеры задержки, входы которых подключены к выходам соответствующих разрядов реверсивного счетчика, первый и второй входы которого соединены с соответствующими выходами блока...

Устройство преобразования сигналов с дельта-сигма модуляцией в сигналы с импульсно-кодовой модуляцией

Загрузка...

Номер патента: 1279073

Опубликовано: 23.12.1986

Авторы: Брунченко, Власюк, Гольденберг

МПК: H03M 7/36

Метки: дельта-сигма, импульсно-кодовой, модуляцией, преобразования, сигналов, сигналы

...триангулярного цифрового фильтра с одновременной обработкой двух соседних ДСМ отсчетов, 45благодаря чему последние можно подавать на вход устройства с вдвое большей частотой,Формула изобретения 50 1. Устройство преобразования сигналов с дельта-сигма модуляцией в сигналы с импульсно-кодовой модуляцией, содержащее двоичный счетчик, первый логический блок и накапливающий сумматор, выходы которого являются выходами устройства, причем вход двоичного счетчика является тактовым У. - значение соответствующего1 разряда на выходе первого логического блока 2,Логическая функция, реализуемая по каждому разряду вторым логическим блоком 30 описана в следующей таблице истинности (табл. 3). входом устройства, а выходы двоичного счетчика соединены с...

Дифференциальный импульсный кодер телевизионного сигнала

Загрузка...

Номер патента: 1424125

Опубликовано: 15.09.1988

Авторы: Куликов, Сардыко

МПК: H03M 7/36, H04N 7/12

Метки: дифференциальный, импульсный, кодер, сигнала, телевизионного

...являются избыточными три младших разряда а,В рассматриваемом устройстве данные разряды при а г Ф О исключаютсь из передачи, Воэможность исключения из передачи старшего разряда Е, кода а,при аО с однозначным иосстаовлениа данного разряда на приемнойстороне является следствием координатной избыточности а, и а г,Если Ев " О, в к,нв. персдве;.яинверсное значение аг, если Епрямое, На приемной сторэне Г, восстанавливается следующим образом.Данный разряд приравнивается единицеи выполняется проверка следующего Если данное неравенство вьолняется, то разряд Е, и код а иив. ргируося,Исключение из .ередачи Е, с восстановлением его на приемной стороне, есть исключение координатной избыточности коэффициентов а, и а , Неравенство (3) получено из...

Устройство для преобразования сигналов с импульсно-кодовой модуляцией в сигналы с дельта-сигма-модуляцией

Загрузка...

Номер патента: 1434547

Опубликовано: 30.10.1988

Автор: Власюк

МПК: H03M 7/36

Метки: дельта-сигма-модуляцией, импульсно-кодовой, модуляцией, преобразования, сигналов, сигналы

...что разность е, , - Ч,может быть получена отбрасыванием (и+1)-го разряда сигнала на выходах регистра 4, сохранением (и). - го разряда и инвертированием п-го разряда для четвертой и пятой коло:с. нок, Таким образом, требуется во-первых, анализируя значения трех старших разрядов е, для комбинаций значений, представленных в четвертой и пятой колонках табл. 1, инвертиро1434547 Таблица 2 и-йвход .сумматора 1 Вход 1 Вход 2 и+1 и и 1 20 О О О О О 1 О 1 О О О О О 1 1 О О 1 О О О О 1 30 О 1 О 1 1 1 О 1 О О О 50 О О вать значение и-го разряда, а вовсех остальных случаях оставлять значение и-го разряда без изменений,во-вторых, необходимо вырабатыватьсигналы управления коммутатором 11,на выходе которого формируется трехуровневый сигнал с ДСМ) в...

Шифратор фибоначчиевых р-кодов

Загрузка...

Номер патента: 1483644

Опубликовано: 30.05.1989

Автор: Ткаченко

МПК: H03M 7/36

Метки: р-кодов, фибоначчиевых, шифратор

...чисел, характеризующуюся наличием пакетов из р следующих подряд единиц разделенных не менее чем одним нулем., Мощность и"разрядного пакетного фибоначчиевого р-кода составляетР(п 3-ф -,1)=МР(п), а число единиц в коде оОр(п) =сор(п)+Я,"(и-р)+рмр(п-р); ир(1)-."-ар(р)-1Сущность изобретения заключается в реализации условия (2).Шифратор работает следующим об разом.На входы группы 1 подается унитарйый код числа, на выходах группы 2 Устанавливается фибоначчиевый код :числа в пакетной форме, 50 чем выходы, элементов Ю 1 И группы являются соответствующими выходами группы шифратора, входы с первого по четвертый группы которых соединены с первыми входами соответствующих элементов Ю 1 И группы, с пятого по четырнадцатый входы группы шифратора...

Транслятор импульсно-кодовой модуляции

Загрузка...

Номер патента: 1702879

Опубликовано: 30.12.1991

Авторы: Диде, Дирк

МПК: H03M 7/36, H03M 7/50

Метки: импульсно-кодовой, модуляции, транслятор

...для,и -закона.Это выполняется сумматором 12, который уп- равляется тем )е управляющим входом А, чтои блок 8, После этого, результат и бит знака )обьединяются в выходном блоке 11 и:= Г+ с) 2 к - с 1, а не числ э ю еделенияя 2 в выратрансформируются перед подачей на выНа фиг. 2 показан транслятор, выполненный с возможностью транскодирования 13-битового линейного кодо-импульсно-модулированного слова в, 8-битовое компандированное кодо-импульсно-модулированное слово. Соответствующий алгоритм для транс- кодирования 13-битового линейного кодо- импульсно-модулированного слова,содержащего разряды с в 1 по в 13. где бит знака в = в 1, а величинаопределена битами с в 2 по в 13, в 8-битовое компандированное кодо-импульсно-модулированное слово со...

Преобразователь сигналов с адаптивной дельта-модуляцией со слоговым компандированием в сигналы с нелинейной импульсно кодовой модуляцией

Загрузка...

Номер патента: 1762411

Опубликовано: 15.09.1992

Автор: Брайнина

МПК: H03M 7/34, H03M 7/36

Метки: адаптивной, дельта-модуляцией, импульсно, кодовой, компандированием, модуляцией, нелинейной, сигналов, сигналы, слоговым

...свидетельствующий об отсутствиичетверки дельта-отсчетов одного знака, появляющийся на первом выходе селектора 2пачек символов, должен уменьшать показания первого реверсивного счетчика 3, кодкоторого пропорционален шагу квантования исходного дельта-потока, Однако непосредственная подача импульсаотсутствия четверки с первого выхода селектора 2 пачек символов нэ вычитаюшиивход первого реверсивного счетчика 3 недопустима из-за неравноценности "весов" наличия и отсутствия четверокдельта-символов одного знака при формировании шага квантования в реальном адаптивном дельта-кодере со слоговымкомандированием. В реальном дельта-кодере импульс наличия четверки увеличивает 8-ми разрядный шаг квантования Н нэ величину Л - 2, тогда как...