Преобразователь дельта-модулированного сигнала в импульсно кодомодулированный сигнал
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
союз советснихСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 11 4 Н 03 М 7/32 ОПИСАНИЕ ИЗОБРЕТЕНН АВТОРСКОМУ СВИДЕТЕЛЬСТВУ я и полярности,Ое формирование1 з.п. ф-лы. 2 ил. астоты их появле также более точ ходного сигнала. ГОсудАРстВенный номитет сссРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИИ 21) 3931235/24-24(7 1) Рижский политехнический институт им.А,Я.Пельше(56) Авторское свидетельство СССРР 1128385, кл. Н 03 К 13/24,06.05.83,Авторское свидетельство СССРР 1216831, кл. Н 03 М 7/32,30.05.84,(57) Изобретение относится к автоматике и вычислительной технике, Егоиспользование в системах передачиданных позволяет повысить достоверность преобразования. Преобразователь содержит реверсивный счетчик,анализатор полярности, блок триггеров задержки, мультиплексор, делитель частоты и элемент И. Введениерегистра сдвига, двух счетчиков, другого элемента И, элемента НЕ, элемента ИЛИ-НЕ и элемента сравненияобеспечивает устранение сбоев в режиме молчащего канала независимо отИзобретение относится к автоматике и вычислительной технике и можетбьш ь использовано в системах передачи данных.Цель изобретения - повышение достоверности преобразования.На фиг, 1 изображена функциональная схема преобразователя; на фиг,2 -временные диаграммы его работы.Преобразователь дельта-модулиро Ованного (ДМ) сигнала в импульснокодовомодулированный (ИКМ) сигнал содержит делитель 1 частоты, анализатор 2 полярности, элемент НЕ 3, счета 15чики 4 и 5, элемент 6 сравнения, реверцивный счетчик 7, регистр 8 сдви-,га, первый и второй элементы И 9 и10, элемент ИЛИ-НЕ 11, блок 12 триггеров задержки, мультиплексор 13,информационный и тактовый входы 14и 15, выход 16. Анализатор 2 полярности выполнен на двухразрядном регистре 17 сдвига, двух элементах И18 и 19 и элементе ИЛИ 20,На фиг.2 обозначено:д - входной ДМ-сигнал У(с);о - сигнал П(с) на выходе анализатора 2;Ь - тактовые импульсы ц частотойГ,ДМ-сигнала;г - К-цигналы Р (с) на выходахразрядов регистра 8 сдвига;и - сигнал С(с) на выходе второгоэлемента И 10;л - 0-сигналы А.(с) на выходах ре 351верцивного счетчика 7;и - тактовые импульсы (с) ИКМсигнала на первом выходе делителя 1 частоты;Г - сигнал Б(с) знака. ИКМ-цигналана выходе элемента 6 сравнения.Преобразователь ДМ-цигнала в ИКМ- сигнал работает следующим образом.Входной сигнал в виде ДМ-последо 45 вательности У(с) поступает со входа 14 на вход управления реверсивного счетчика 7. Последний является идеальным интегратором, т.е. его выходной сигнал содержит в себе также накопленные ошибки, при наличии сбоев в ДМ-цигнале. Под сбоем в последовательности ДМ-цигналов следует понимать появление двухэлементной пачки ДМ-цигналов (нулевой или единичной) в режиме молчания. Обнаружение такой пачки производится анализатором 2 полярности, в сигнале П(с) которого длина пачек ДМ-цимволов по сравнению ц входным сигналом У(г.) будет укорочена на один символ ДМ, Информациюо наличии сбоя в последовательностиДМ-сигнала У(г) получают, подаваясигнал П(г) на регицтр 8 сдвига, Появление сигнала на выходе первогоэлемента И 9 (при использовании семиразрядного регистра 8 сдвига) означает, что как до, так и после сбоясигнал У(с) на протяжении, как минимум, трех тактов ДМ состоит из чередующихся символов 1 и О. При занятомканале любая из комбинаций сигналовР (г)Р(с) будет иметь вид, отличающийся от 0001000, При наличии двухэлементной пачки ДМ-цимволов в началеили конце полезного сигнала появлениюединичного импульса на выходе схемыэквивалентности препятствуют сигналыР (с) =1 и Р, (с) =1 соответственно,В процессе работы преобразователяможет случиться, что при занятом канале на протяжении семи тактов ДМсигнала возникает ситуация, похожаяна сбой в последовательности ДМ-сигналов (сигналы Р,(с)Р (с) образуюткомбинацию 00010 С). Однако при занятом канале число, записанное в реверсивном счетчике 7, должно бытьбольше, чем 1. Поэтому при наличиивысокого логического уровня хотя бына одном выходе реверсивного счетчика 7 (сигналы А (с)А(с, кромемладшего, на выходе элемента ИЛИ-НЕ11 высокий логический уровень отсутствует и сигнал С(с) равен нулю,При этом не происходит уменьшенияпостоянной составляющей выходногоИКМ-сигнала,Выходной сигнал А (г)А (с) реверсивного счетчика 7 поступает на входы блока 12 триггеров задержки, предназначенного для записи значения аппроксимирующего сигнала при ДМ. Для перевода параллельного кода (цигналы А (с)А (с в последооквательный применен мультиплексор 13. На вход старшего разряда блока 12 триггеров задержки подается знак ИКМ-слова, который получен на основании анализа последовательности ДМ- символов У(г) и ее инверсной последовательности счетчиками 4 и 5. Счетчик 4 считает импульсы, указывающие на увеличение аппроксимирующего напряжения при восстановлении ДМ-сигнала, а счетчик 5 - импульсы, ука 128233620 1. Преобразователь дельта-модулированного сигнала в импульсно-кодо- модулированный сигнал, содержащий 35 первый элемент И, реверсивный счетчик, выходы которого с нулевого по К-й подключены к соответствующим с нулевого по К-й информационным входам блока триггеров задержки, выходы 40 которого соединены с соответствующими информационными входами мультиплексора, делитель частоты, перньгй и второй выходы которого соединены с входами считывания соответственно 45 блока триггеров задержки и мультиплексора, выход которого является выходом преобразователя, анализатор полярности, информационный вход которого и вход делителя частоты яв ляются соответственно информационным и тактовым входами преобразователя, о т л и ч а ю щ и й с я тем, что, с целью повышения достоверности презывающие на уменьшение аппроксимирующего напряжения,Элемент б сравнения в случае,когда число в счетчике ч к концуцикла ИКМ больше числа во второмсчетчике 5, выдает сигнал низкогоуровня, соответствующий положительному знаку ИКМ-слова. Когда показания счетчика 5 больше показания первого счетчика 4, выдается высокий.погический уровень Б(с), соответствующий отрицательному знаку ИКМслова.Выходными сигналами делителя 1 являются синхроимпульсы 1(с) для установки в "О" счетчиков 4, 5 и считывания показаний элемента 6 сравнения и блока 12 триггеров задержки с частотой циклон ИКМ-сигнала. Делитель 1 частоты осуществляет также тактирование мультиплексора 13 для получения ИКМ-сигнала в последовательном коде,Таким образом, устранение сбоев в режиме молчащего канала происходит независимо от частоты их появления и полярности. Кроме того, в преобразователе осуществляется более точное формирование кода ИКМ-сигнала. Формула изобретения Ю 15 25 30 образования, н него введены регигтрсдвига, счетчики, элемент сравнения,эпемент ИЛИ-НЕ, второй элемент И иэлемент НЕ, вход которого соединенс информационным входом первого счетчика, информационный вход второгосчетчика обьединен с входом элементаН 1., управляющим входом реверсивногосчетчика и подключен к информационному входу преобразователя, выходы реверсивного счетчика с первого по К-йподключены к соответствующим входамэлемента ИЛИ-НЕ, выход которого соединен с первым входом второго элемента И, выходы счетчиков подключенык соответствующим информационным входам элемента сравнения, выход которого соединен с (К+1)-м информационнымвходом блока триггеров задержки, первый выход делителя частоты соединенс входом считывания элемента сравнения и входами обнуления счетчиков,входы синхронизации которых объединены с входами синхронизации реверсивного счетчика, регистра сдвигаи анализатора полярности и подключены к тактовому входу преобразователя, выход анализатора полярностисоединен с информационным входом регистра сдвига, прямой выход среднегоразряда и инверсные выходы остальныхразрядов которого подключены к соответствующим входам первого элементаИ, выход которого соединен с вторымвходом второго элемента И, выход которого подключен к входу запрета счета реверсивного счетчика. 2. Преобразователь по п.1, о т л и ч а ю щ и й с я тем, что анализатор полярности выполнен на элементах И, ИЛИ и двухразрядном регистре сдвига, прямые и инверсные выходы разрядов которого подключены к соответствующим входам соответственно первого и второго элементов И, выхо-. ды которых соединены с соответствующими входами элемента ИЛИ, выход которого является выходом анализатора полярности, информационный вход и вход синхронизации двухразрядного регистра сдвига являются соответствующими входами анализатора полярности.128233 б г.1 п 1 ШШ . рдЦ) Эфи3 Мр иг Состав Техред ель .Хо Ревинскич Редактор Н,Егоро аказ 7286 5 899 Подписноественного комитета СССРобретений и открытийЖ, Раушская наб., д. Тираж Госуда елам и Москв
СмотретьЗаявка
3931235, 12.07.1985
РИЖСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. А. Я. ПЕЛЬШЕ
КОТОВИЧ ГЛЕБ НИКОЛАЕВИЧ, ХОФМАРКС ВАЛДИС ВОЛДЕМАРОВИЧ
МПК / Метки
МПК: H03M 7/32
Метки: дельта-модулированного, импульсно, кодомодулированный, сигнал, сигнала
Опубликовано: 07.01.1987
Код ссылки
<a href="https://patents.su/4-1282336-preobrazovatel-delta-modulirovannogo-signala-v-impulsno-kodomodulirovannyjj-signal.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь дельта-модулированного сигнала в импульсно кодомодулированный сигнал</a>
Предыдущий патент: Самопроверяемое устройство для контроля кода “3 из 6
Следующий патент: Преобразователь параллельного кода в последовательный
Случайный патент: Устройство для сушки чая