403057
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 403057
Текст
403057 ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социвлистицеских РеспубликЗависимо вт. свидетельс Заявлено 221971 ( 1637149/26-9 Н 03 с 13/24 с присоединением за осударственныи комитетСовета Министров СССРоо делам изобретенийи открытий нор ите ДК 621.394.14 (088.8) но 19.Х.193. Воллстень М Онублик ата опубликования описания 6.111.1974 АвторнзобретенчЗаявитель А. И, фендриков ытно-конструкторское бюро геофизического приборостроения треста БурмашремонтУСТРОЙСТВО ДЛЯ БРАЗОВАН 2 Изобретение относится к устройствам преобразования информации.Известно устройство для преобразования кодов букв в код слова, содержащее набор входных дешнфраторов, подключенных черсз двухкоординатные матрицы к двум блокам памяти кодов слов.Недостатком известного устройства является большая структурная избыточность.С целью повышения эффективности кодирования предлагаемое устройство снабжено двумя оперативными запоминающими устройствами, входы которых соединены с выходамн блоков памяти, а выходы - со входами сумматора, причем выход второго блока памяти через схему ИЛИ и ячейку памяти подключен ко входу первого дешифратора.На чертеже представлена блок-схема предлагаемого устройства.Устройство для преобразования кодов содержит входные дешифраторы 1 - 7, двух- координатные матрицы 8 - 13, блок памяти 14, блок памяти 15, оперативное запоминающее устройство 16, оперативное запоминающее устройство 17, сумматор 18, схему ИЛИ 19, ячейку памяти 20, выход 21 и входы 22 - 28.Входные дешифраторы 1 - 7 подключены через двухкоординатные матрицы 8 - 13 к блоку памяти 14 или к блоку памяти 15, выходы которых соединены с дополнительно введенными оперативными запоминающими устройствами 16 н 17; выходы последних соединенысо входами сумматора 18, причем выход блока памяти 15 через схему ИЛИ 19 и ячейку5 памяти 20 цодкл.очсн ко входу входного дешифратора 1.. Перед началом работы устройство устанавливается в исходное состояние, при которомоперативные запоминающие устройства 16 и0 17 находятся в сброшенном о состоянии,На вход преобразователя поступает слово,количество букв в котором меньше или равно семи, например слово консул,В течение первого цикла преобразования5 код каждой буквы поступает па входы преобразователя, начиная с первого. При этом,дешифратор 1 в одцон из горизонтальныхшин, а дсппфратор 2 в одной из вертикальных шин матрицы 8 возбуждают сигналы, со 20 ответствующие буквам к и о. Под действием этик сигналов на одном нз выходовматрицы 8 появится сигнал, поступающий наодну из горизонтальных шнн матрицы 9, навертикальные шины которой действует выход 2 ной сигнал дешнфратора 3, соответствующийбукве п. Аналогичным образом запнтываются последующие матрицы, в частности матрица 12. На вертикальные шины матрицы 12подастся выходной сигнал дешнфратора 6, со 30 ответствующий букве л, а на горизонталь.йые шины - сигнал от предыдущей матрицы. При этом на одном из выходов матрицы 12 возникает сигнал, считывающий код слова из блока памяти 14 и записывающий его в оперативное запоминающее устройство 16.В течение второго цикла код слова из оперативного запоминающего устройства 16 через сумматор 18 поступает на выход 21, так как оперативное запоминающее устройство 17 находится в начальном (нулевом) состоянии.На вход преобразователя поступает слово, количество букв в котором больше семи, например программа.В течение первого цикла на входы 22, 23, , 28 преобразователя подаются коды первых семи букв слова п, р, о, г, р, а, м, которые преобразуются в импульс считывания, появляющийся на одном из выходов матрицы 12, на вертикальные шины которой подают код буквы М,Под действием импульса считывания блока памяти 15 считывается подкод этой части слова, который записывается параллельным образом в разряды оперативного запоминающего устройства 17. Одновременно подкод этой части слова формируется на выходе схемы ИЛИ 19 в виде одного импульса, которым выбирается код адреса из ячейки памяти 20. Код адреса поступает на вход дешифратора 1, а на входы дешифраторов 2, 3 действуют коды букв и, а. Под суммарным воздействием этих кодов на дешифраторы 1, 2, 3 па выходе матрицы 12 описанным выше образом формируется импульс считывания, выбирающий из блока памяти 14 и записывающий в оперативное запоминающее устройство 16 подкод второй части слова ма.В течение второго цикла происходит выборка подкодов обеих частей слова из оперативных запоминающих устройств 16 и 17 и суммирование их в сумматоре 18, при этом на выходе 21 образуется код слова программа. На этом преобразование данного слова заканчивается,Преобразователь за счет применения в нем оперативных запоминающих устройств 16 и 17 защищен от появления на его выходе 21 ложного кода, возникающего при преобразовании слов, начальная часть которых имеет самостоятельное смысловое значение. Рассмотрим работу преобразователя в этомслучае на примере преобразования в код слова консультация.В течение первого цикла на входы 22 - 285 подаются коды первых семи букв слова к, о,и, с, у, л, ь,При этом на одном из выходов матрицы 12появится импульс, считывающий из блокапамяти 14 в оперативное запоминающее уст 10 ройство 16 код слова консул. Кроме того,на одном из выходов матрицы 13 также появится импульс, считывающий подкод первойчасти слова консуль из блока памяти 15 воперативное запоминающее устройство 17,15 Далее на входы 23 - 27 поступают кодыбукв второй части слова т, а, ц, и, я, а навход 22 - код адреса. При этом возникаетсоответствующий импульс считывания, который из блока памяти 14 выбирается, а в опе 20 ративное запоминающее устройство 16 записывается подкод этой части слова.Таким образом, код слова консул, записанный ранее в оперативном запоминающемустройстве 16, заменяется подкодом второй25 части слова тация.В течение второго цикла происходит образование кода слова путем суммирования подкодов, записанных в оперативных запоминающих устройствах 16 и 17.Зо Образование кода слова из подкодов проиллюстрируем следующим примером.Предположим, что считанный подкод первой части слова равен двоичному числу0011011, а подкод второй части слова равен35 числу 01000000, тогда сумма этих чисел и дасткод слова 01111011.Предмет изобретенияУстройство для преобразования кодов букв 40 в код слова, содержащее набор входных дешифраторов, подключенных через двухкоордиатные матрицы к двум блокам памяти кодов слов, отличающееся тем, что, с целью повышения эффективности кодирования, оно 45 снабжено двумя оперативными запоминающими устройствами, входы которых соединепы с выходами блоков памяти, а выходы - со входами сумматора, причем выход второго блока памяти через схему ИЛИ и ячейку 50 памяти подключен ко входу первого дешифратора.Коррск 1 ор А. Степанова Редактор Т. Морозова Типография, пр, Сапунова, 2 Заказ 467/13 Изд.2058 Тираж 80 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытии Москва, Ж, Раушская наб., д. 4 5
СмотретьЗаявка
1637149
МПК / Метки
МПК: H03M 7/04
Метки: 403057
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/3-403057-403057.html" target="_blank" rel="follow" title="База патентов СССР">403057</a>