H03D — Способы и устройства для демодуляции или переноса модулированного сигнала с одной несущей на другую
Временной дискриминатор
Номер патента: 1830614
Опубликовано: 30.07.1993
Автор: Зайченко
МПК: H03D 3/08
Метки: временной, дискриминатор
...с выхода блока 7,6.3формирования 7 линейно изменяющегосянапряжения поступает на первый блок ум 80 иожения 5 Л. Напряжения с выхода второгоблока умножения 5.2 и интегратора 2.1 сосбросом вычитаются в блоке 3.2 вычитания. Напряжения, поступающие с выхода блока 3.2 вычитания и интегратора 2.2 со сбросом 2.2 на вход сумматора 6, складываются. Выходное напряжение с выхода первого 8.1 блока умножения и сумматора 6 поступают нэ первый блок 4.1 деления.1830 б 4 Выходное напряжение блока 4,1 деления является выходом временного дискриминатора. 1. Временной дискриминатор, содержащий три идентичных канала, каждый из которых состоит из последовательно соединенных аналогового ключа и интеграторэ со сбросом, причем сигнальные входы аналоговых ключей...
Фазочувствительный демодулятор
Номер патента: 1830615
Опубликовано: 30.07.1993
Автор: Турченков
МПК: H03D 13/00
Метки: демодулятор, фазочувствительный
...поступающих на вход 20.Регистр 7 в это время хранит код предыдущего цикла работы, поэтому на выходе ЦАП 8 наблюдается сигнал, пропорциональный величине фазового сдвига предыдущего цикла работы,В момент т 2 счетчик 6 прекращает счет (Фиг.2,д), поскольку на его управляощий вход поступает сигнал нулевого логического5 регистр 7 записывается код счетчика 6. Поэтому, на выходе ЦАП 8 устанавливается сигнал, пропорциональный Фазовому сдвигу между моментами ц и 12 (фиг,2,а,б).Если передние фронты импульсов Овх 1 "0 и Овх 2 совпали (фиг,2,а,б), то напряжение навыходе фазового детектора 5 равно нулевому логическому уровню (фиг.2,в).Предположим, что в момент в (фиг.2,б)переднийФронт импульса Ох 2 опережает 15 передний фронт импульса Овх 1(фиг,2,а)....
Преобразователь прямоугольных импульсов типа меандр двух разных частот
Номер патента: 2001408
Опубликовано: 15.10.1993
Автор: Афанасов
МПК: G01R 23/00, G04F 10/04, H03B 19/00 ...
Метки: двух, импульсов, меандр, прямоугольных, разных, типа, частот
...и разностной частоты, которые можно использовать для дальнейшей обработки,Это решение позволяет отказаться от применения фильтров, и как результат, расширить диапазон частот и выделить необходимую частоту в случае, когда одна из частот40 45 50 значительно меньше другой, в том числе и в области низких частот.На фиг. 1 приведена структурная схема устройства; на фиг. 2 и 3- временные диаграммы, поясняющие работу устройства.Структурная схема устройства содержит два аналоговых перемножителя 2,7, генераторы пилообразного напряжения 1,4,6,8, два устройства сдвига фазы 3,5 (выполненных на компараторах, с помощью которых осуществляется сдвиг сигналов частоты 11 и И 2 на 90 О), суммирующую схему 9 и формирователь прямоугольных импульсов...
Тракт демодуляции для приемника амплитудно-модулированного сигнала с постоянной начальной фазой
Номер патента: 2002367
Опубликовано: 30.10.1993
Авторы: Войцеховский, Романенко
Метки: амплитудно-модулированного, демодуляции, начальной, постоянной, приемника, сигнала, тракт, фазой
...колебания. Приналичии ИП выключается блок оценки амплитуды 8 ИП, Выходной сигнал с него подается на вычитание в алгебраиЧеский 40сумматор 2, Однако, так как на вычитаниепоступит на истинное значение амплитудыИП, а ее оценочное значение, при наличииИП с помощью второго управляющего элемента 10 изменяется коэффициент усиления выходного усилителя 4.В целом алгоритмом построения данного квазиоптимального приемника послужили уравнения, полученные на основе теорииоптимальной нелинейной фильтрации (при 50наличии ИП) Кхх = К Ях = О -2 аЩ+ 2 а 0 Л -- (2 М д - 2 ЩКЛхМА + дх2 спектральна шума (бело я сообщения чина КЛ явля выходного ус ри ее отсутс тветствии с и я плотность флуктуао), СЯ - априорная Щ.ется коэффициентом илителя 4 при налитвии этот...
Балансный смеситель сверхвысоких частот
Номер патента: 862796
Опубликовано: 15.04.1994
Автор: Банщиков
МПК: H03D 7/14
Метки: балансный, сверхвысоких, смеситель, частот
БАЛАНСНЫЙ СМЕСИТЕЛЬ СВЕРХВЫСОКИХ ЧАСТОТ, содержащий выходной проводник промежуточной частоты, четырехплечее гибридное сочленение, отрезок линии передачи, между концами которого и выходными плечами четырехплечего гибридного сочленения включены последовательно смесительные диоды, и разомкнутые на конце четвертьволновые шлейфы, подключенные к точкам соединения смесительных диодов с отрезком линии передачи, отличающийся тем, что, с целью уменьшения коэффициента шума и увеличения подавления сигнала зеркальной частоты, в него дополнительно введен дроссель сверхвысоких частот, включенный между выходным проводником промежуточной частоты и средней точкой отрезка линии передачи, длина которого выбрана равнойl = (
Двойной балансный преобразователь частоты
Номер патента: 1572387
Опубликовано: 10.10.1995
Метки: балансный, двойной, частоты
ДВОЙНОЙ БАЛАНСНЫЙ ПРЕОБРАЗОВАТЕЛЬ ЧАСТОТЫ, содержащий отрезок прямоугольного волновода, первый конец которого является входом для информационного сигнала, второй его конец закорочен металлической перегородкой, а в одном его поперечном сечении в Е-плоскости установлены первый, второй, третий и четвертый полупроводниковые диоды, причем катод первого полупроводникового диода подключен к одной широкой стенке отрезка прямоугольного волновода, а его анод соединен с анодом второго полупроводникового диода, анод третьего полупроводникового диода подключен к другой широкой стенке отрезка прямоугольного волновода, а его катод соединен с катодом четвертого полупроводникового диода, отрезок коаксиальной линии передачи, первый конец которого является...
Квадратичный амплитудный детектор
Номер патента: 1753913
Опубликовано: 20.12.1995
Автор: Юдин
МПК: H03D 1/18
Метки: амплитудный, детектор, квадратичный
КВАДРАТИЧНЫЙ АМПЛИТУДНЫЙ ДЕТЕКТОР, содержащий первый и второй транзисторы, коллекторы которых соединены между собой и подключены через параллельную РС-цепь нагрузки к общей шине, эмиттеры соединены между собой и подключены к первому выводу первого резистора, а базы подключены к первым выводам соответственно первого и второго разделительных конденсаторов, вторые выводы которых являются парафазными входами квадратичного амплитудного детектора, последовательно соединенные и включенные между базами первого и второго транзисторов, второй и третий резисторы, а также четвертый и пятый резисторы, шестой резистор, первый вывод которого подключен к выводу источника питания, и блокировочный конденсатор, первый вывод которого соединен с вторым выводом...
Детектор амплитудно-модулированных сигналов
Номер патента: 1517702
Опубликовано: 20.01.1996
МПК: H03D 1/18
Метки: амплитудно-модулированных, детектор, сигналов
ДЕТЕКТОР АМПЛИТУДНО-МОДУЛИРОВАННЫХ СИГНАЛОВ, содержащий первый и второй транзисторы, эмиттеры и коллекторы которых соответственно соединены между собой, причем коллекторы являются выходом детектора амплитудно-модулированных сигналов, первый и второй резисторы, первые выводы которых подключены к базам первого и второго транзисторов соответственно, а вторые выводы соединены между собой, последовательно соединенные третий и четвертый резисторы, пятый резистор, шестой резистор, первый вывод которого подключен к первому выводу источника питания, источник входного сигнала, парафазные выходы которого соответственно через первый и второй конденсаторы подключены к базам первого и второго транзисторов, третий транзистор и четвертый транзистор, база...
Временной дискриминатор
Номер патента: 669877
Опубликовано: 10.02.1996
Авторы: Бруханский, Зубков, Литюк
Метки: временной, дискриминатор
ВРЕМЕННОЙ ДИСКРИМИНАТОР, содержащий последовательно включенные первый блок вычитания и первый интегратор и два канала, каждый из которых содержит последовательно включенные блок временной селекции режекторный фильтр помехи и детектор, выход которого соединен с соответствующим из входов первого блока вычитания, отличающийся тем, что, с целью уменьшения ошибки смещения, введены последовательно включенные второй блок вычитания, второй интегратор, усилитель и сумматор, а в каждый из каналов введены последовательно включенные режекторный фильтр сигнала и детектор, при этом вход режекторного фильтра сигнала каждого из каналов соединен с выходом блока временной селекции одновременного канала, выход детектора каждого из каналов соединен с...
Балансный смеситель
Номер патента: 1835980
Опубликовано: 10.03.1996
МПК: H03D 7/14
...подключен непосредственно к месту расположения диодов.На фиг. 1 представлен балансный смеситель; на фиг. 2 - диодный узел.Балансный смеситель содержит диэлектрическую подложку 1, полупроводниковые диоды 2, экранированную щелевую линию 3, волноводный тракт 4, тракт промежуточной частоты 5, прямоугольный волновод 6, в котором помещена подложка 1.От источника сигнала через волновод по экранированной щелевой линии 3 сигнал поступает на смесительные диоды 2. Сигнал гетеродина же поступает через волноводный тракт 4 непосредственно на диоды 2,Необходимая ортогональность мод двух смешивающих сигналов достигается тем, что ось волновода 4 расположена перпенди 5 10 15 20 25 30 кулярно плоскости диэлектрической подложки 1,Колебания промежуточной...
Преобразователь частоты
Номер патента: 1544153
Опубликовано: 20.07.1996
Авторы: Асланян, Гулян, Манаселян, Мусатов
Метки: частоты
Преобразователь частоты, содержащий соединенные последовательно гетеродин, первый вентиль, управляемый аттенюатор и смеситель, отличающийся тем, что, с целью уменьшения шумов в выходном сигнале, в него введены последовательно соединенные усилитель промежуточной частоты, первый переключатель, второй выход которого является выходом преобразователя частоты, амплитудный детектор и второй переключатель, а также первое и второе интегрирующие звенья, входы которых соединены соответственно с первым и вторым выходами второго переключателя, делитель сигналов, входы делимого и делителя которого подключены соответственно к выходам первого и второго интегрирующих звеньев, первый и второй элементы памяти, сигнальные входы которых соединены с выходом...
Импульсно-фазовый дискриминатор
Номер патента: 902643
Опубликовано: 27.03.2000
Автор: Ушатов
МПК: H03D 13/00, H03K 5/19
Метки: дискриминатор, импульсно-фазовый
Импульсно-фазовый дискриминатор, содержащий два триггера, выходной элемент ИЛИ-НЕ, выход которого соединен с первой выходной шиной, и два элемента НЕ, вход каждого из которых соединен с одной из входных шин, отличающийся тем, что, с целью повышения точности и надежности, в него введены дополнительный триггер, элемент ИЛИ и элемент "Исключающее ИЛИ", входы которого соединены с входами элемента ИЛИ и входными шинами, к первой из которых подключен первый вход первого из упомянутых триггеров, а к второй - второй вход первого и первый вход второго триггеров, входы дополнительного триггера соединены с выходами элементов ИЛИ и "Исключающее ИЛИ", а выход соединен с первым входом выходного элемента...