Устройство для контроля матриц памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 597010
Авторы: Голоборщенко, Леневич, Силуянов
Текст
ОП ИСАНИЕ ИЗОБРЕТЕН ИЯ Союз Советских Соц 1 иалистических Республик(111597 01 О К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 61) Дополнительное к авт. свид-ву524227 22) Заявлено 22.12.75 (21) 2302254/18-24 51) М. Кл,6 11 С 29 исоединением заявкиПриоритет Государственныи комитет Совета й 1 иииотров СССР оо делам изооретений н открытий(72) Авторы изобретен Сипуяно С. Гопоборшенко, А, В, Леневич и(54) УСТРОЙСТВО Я КОНТРОЛЯМЯТИ РИЦ ие бы но оыстротировани Изобретение относится к запоминающим устройствам.Известны устройства для контроля матриц памяти.Одно из известных устройств позволяет автоматически строить область устойчивой рабо ты матриц памяти 1.Однако известное устройство характеризуется большими аппаратурными затратами.Из известных устройств наиболее близким техническим решением к данному изобретению является устройство, содержащее генераторы ступенчатых напряжений, выходы одного из которых соединены соответственно с входами другого генератора и блока, управляющего печатакщим механизмом, а входы обоих генераторов - с выходом элемента И, к первому 1 б входу которого подключен выход триггера, первый вход которого соединен с выходом блока управления, блок выявления сбоев, счетчик и дешифратор, выходы которого подключены к вторым входам элемента И и триггера, а вход соединен с входом блока управления печатающим механизмом и выходом счетчика, вход которого подключен к выходу блока выявлени я сбое в 12 .Однако это устройство недостаточдействующее, что связано с докумен ем знаков, определяющих область работоспособности контоолируемой матрицы.Целью изобретения является повышен стродействия устройства,Для этого устройство содержит преобразователь код-время, дополнительные счетчик, триггер и,элемент И, один вход которого соединен с выходом дополнительного триггера, другой вХод - с выходом блока выявления сбоев, выход дополнительного элемента И подключен к одному входу дополнительного счетчика, выход которого через преобразователь код-время соединен с входом печатающего механизма, другой вход дополнительного счетчика и единичный вход дополнительного триггера, нулевой вход которого соединен с блоком управления, подключены к выходу блока выявления сбоевНа чертеже приведена структурная электрическая с 6 ма устройства.Устройство для контроля матриц памяти содержит генераторы 1 и 2 ступенчатых напряжений, блок 3, управляющий печатающим механизмом, печатающий механизм 4, блок выявления сбоев 5, блок 6 управления, триггер 7, лемент И 8 с выходом 9, счетчик 1 О, служащий для подсчета числа сбоев, дешифратор 11, преобразователь код-время 12, дополнительный счетчик 13, служащий для подсчета числа совпадений, дополнительные триггер 14 и элемент И 15.Печатающий механизм 4 содержит собственно печатающий механизм 16 и механизм 17для перемещения каретки. К входам 18 и выходам 19 устройства подключена контролируемая матрица памяти 20.Выход генератора ступенчатого напряжения1 подключен к входу генератора 2, одни выходы генераторов 1 и 2 соединены через блокуправления 6 с входами блока выявлениясбоев 5 непосредственно и через контролируемую матрицу 20, другие выходы генераторов 1и 2 через блок 3 подключены к входу механизма 4. Третий выход блока управления 6соединен с нулевым входом триггера 7, выходом подключенного к входу элемента И 8,а его выход соединен с блоком 3 и выходамигенераторов 1 и 2, Выход блока выявлениясбоев 5 через счетчик 10 связан с блоком 3и дешифратором 11, один выход которого сое динен с входом триггера 7, а другой - свходом элемента И 8. Один вход счетчика 13и единичный вход триггера 14, нулевой входкоторого связан с блоком управления 6, подключены к выходу блока выявления сбоев 5,Один вход элемента И 15 подключен к выходутриггера 14, другой вход соединен с выходомблока выявления сбоев 5, а выход подключенк другому входу счетчика 13, выход которогочерез преобразователь код-время 12 соединенс входом механизма 4,Устройство работает следующим образом.Блок управления 6 выдает по программеодин или несколько циклов, запись-считывание информации по всем адресам контролируемой матрицы 20. Записанная и считаннаяинформация сравнивается в блоке выявлениясбоев 5.При совпадении записанной и считаннойинформации сигналы совпадения поступают навход счетчика 13 и единичный вход триггера 14. При этом с выхода триггера 14 на входэлемента И 15 подается разрешающий потенциал. Кроме того, по линии управления работой блока 3 выдается сигнал, запрещающийего работу, а также нулевое состояние счетчика 10, соответствующее отсутствию сбоев,передается на вход дешифратора 11, который,в свою очередь, осуществляет установку триггера 7 в единичное состояние.Счетчик 13 подсчитывает количество сигналов совпадения, определяющих фиксированные точки области работоспособности контролируемой матрицы 20.Первый же сигнал несовпадения с выходаблока выявления сбоев 5 поступает на входсчетчика 10 и через элемент И 15, где ужена одном входе присутствует разрешающийуровень с триггера 14, поступает на вход счетчика 13, с выхода которого при этом снимаетсякод подсчитанного числа совпадений записанной и считанной информации по всем адресамконтролируемой матрицы 20 и поступает навход преобразователя код-время 12. С выходапреобразователя код-время 12 сигнал длительности, соответствующий поданному коду, по дения с блока 5, подсчитанные счетчиком 10, поступают на вход дешифратора 1 и через блок 3 на механизм 4, где выводится на собственно печатающий механизм 16. При этом оцифры 1 - 7 указывают на количество элементов, которое дало сбои. Знак + означает, что число сбоев больше числа элементов, подлежащих возможной замене.В том случае, когда на вход дешифратора 11 поступает сигнал знака, определяющий 15 число сбоев, большее числа элементов, под.35 45 Формула изобретения 55 60 го 25 30 ступает на вход механизма 17. В результате этого осуществляется перемещение каретки печатающего механизма 4 в положение, соответствующее коду числа с выхода счетчика 13.По окончании перевода каретки собственно печатающего механизма 6 сигналы несовпалежащих возможной замене в контролируемой матрице 20, сигнал с выхода дешифратора 1 через элемент И 8, где на одном входе уже присутствует разрешающий уровень с выхода триггера 7, поступит на вход установки в нуль генератора напряжения 1 и установит его в исходное (нулевое) состояние, а также, действуя на вход генератора 2, изменит его состояние на + 1 и, кроме того, действуя на вход олока 3, осуществит возврат каретки механизма 16 на исходное состояние следующей строки.В случае, когда в строке отсутствуют точки области работоспособности, работа предложенного устройства не отличается от работы известного устройства 2.В результате работы устройства будет отпечатана только зона неидентичности, которая ограничивает область работоспособности контролируемой матрицы 20. Зона неидентичности, в свою очередь, будет ограничена знаками, которые определяются числом сбоев, большим числа элементов, подлежащих возможной замене, Остальные знаки, определяющие как область работоспособности, так и область неработоспособности, на печатающий механизм не выводятся. Увеличение быстродействия предлагаемого устройствапо сравнению с известным 2 в первом приближении можно оценить методом сравнения количества знаков, выводимых на печатающий механизм в известном и описанном устройствах при одинаковых условиях контроля матрицы, При этом можно показать, что быстродействие увеличивается в 4 - 5 раз. Устройство для контроля матриц памяти по авт. св.524227, отличающееся тем, что, с целью повышения быстродействия, оно содержит преобразователь код - время, дополнительные счетчик, триггер и элемент И, один вход которого соединен с выходом дополнительного триггера, другой вход - с выходом блока выявления сбоев, выход дополнительного элемента И подключен к одному входу дополнительного счетчика, выход которого через преобра597010 Источники информации, принятые во внимание при экспертизе:1. Электроника, 1969, т. 42,1 О, с. 63 - 64,2. Авторское свидетельство СССР524227, кл. С 11 С 29/00, 11.03.75. 41 Составитель В. Рудаехред О. Луговая Тираж 717 орректор Н. Тупица Подписное дактор А. Зиньковск каз 1155/50 в СССР ИПР ного комитета Советаизобретений и откр а, Ж 35, Раушская н тент, г. Ужгород, ул сударстве по делам 5, Москв ППП Па 1130илиал зователь код в вре соединен с входом печатающего механизма, другой вход дополнительного счетчика и единичный вход дополнительного триггера, нулевой вход которого соединен с блоком управления, подключены к выходу блока выявления сбоев. Мин истротийб, д. 4/5Проектная, 4
СмотретьЗаявка
2302254, 22.12.1975
ПРЕДПРИЯТИЕ ПЯ А-3327
ГОЛОБОРЩЕНКО ВИТАЛИЙ СЕМЕНОВИЧ, ЛЕНЕВИЧ АЛЕКСАНДР ВЛАДИМИРОВИЧ, СИЛУЯНОВ БОРИС МИХАЙЛОВИЧ
МПК / Метки
МПК: G11C 29/00
Опубликовано: 05.03.1978
Код ссылки
<a href="https://patents.su/3-597010-ustrojjstvo-dlya-kontrolya-matric-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля матриц памяти</a>
Предыдущий патент: Постоянное запоминающее устройство
Следующий патент: Катушка силового трансформатора
Случайный патент: Преобразователь перемещения в код