Номер патента: 1019428

Авторы: Васильев, Воробьева, Мордовкина, Скотаренко

ZIP архив

Текст

(56) 1, Авторское свидетельство СССРМф 350005, кл. О 06 Г 15/46, 1970.2. Авторское свидетельство СССРй 467346, кл, 0.06 Г 7/24, 1973.3. Авторское свидетельство СССРН 52321, кл. О 06 Г 3/04, 1979(54)(57) УСтРОйСтВО СОПРяжЕНИя, со-держащее блок памяти, инФормационныйвход и выход которого являются .соответственно инФорйационнцми входом ивыходом устройства, триггер, первыйи второй выходы которого соединенысоответственно с управляющими входа-,ми элементов И первой и второй групп,реверсивный счетчик, выход которогосоединен с входом,дешиФратора нуля,счетчики записи и чтения, выходы. ко"торых соединены соответственно с ин-Формационными входаии элементов И пер 1вой и второй групп, первый и второйэлементы задержки, выходы которых рво- соляю. ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ОПИ САНИ АВТОРСКОМУ соединены соответственно с первым ивторыи управляющими входаии блока памяти, группуэлементов ИЛИ, входы ивыход которых соединены соответствен-.но с выходами элементов. И первой ивторой груйе-и с адресныи входом блока памяти, причем первцй вход триггера, вход счетчика записи, вход перво.го элемента задержки и суимирующийвход рещживного счетчика объединенымежду о 16 ой, а второй вход триггера,вычитающийвход реверсивного счетчика, вход счетчика чтения и вход второго элемейта задержки объединенымежду собой, о т л и ч а ю щ е е с ятем, что, с. целью повьаения надежности, оно содержит деииФратор заполнения и два элемента И, причем выходреверсивного сыетчика соединен черездевиФратор заполнения с первци входоипервого элемента И, выход деаиФраторануля соединей с первым входом. второгоэлемента И, выход которого соединенс входои счетчика чтения, выход первого элемента И соединен с входомсчетчика записи, а вторые входы пего и второго элементов.й являютсяответственно первым, и вторыи управцнии входаии устройства.1019 йЮ 2 Изобретение относится к вычисли" ды " с первыми входами соответствую- тельной технике, в частности к устрой. щих элементов ИЛИ группы, выходы счет" ствам сопряжения источника и приемни" чика считывания соединены с информацика информации, и может быть использо- онными входами соответствующих элемен" вано в качестве устройства буферной 5 тов И третьей группы, первый и второйуправляющие входы которых подключеныИзвестно устройство сопряжения, со- со"тветственно " выходу дешифрато держащее блок синхронизации, коль" ра нуля и единичному выходу триггера, цевые счетчики записи и чтения, блок соединенного соответственно нулевым формирования импульсов, шифратор, и единичным входами с входами счетчидешифратор, элементы И, ИЛИ, ЗАПРЕТ, ка записи и счетчика считывания з 1, блоки памяти, элементы задержки, дат- цднако это устройство может рабочик окончания обслуживания 1 . тать только в условиях, строго соглаНедостаток устройства " необходи- сованных по количеству и порядку слемость больших затрат оборудования. 15,дования управляющих сигналов записиИзвестно устройство сопряжения, и сцитывания, а в информационно-выхемы записи входной цислительных системах и автоматиэиФрегистр, выходной регистр, регистр рованных системах управления наибосовпадений, регистры начала и конца лее часто устройству для сопряжения очереди, схему сравнения и регистры, ,с буферной памятью в своем составе об азующ блок памяти г рприходятся работать в условиях, когдаНедостаток устройства - его слож" на вход управляющих сигналов считыва" ность, обусловленная необходимостью ния поступает последовательность имдинамической перестройки порядка эа". пульсов с постоянной частотой, а инполнения и выдачи информации иэ бу- .Формация с сопровождающими ее сигналаферной памяти.25ми записи может появляться на входахустройства в любые произвольные моНаиболее близким к изобретению по менты времени и объем информации мо" техницеской сущности и достигаемомужет быть различным,в том числе превыэФФекту является устройство сопряже- шающим емкость буферной памяти и ния, содержащее группу элементов ИЛИ, зб"при этом информация, поступающая на группу элементов памяти, инФормацион- вход устройства после заполнения паные входы которых являются соответст- мяти, не должна искажать инФормацию,вующими информационными входамм уст- уже хранящуюся в памяти, а считывание, ройства, счетцики записи и считывания, информации должно производиться в поЗ 5 Рядке ее поступления на вход устройвходы которых являются соответственно управляющими входами записи и считывания устройства, реверсивный счетчик,соединенный выходом с входом дешифратора нуля, триггер, два элемента заства при записи. 8 этих условиях из" .за отсутствия в известном устройстве блокировки входа счетчика считывания после обнуления реверсивного сцетчидержки и три группы элементов И,при" 4 О ка поступающие сигналы считывания иэ чем вход счетчика считывания соединен менят состояние счетчика считывания . с первым входом реверсивного сцетчика что приведет к потере счетчиком считы; и через первый элемент задержки - с уп- вания инФормации об адресе, с котороравляющими входами элементов И первой го следует начинать считывать после группы, информационные входы которых 5 записисоединены с выходами соответствующих В случае поступления информации элементов памяти группы, а выходы яв", с сигналами записи после заполнения ляются информационными выходами устрой. Реверсивного счетчика и накопителя ства, вход счетчика записи подключен произойдет перезапись информации изко второму входу реверсивного счетчи" О эа отсутствия в известном устройстве ка и через второй элемент задержки - .блокировки входов счетчика записи, к управляющим входам записи элементов При считывании этой информации будет памяти группы, адресные входы которых нарушено соответствие следования инсоединены с выходами элементов ИЛИ Формации при считывании следованию группы выходы счетчика записи подклю- их при записи. Таким образом устройФ55ф цены к информационным входам соответ- ство сопряжения не может осуществлять ствующих элементов И второй группы,прием и выдачу информации беэ иска- управляющие входы которых соединены , жений или нарушения порядка выдачи с нулевым выходом триггера, а выхо- по сравнению с порядком поступления3 1019428м на вход устройства, что снижает,на- и выход 16 устройства, второй 17 и пердежность устройства. вый 18 элементы И, элементы 19 памятиЦель изобретения - повышение на- и группы элементов И 20, первый 21 и дежности. второй 22 управляющие входы блока памяПоставленная цель достигается тем, ти, адресный вход 23 блока памяти. что в устройство сопряжения, содержа- Устройство работает следующим общее блок памяти, информационный разом.вход и выход которого являются соот- В исходном состоянии элементы 19 ветственно информационными входом и памяти блока 1 памяти, счетчики 4, 5 выходом устройства, триггер, первый и 8 обнулены, триггер 6 находится в и второй выходы которого соединены произвольном состоянии, на адресном соответственно с управляющими входами входе 23 блока 1 памяти находится по- элементов И первой и второй групп, тенциал, соответствующий О, на:выходе реверсивный счетчик, выход которого дещиФратора 9 находится запирающий соединен с входом девиратора нуля потенциал, блокирующий вход 14 устрой15счетчики записи и чтения, выходы ко-ства по управляющим сигналам считываторых соединены соответственно с ии- ния, на выходе дещиФратора 7 находит- формационными входами элементов И ся отпирающий потенциал и вход 13 первой и второй групп, первый и вто- устройства по сигналам записи разблорой элементы задержки, выходы которыхкирован.соединены соответственно с первым .. Йри поступлении на вход 15 парал. и вторым управляющими входами блока лельного кода на вход 13 приходит памяти, группу элементов ИЛИ, входы. сигнал, который записывает единицу в и выход которых соединены соответст- счетчик 8 и реверсивный счетчик 5, ус-венно с выходами элементов И первой танавливает триггер 6 в нулевое пои второй групп и с адресным входом 25. поженив и через элемент 2 задержки блока памяти, причем первый вход разрешает запись информации в блок 1 триггера, вход счетчика записи, вход памяти по первому адресу. Код адреса, первого элемента задержки, и суммирую по которому происходит запись, пода.". щий вход реверсивного счетчика обжди " ется на вход 23 блока 1 памяти с Выхонены между собой, а второй вход триго: да счетчика 8 через элементы И 11, от-. гера, вычитающий вход реверсивного . рытые потеицйалом с выхода триггесчетчика, вход счетчика чтения и вход .-, ра Ь, и элементы ВЛИ 12. С выхода второго элемента задержки объединеныдещиФратора 9 снимается запирающий между собой, введены дещарратор запоя .:потенциал, и разблокируется вход 14 нения и два элемента И, причем выхад З 5: устройства по сигналам считывания. реверсивного счетчика соединен через При поступлении следующего кода дешифратор заполнения с первым входо : на вход 15 и сигнала на вход 13 в репервого элемента И, выход деширатора.:,: версивный счетчик 5 и в счетчик 8 зануля соединен с первым входом вторсго писывается еще по единице, и на адрес-, элемента И, выход которого соединен е 40 ,ном входе 23 блока 1 памяти выставлявходом счетчика чтения, выход первого. ется соответствующий адрес, по кото- элемента И соединен с входом счетчика рому записывается код со входа 15. записи, а вторые входы первого и вто- Аналогичным образом происходит даль- рого элементов И являются соответствен, нейщее заполнение элементов 19 памяно первым и вторым управляющими входа 45 ти блока 1 памяти. ми устройства. Если на вход 14 приходит сигналНа чертеже представлена структурная считывания до того, как произойдет схема устройства.. заполнение блока 1 памяти, счетчика 8и реверсивного счетчика 5 импульсами,Устройство сопряжения содержит . управляющими записью, триггер б устам 50блок 1 памяти; первыи 2 и втором 3 " навливается в единичное состояние, элементы задержки, счетчик 4 чтения, из содержимого реверсивного счетчика 5реверсивный счетчик 5, триггер 6, де" вычитается единица, в счетчик 4 запи" шифратор 7 заполнения 1 счетчик 8 за" сывается единица и выходной сигнал писи, дешератор 9 нуля, вторую груп элемента 3 задержки разрешает считывапу 10 элементов И, первую группу 11 55 ние информации и выдачу кода на вы" элементов И, группу 12 элементов ИЛИ, ход 16, причем код адреса, по которо-; ,первый 13 и второй 14 управляющие вхо- му происходит считывание, подается ды устройства, информационные вход 15 с выхода счетчика 4 через элемен"3 10.19428 Ь ты И 10, открытые потенциалом с выхо-, счетчика 5 и, блока 1 памяти из"эа блода тригера 6, и элементы ИЛИ 12. кировки элемента И 18 состояние устПри поступлении следующего считывающе- ройства не изменится и перезаписи инго сигнала из содержимого реверсивно- Формации в блоке 1 памяти не проиго счетчика 5 вычитается еще единица,зойдет. Первый сигнал, поступивший на в счетчик 4 добавляется единица и на вход 14, произведет считывание инфорвходе 23 блока 1 памяти выставляется мации по одному иэ адресов блока 1 код второго адреса. Значение информа- памяти и снимет блокировку устройстции, записанной по этому адресу, счи" ва по входу 13, так как на выходе товается и через открытые элементы .Ю дешифратора 7 заполнения исчезнет И 20 выдается на выход 16. При за" запирающий потенциал, т.е, разрешает" вершении считывания всех записанных ся дальнейшая запись информации. в память кодов реверсивный счетчик 5 Таким образом, изобретение осущестустанавливается в нулевое состояние, вляет прием и выдачу информации без вследствие чего дешиФратор 9 Формиру 1 искажений и в порядке поступления ее ет сигнал, блокирующий элемент И 17 на вход как в условиях, строго согла" и запрещающий изменение состояния уст- сованных по количеству и порядку сле" оойства по сигналам, приходящим на дования управляющих сигналов записи вход 1 Й. Поэтому сигналы, поступающие и считывания, так и в условиях, когда иа вход 14 после завершейия считыва- о на вход управляющих сигналов считывания всех записанных в блок 1 памяти ния поступает последовательность имкодов, не будут изменять состояние пульсов с постоянной частотой, а инсчетчиков М и 5 и не будет потерян ад- формация с сопровождающими ее сигнала рес, с которого следует начинать пос" ми записи может появляться на входах ле записи. После записи хотя бы од".устройства произвольно ( условие не- ного слова блокировка снимается и раэ- совпадения во времени сигналов считырешается дальнейшее считывание. , вания и записи сохраняется )и объемВ случае, когда реверсивный счет- инФормации может быть различным, в чик 5 заполняется импульсами, поступив том числе и превышающим емкость памяшими по входу 13, что свидетельствует ти. При этом введенные блокировки о заполнении всех элементов блока 1 управляющих входов записи и считывапамяти, дешифратор 7 заполнения Фор- ния в зависимости от состояния ремирует сигнал, блокирующий элемент версивного счетчика повышают помехо" И 18. При поступлении информации с защищенность и Функциональную надежсигналами записи после заполнения ность устройства для сопряжения.1019428 раж 706 Ужгород,роектная, 4 ВНИИПИ Зак ал ППП "Патент ОРИ писно

Смотреть

Заявка

3371285, 05.01.1982

ПРЕДПРИЯТИЕ ПЯ А-7460

ВАСИЛЬЕВ ВЛАДИМИР МИХАЙЛОВИЧ, ВОРОБЬЕВА ЕЛЕНА ИВАНОВНА, МОРДОВКИНА ВАЛЕНТИНА МИХАЙЛОВНА, СКОТАРЕНКО ГЕННАДИЙ АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: G06F 3/04

Метки: сопряжения

Опубликовано: 23.05.1983

Код ссылки

<a href="https://patents.su/5-1019428-ustrojjstvo-sopryazheniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство сопряжения</a>

Похожие патенты